chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)仿真之探討源端串聯(lián)端接

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2022-12-07 11:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:一博科技高速先生成員 孫宜文

上期高速線生簡(jiǎn)單介紹了反射原理也提到了源端串聯(lián)端接,筆者借此篇文章再深入探討下,本文使用Sigrity Topology Explorer 17.4仿真軟件。

0e151b83f12845f396ce0c238859f60e~tplv-tt-shrink:640:0.image
938da7cf57c148ed82b0a0cf81f25689~tplv-tt-shrink:640:0.image

搭建一個(gè)簡(jiǎn)單的電路模型,給一個(gè)上升沿和下降沿均為0.5ns的脈沖波形,電壓跳變?yōu)?V-2V-0V,高電平持續(xù)時(shí)間為10ns,假定芯片內(nèi)部驅(qū)動(dòng)17ohm,路徑中傳輸線的時(shí)延為1ns,一起看下這個(gè)鏈路的接收端和發(fā)送端波形:

f3ebb98e05dd4947bf22d4f53c2b8923~tplv-tt-shrink:640:0.image
cd9909c0e7ed46078c4b30c8b834d533~tplv-tt-shrink:640:0.image

仿真結(jié)果:

db893201a2074f65a3194de93e833e49~tplv-tt-shrink:640:0.image

傳輸線阻抗50ohm,通道末端開路。實(shí)際電路在工作的時(shí)候,末端通常是高阻狀態(tài),也就是和開路差不多。信號(hào)到達(dá)末端全反射,每個(gè)時(shí)間階段觀測(cè)點(diǎn)的電壓值這里就不做解釋了,感興趣的讀者可以結(jié)合反射系數(shù)計(jì)算。

負(fù)載端接收到信號(hào)過沖很大,當(dāng)在靠近源端的地方加上33ohm的電阻后仿真結(jié)果如下:

cbd072ca2a6246b88d10af93bc96b7da~tplv-tt-shrink:640:0.image
057ba3ef65594285a7f46f826782e14f~tplv-tt-shrink:640:0.image

源端阻抗得到匹配

接下來我們用實(shí)際情況做例子,模擬一個(gè)33Mbps的local bus信號(hào),發(fā)現(xiàn)無端接時(shí)候的信號(hào)波形,只有一點(diǎn)小小的過沖,是一個(gè)還不錯(cuò)的信號(hào)波形。

c2f23c8769c1465f92b0bea2044e6cc1~tplv-tt-shrink:640:0.image

但我們把速率調(diào)到200Mbps,大概是DDR1的速率,發(fā)現(xiàn)不端接會(huì)有很大的過沖。

14bce0d0845d4a04b56934535311c457~tplv-tt-shrink:640:0.image

看來隨著速率的提高,阻抗不匹配的鏈路中,源端串聯(lián)還是有必要的。那么我們?cè)撊绾闻袛嗪螘r(shí)需要端接?

這里和信號(hào)的上升時(shí)間Tr及傳輸線延時(shí)TD有關(guān),下面有個(gè)經(jīng)驗(yàn)公式可提供參考:

TD=20%Tr

我們來驗(yàn)證下公式,拿剛才的示例繼續(xù)仿真,調(diào)整參數(shù),上升時(shí)間是0.5ns,傳輸線延時(shí)是1ns,遞減傳輸線延時(shí),從1ns逐漸減小至0.1ns(20%Tr),觀察負(fù)載端的信號(hào)質(zhì)量。

8f7171be2702427fb78faa56ddbcb4bf~tplv-tt-shrink:640:0.image

看起來,Tr減小到0.1ns的時(shí)候,反射噪聲約為12%,不同的結(jié)構(gòu),不同的信號(hào)要求不同,具體看信號(hào)能容忍多大的噪聲,僅作為快速定位的經(jīng)驗(yàn)參考。另外需要注意串阻需要盡量靠近源端,不然會(huì)引起多次反射,降低端接效果,甚至導(dǎo)致信號(hào)更差,來看下不同位置的串阻帶來的影響。

fe1bbc0644ad4577a22ce92461158ab9~tplv-tt-shrink:640:0.image
c517fcd9f97c4b2a869adf4a52e5dd72~tplv-tt-shrink:640:0.image

文末總結(jié)下源端串聯(lián)端接的優(yōu)點(diǎn):

源端串聯(lián)通過靠近芯片發(fā)送端串聯(lián)電阻,使得該串聯(lián)電阻與芯片的內(nèi)阻之和盡量與傳輸線阻抗一致。該端接簡(jiǎn)單功耗小,不會(huì)給驅(qū)動(dòng)器帶來額外的直流負(fù)載,只需要一個(gè)電阻就可以抑制驅(qū)動(dòng)端到負(fù)載端的二次反射,常適用于點(diǎn)對(duì)點(diǎn)的拓?fù)渖稀?/p>

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 串聯(lián)
    +關(guān)注

    關(guān)注

    6

    文章

    442

    瀏覽量

    38937
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23638

    瀏覽量

    417686
  • 仿真軟件
    +關(guān)注

    關(guān)注

    21

    文章

    273

    瀏覽量

    31448
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    告別傳統(tǒng)仿真困局:Sigrity X 三大突破破解PCB設(shè)計(jì)難題

    在當(dāng)今電子領(lǐng)域,產(chǎn)品復(fù)雜性持續(xù)攀升,而上市時(shí)間窗口卻不斷收縮。從信號(hào)完整性、電源完整性,到電磁干擾與熱效應(yīng)等多個(gè)方面——現(xiàn)代PCB設(shè)計(jì)面臨諸多相互關(guān)聯(lián)的電氣挑戰(zhàn),僅依靠直覺和傳統(tǒng)測(cè)試方法已難以應(yīng)對(duì)
    的頭像 發(fā)表于 09-12 16:07 ?458次閱讀
    告別傳統(tǒng)<b class='flag-5'>仿真</b>困局:Sigrity X 三大突破破解<b class='flag-5'>PCB設(shè)計(jì)</b>難題

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?4905次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b>布局準(zhǔn)則

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    PCB設(shè)計(jì)一鍵歸檔簡(jiǎn)化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計(jì)領(lǐng)域,PCB設(shè)計(jì)工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測(cè)試部門,同時(shí)還需將設(shè)計(jì)文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?380次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    原理圖和PCB設(shè)計(jì)中的常見錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開發(fā)的基石,但設(shè)計(jì)過程中難免遇到各種問題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)中的常見錯(cuò)誤,整理成一份實(shí)用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?715次閱讀

    開關(guān)電源的輸入電容的PCB設(shè)計(jì)技巧

    在設(shè)計(jì)開關(guān)電源電路的PCB時(shí),輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的PCB設(shè)計(jì)技巧: 1. 盡量靠近功率開關(guān)和輸入 理由:輸入電容的主要作用是為
    發(fā)表于 04-07 11:06

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對(duì)PCB設(shè)計(jì)進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計(jì)審查流程。在SMT貼片加工中,PCB設(shè)計(jì)的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?544次閱讀

    【功能上線】華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計(jì)缺陷無處遁形

    華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計(jì)缺陷無處遁形
    的頭像 發(fā)表于 03-28 14:54 ?1707次閱讀
    【功能上線】華秋<b class='flag-5'>PCB</b>下單新增“3D<b class='flag-5'>仿真</b>預(yù)覽”,讓<b class='flag-5'>PCB設(shè)計(jì)</b>缺陷無處遁形

    PCB】四層電路板的PCB設(shè)計(jì)

    放置,這樣做町以減小由數(shù)字 開關(guān)引起的di/dt出效應(yīng)。 3 PCB電路及電路抗干擾措施 抗干擾設(shè)計(jì)與具體電路有著密切的關(guān)系,也是一個(gè)很復(fù)雜的技術(shù)問題。這里結(jié)合在PCB設(shè)計(jì)過程中的經(jīng)驗(yàn)做一些簡(jiǎn)單
    發(fā)表于 03-12 13:31

    中興通訊的PCB設(shè)計(jì)規(guī)范

    中興通訊的PCB設(shè)計(jì)規(guī)范
    發(fā)表于 02-08 15:31 ?7次下載

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2013次閱讀

    不可忽視!PCB設(shè)計(jì)中線寬的“微”妙之處

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)中線寬設(shè)計(jì)的重要性有哪些?PCB設(shè)計(jì)中線寬設(shè)計(jì)的重要性。作為電子元器件之間的橋梁,PCB通過精密布局的導(dǎo)電路徑(線路)來實(shí)現(xiàn)信號(hào)傳輸與電源分配。其中
    的頭像 發(fā)表于 12-25 14:39 ?899次閱讀

    使用高速ADC的CMOS輸出模式,在ADC的數(shù)據(jù)輸出引腳需要串聯(lián)33歐的端接電阻嗎?

    最近項(xiàng)目在做通過xilinx的ZYNQ控制ADC采樣。ADC準(zhǔn)備采用ADS5545的CMOS輸出模式。我在布板時(shí)用Hyperlynx仿真時(shí)發(fā)現(xiàn)有過沖現(xiàn)象,推薦串聯(lián)33歐的端接電阻。想問一下在ADC的數(shù)據(jù)輸出引腳需要
    發(fā)表于 12-10 06:24

    PCB設(shè)計(jì)中常見的DFM問題

    作為一個(gè)PCB設(shè)計(jì)師,您需要考慮電氣、結(jié)構(gòu)以及功能的方方面面。除此之外,還得確保PCB在指定的時(shí)間內(nèi),以最低的成本且保質(zhì)保量地生產(chǎn)出來。為了滿足以上需求,必須考慮DFM(Designfor Manufacture)的因素,這也是PCB設(shè)
    的頭像 發(fā)表于 10-25 11:46 ?1949次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中常見的DFM問題

    HDMI模塊的PCB設(shè)計(jì)

    在前面各類設(shè)計(jì)的理論講解、設(shè)計(jì)實(shí)操講解、以及軟件操作的講解的過后,粉絲后臺(tái)反饋想結(jié)合前面三種類型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計(jì),本期推出第一章HDMI模塊的PCB設(shè)計(jì),后續(xù)會(huì)繼續(xù)更新各類模塊的PCB設(shè)計(jì)教學(xué),以及PCB設(shè)計(jì)理論、設(shè)計(jì)技巧
    的頭像 發(fā)表于 10-22 14:16 ?1956次閱讀

    電流輸出DAC的無端接

    電子發(fā)燒友網(wǎng)站提供《電流輸出DAC的無端接.pdf》資料免費(fèi)下載
    發(fā)表于 10-21 10:36 ?0次下載
    電流輸出DAC的無<b class='flag-5'>源</b><b class='flag-5'>端接</b>