chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計挑戰(zhàn):SRAM縮放速度變慢

半導(dǎo)體產(chǎn)業(yè)縱橫 ? 來源:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 2022-12-22 12:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果 SRAM 縮放不可行,未來的芯片性能可能會受到阻礙。

幾乎所有處理器都依賴某種形式的 SRAM 緩存。緩存作為一種高速存儲解決方案,由于其緊鄰處理核心的戰(zhàn)略位置,訪問時間非??臁碛锌焖偾铱稍L問的存儲可以顯著提高處理性能,并減少核心工作所浪費的時間。 在第 68 屆年度 IEEE 國際 EDM 會議上,臺積電揭示了 SRAM 縮放方面的巨大問題。該公司正在為 2023 年開發(fā)的下一個節(jié)點 N3B 將包括與其前身 N5 相同的 SRAM 晶體管密度,后者用于 AMD 的Ryzen 7000 系列等 CPU 。 目前正在為 2024 年開發(fā)的另一個節(jié)點 N3E 并沒有好多少,其 SRAM 晶體管尺寸僅減少了 5%。

3df5e91e-7dfd-11ed-8abf-dac502259ad0.png

根據(jù) WikiChip 的一份報告,討論了半導(dǎo)體行業(yè)中 SRAM 收縮問題的嚴重性。臺積電的 SRAM Scaling 已經(jīng)大幅放緩。臺積電報告說,盡管邏輯晶體管密度繼續(xù)縮小,但其 SRAM 晶體管的縮放比例已經(jīng)完全趨于平穩(wěn),以至于 SRAM 緩存在多個節(jié)點上保持相同的大小。它會迫使處理器 SRAM 緩存在微芯片芯片上占用更多空間。這反過來可能會增加芯片的制造成本,并阻止某些微芯片架構(gòu)變得盡可能小。 對于未來的 CPU、GPU 和 SoC 來說,這是一個主要問題,由于 SRAM 單元面積縮放緩慢,它們可能會變得更加昂貴。

SRAM 縮放速度變慢

臺積電在今年早些時候正式推出其 N3 制造技術(shù)時表示,與其 N5(5 納米級)工藝相比,新節(jié)點的邏輯密度將提高 1.6 倍和 1.7 倍。它沒有透露的是,與 N5 相比,新技術(shù)的 SRAM 單元幾乎無法縮放。根據(jù) WikiChip,它從臺積電在國際電子設(shè)備會議 (IEDM) 上發(fā)表的一篇論文中獲得信息TSMC 的 N3 具有 0.0199μm2 的 SRAM 位單元尺寸,與 N5 的 0.021μm2SRAM 位單元相比僅小約 5%。改進后的 N3E 變得更糟,因為它配備了 0.021 μm2 SRAM 位單元(大致相當于 31.8 Mib/mm2),這意味著與 N5 相比根本沒有縮放。 同時,英特爾Intel 4(最初稱為 7nm EUV)將 SRAM 位單元大小從 0.0312μm2 減少到 0.024μm2,對于 Intel 7(以前稱為 10nm Enhanced SuperFin),我們?nèi)栽谡務(wù)?27.8 Mib/mm 2,這有點落后于 TSMC 的 HD SRAM 密度。 此外, WikiChip 回憶起 Imec 的演示文稿,該演示文稿顯示在帶有分支晶體管的“超過 2nm 節(jié)點”上的 SRAM 密度約為 60 Mib/mm2。這種工藝技術(shù)還需要數(shù)年時間,從現(xiàn)在到那時,芯片設(shè)計人員將不得不開發(fā)具有英特爾和臺積電宣傳的 SRAM 密度的處理器。

現(xiàn)代芯片中的 SRAM 負載

現(xiàn)代 CPU、GPU 和 SoC 在處理大量數(shù)據(jù)時將大量 SRAM 用于各種緩存,從內(nèi)存中獲取數(shù)據(jù)效率極低,尤其是對于各種人工智能 (AI) 和機器學(xué)習(xí) (ML) 工作負載。但是現(xiàn)在即使是智能手機的通用處理器、圖形芯片和應(yīng)用處理器也帶有巨大的緩存:AMD 的 Ryzen 9 7950X 總共帶有 81MB 的緩存,而 Nvidia 的 AD102 使用至少 123MB 的 SRAM 用于 Nvidia 公開披露的各種緩存。 展望未來,對緩存和 SRAM 的需求只會增加,但對于 N3(將僅用于少數(shù)產(chǎn)品)和 N3E,將無法減少 SRAM 占用的裸片面積并降低新的更高成本節(jié)點與 N5 相比。從本質(zhì)上講,這意味著高性能處理器的裸片尺寸將會增加,它們的成本也會增加。同時,就像邏輯單元一樣,SRAM 單元也容易出現(xiàn)缺陷。在某種程度上,芯片設(shè)計人員將能夠通過 N3 的 FinFlex 創(chuàng)新(在一個塊中混合和匹配不同種類的 FinFET 以優(yōu)化其性能、功率或面積)來減輕更大的 SRAM 單元。 臺積電計劃推出其密度優(yōu)化的 N3S 工藝技術(shù),與 N5 相比,該技術(shù)有望縮小 SRAM 位單元的尺寸,但這將在 2024 年左右發(fā)生,我們想知道這是否會為 AMD、Apple 設(shè)計的芯片提供足夠的邏輯性能,英偉達高通。

緩解措施

在成本方面緩解 SRAM 區(qū)域擴展放緩的方法之一是采用多小芯片設(shè)計,并將較大的緩存分解為在更便宜的節(jié)點上制造的單獨裸片。這是 AMD 對其 3D V-Cache 所做的事情,盡管原因略有不同。另一種方法是使用替代內(nèi)存技術(shù),如 eDRAM 或 FeRAM 用于緩存,盡管后者有其自身的特點。 無論如何,在未來幾年,基于 FinFET 節(jié)點的 3nm 及更高節(jié)點的 SRAM 縮放速度放緩似乎是芯片設(shè)計人員面臨的主要挑戰(zhàn)。

編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5803

    瀏覽量

    176381
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11279

    瀏覽量

    225066
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    5195

    瀏覽量

    135503
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    820

    瀏覽量

    117480

原文標題:停止SRAM微縮,意味著更昂貴的CPU和GPU

文章出處:【微信號:ICViews,微信公眾號:半導(dǎo)體產(chǎn)業(yè)縱橫】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    低功耗同步SRAM擴展存儲器結(jié)構(gòu)特點

    ,都能見到它的身影。在計算機體系結(jié)構(gòu)中,同步SRAM主要用于實現(xiàn)CPU內(nèi)部的高速緩存,包括一級緩存(L1 Cache)和二級緩存(L2 Cache)。對于需要高速數(shù)據(jù)處理的系統(tǒng),SRAM也常以突發(fā)模式緩存的形式存在,有效橋接處理器與主存之間的
    的頭像 發(fā)表于 03-06 16:46 ?986次閱讀

    并行sram芯片介紹,并行sram芯片應(yīng)用場景

    靜態(tài)隨機存取存儲器(SRAM)是一種易失性存儲器,即在斷電后數(shù)據(jù)會丟失,但其無需刷新的特性與由晶體管觸發(fā)器構(gòu)成的存儲單元,確保了在持續(xù)供電期間數(shù)據(jù)的穩(wěn)定與快速訪問。其中,并行SRAM作為一種關(guān)鍵類型
    的頭像 發(fā)表于 02-02 15:02 ?236次閱讀
    并行<b class='flag-5'>sram</b><b class='flag-5'>芯片</b>介紹,并行<b class='flag-5'>sram</b><b class='flag-5'>芯片</b>應(yīng)用場景

    芯片可靠性面臨哪些挑戰(zhàn)

    芯片可靠性是一門研究芯片如何在規(guī)定的時間和環(huán)境條件下保持正常功能的科學(xué)。它關(guān)注的核心不是芯片能否工作,而是能在高溫、高電壓、持續(xù)運行等壓力下穩(wěn)定工作多久。隨著晶體管尺寸進入納米級別,芯片
    的頭像 發(fā)表于 01-20 15:32 ?315次閱讀
    <b class='flag-5'>芯片</b>可靠性面臨哪些<b class='flag-5'>挑戰(zhàn)</b>

    國產(chǎn)EMI單片機外擴sram芯片EMI501NL16LM-55I

    在追求高性能與實時響應(yīng)的嵌入式系統(tǒng)中,靜態(tài)隨機存取存儲器(SRAM)憑借其高速讀寫與低延遲特性,成為許多關(guān)鍵應(yīng)用的優(yōu)選。SRAM能夠有效支持實時數(shù)據(jù)處理,保障系統(tǒng)流暢運行。相較于動態(tài)隨機存取存儲器(DRAM),SRAM無需頻繁刷
    的頭像 發(fā)表于 01-09 16:01 ?630次閱讀

    高速數(shù)據(jù)存取同步SRAM與異步SRAM的區(qū)別

    在現(xiàn)代高性能電子系統(tǒng)中,存儲器的讀寫速度往往是影響整體性能的關(guān)鍵因素之一。同步SRAM(Synchronous Static Random Access Memory)正是在這一需求下發(fā)展起來的重要
    的頭像 發(fā)表于 11-18 11:13 ?426次閱讀

    SRAM是什么,SRAM芯片型號都有哪些

    高端處理器芯片中通常設(shè)計有包含四個層級的SRAM緩存子系統(tǒng):從專屬于單個處理器核心的一級緩存,到多個計算單元共享的三級或四級末級緩存,每一級都在存取速度、存儲容量與制造成本之間實現(xiàn)精密平衡。
    的頭像 發(fā)表于 11-12 13:58 ?786次閱讀

    外置SRAM芯片設(shè)計之間的平衡

    在存儲解決方案中,外置SRAM通常配備并行接口。盡管并口SRAM在數(shù)據(jù)傳輸率方面表現(xiàn)卓越,但其原有的局限性也日益凸顯。最明顯的挑戰(zhàn)在于物理尺寸:不論是占用的電路板空間或是所需的引腳數(shù)量,并行接口都
    的頭像 發(fā)表于 10-26 17:25 ?946次閱讀

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。在FPGA中實現(xiàn)SRAM讀寫測試,包括設(shè)計SRAM
    的頭像 發(fā)表于 10-22 17:21 ?4352次閱讀
    如何利用Verilog HDL在FPGA上實現(xiàn)<b class='flag-5'>SRAM</b>的讀寫測試

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI芯片的需求和挑戰(zhàn)

    當今社會,AI已經(jīng)發(fā)展很迅速了,但是你了解AI的發(fā)展歷程嗎?本章作者將為我們打開AI的發(fā)展歷程以及需求和挑戰(zhàn)的面紗。 從2017年開始生成式AI開創(chuàng)了新的時代,經(jīng)歷了三次熱潮和兩次低谷。 生成式
    發(fā)表于 09-12 16:07

    新思科技SRAM PUF與其他PUF類型的比較

    在此前的文章《SRAM PUF:為每顆芯片注入“不可復(fù)制的物理指紋”,守護芯片安全》中,我們探討了基于SRAM的物理不可克隆功能(PUF)的基本原理,并介紹了
    的頭像 發(fā)表于 09-05 10:46 ?1370次閱讀

    如何保持SRAM的狀態(tài),并在芯片復(fù)位時不初始化?

    如何保持SRAM的狀態(tài),并在芯片復(fù)位時不初始化?
    發(fā)表于 08-25 06:09

    借助AMD無頂蓋封裝技術(shù)應(yīng)對散熱挑戰(zhàn)

    隨著電子行業(yè)向更小節(jié)點邁進,現(xiàn)代應(yīng)用要求更高的時鐘速率和性能。2014 年,斯坦福大學(xué)教授 Mark Horowitz 發(fā)表了一篇開創(chuàng)性的論文,描述半導(dǎo)體行業(yè)面臨相關(guān)登納德縮放及摩爾定律失效的挑戰(zhàn)
    的頭像 發(fā)表于 08-21 09:07 ?934次閱讀

    如何保持SRAM的狀態(tài)并在芯片復(fù)位時不初始化?

    如何保持SRAM的狀態(tài),并在芯片復(fù)位時不初始化?
    發(fā)表于 08-21 07:17

    季豐推出SRAM錯誤地址定位黑科技

    近期受晶圓廠委托, 季豐在執(zhí)行完SRAM芯片在中子輻射下SER測試后, 通過對SRAM芯片的深入研究,對測試失效數(shù)據(jù)的分析,將邏輯失效地址成功轉(zhuǎn)換為物理坐標地址,最終在圖像上顯示失效位
    的頭像 發(fā)表于 06-03 10:08 ?1009次閱讀
    季豐推出<b class='flag-5'>SRAM</b>錯誤地址定位黑科技

    全球驅(qū)動芯片市場機遇與挑戰(zhàn)

    日前,在CINNO Research舉辦的“全球驅(qū)動芯片市場機遇與挑戰(zhàn)”會員線上沙龍中,CINNO Research首席分析師周華以近期行業(yè)密集的資本動作為切口,揭開了顯示驅(qū)動芯片市場的深層變革。
    的頭像 發(fā)表于 03-13 10:51 ?1822次閱讀