chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IC設(shè)計中的多時鐘域處理方法總結(jié)

sanyue7758 ? 來源:處芯積律 ? 2023-04-06 10:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們在ASICFPGA系統(tǒng)設(shè)計中,常常會遇到需要在多個時鐘域下交互傳輸?shù)膯栴},時序問題也隨著系統(tǒng)越復(fù)雜而變得更為嚴(yán)重。

跨時鐘域處理技術(shù)是IC設(shè)計中非常重要的一個部分,我們需要學(xué)習(xí)并應(yīng)用一些常用的處理方法,從而提高電路運(yùn)行的穩(wěn)定性,使得整個系統(tǒng)更魯棒。

下面考慮ASIC設(shè)計場景,為了滿足系統(tǒng)功能需求,整個系統(tǒng)由不同的功能塊構(gòu)成,例如:

處理器

存儲器

浮點引擎

存儲控制器

總線接口

高速接口

假如考慮處理器和存儲器的工作頻率為500MHz,帶有存儲器控制器的浮點引擎的工作頻率為666.66MHz,總線接口和高速接口工作頻率為250MHz,則該設(shè)計具有多個時鐘,被視為多個時鐘域的設(shè)計。

01多時鐘域設(shè)計常用方法

如前所述,多個時鐘域的處理問題是在傳輸數(shù)據(jù)和控制信號時,它對數(shù)據(jù)完整性有影響。下面的策略在ASIC設(shè)計階段是有用的。

嘗試為數(shù)據(jù)和控制路徑優(yōu)化制定策略。

嘗試創(chuàng)建多個時鐘域組來定義策略。

在多個時鐘域之間傳遞控制信號時,嘗試使用同步器的策略。

嘗試使用FIFO和緩存的數(shù)據(jù)路徑同步器來提高數(shù)據(jù)完整性。

現(xiàn)在討論重要的跨時鐘處理問題與策略及其在多時鐘域設(shè)計中的使用。

02多時鐘域設(shè)計有哪些問題

如果我們考慮適度的門數(shù)設(shè)計或使用單時鐘工作的處理器核心和設(shè)計,它可能在布局階段由于額外的互連延遲而產(chǎn)生時序違例。但是這種設(shè)計可能會通過架構(gòu)、RTL、綜合和基于工具的優(yōu)化調(diào)整來滿足時序和性能。

現(xiàn)在考慮圖中所示的需要多個時鐘的設(shè)計,讓我們試著理解設(shè)計中的問題。

1.由于多個時鐘域,數(shù)據(jù)完整性是主要問題,設(shè)計需要通過數(shù)據(jù)完整性檢查。

2.沒有使用同步器的時鐘域邊界上的觸發(fā)器將由于建立和保持違例而存在亞穩(wěn)態(tài)問題。

3.該設(shè)計將存在時序違例,并且很難強(qiáng)制時序電路輸出進(jìn)入有效的合法狀態(tài)。

讓我們用具有多個時鐘域的時序電路來理解上面的內(nèi)容。由于到達(dá)clk1和clk2之間的相差,第二個時鐘域的觸發(fā)器將有建立和保持違例,即觸發(fā)器輸出data_out將是亞穩(wěn)態(tài)的。原因是時鐘域1的q輸出在clk2活動邊的建立和保持窗口期間可能會改變,因此data_out將被迫進(jìn)入非法狀態(tài),即亞穩(wěn)態(tài)。如圖1所示。

fe163fca-d305-11ed-bfe3-dac502259ad0.png

圖1 多時鐘域概念

時序如圖2所示。

fe24bfd2-d305-11ed-bfe3-dac502259ad0.png

圖2 亞穩(wěn)態(tài)輸出

03架構(gòu)設(shè)計策略

考慮圖3中有三個時鐘域的設(shè)計,表1描述了不同時鐘頻率下的時鐘域信息。

fe322dca-d305-11ed-bfe3-dac502259ad0.png

圖3 多時鐘域架構(gòu)

表1 多時鐘域時鐘組

Clock domain
control
Frequency
inMHz
Description
clk1 500 The clock domain one operating at frequency of 500 MHz
Clk2 666.66 The clock domain one operating at frequency of 666.66 MHz
Clk3 250 The clock domain one operating at frequency of 250 MHz

作為一名IC設(shè)計人員或架構(gòu)師,我們需要考慮多個時鐘域設(shè)計的整體數(shù)據(jù)完整性檢查,并需要為數(shù)據(jù)路徑和控制路徑提供干凈的時序。

考慮到這一點,我們需要設(shè)計同步器來在多個時鐘域設(shè)計之間傳輸數(shù)據(jù)。當(dāng)在多個時鐘域設(shè)計之間傳遞控制信號時,電平、多路復(fù)用器和脈沖等同步器是有用的。異步FIFO可以用作同步器,在時鐘域和數(shù)據(jù)路徑之間傳輸數(shù)據(jù)。

以下是我們在進(jìn)行多時鐘域設(shè)計時應(yīng)該使用的一些準(zhǔn)則,以消除CDC錯誤。

避免亞穩(wěn)態(tài):在傳遞控制信號信息時,使用寄存器輸出,因為這有助于避免毛刺和冒險。通過在傳遞控制信號時使用寄存的輸出邏輯,可以避免單時鐘周期內(nèi)的多次轉(zhuǎn)換。亞穩(wěn)態(tài)阻塞邏輯如圖4所示。

fe3d446c-d305-11ed-bfe3-dac502259ad0.png

圖4 亞穩(wěn)態(tài)阻塞邏輯

使用MCP:強(qiáng)烈推薦多周期路徑策略,以避免在多個時鐘域之間傳遞數(shù)據(jù)和控制信號信息時的亞穩(wěn)態(tài)問題。在MCP中,采用的策略是建立控制和數(shù)據(jù)對,將具有單比特控制信號的多比特數(shù)據(jù)從發(fā)送時鐘域傳遞到接收時鐘域。利用脈沖同步器可以在接收時鐘域?qū)刂菩畔⑦M(jìn)行采樣,并在有或沒有同步器的情況下將數(shù)據(jù)傳遞到接收時鐘域。該技術(shù)可以在多個周期內(nèi)保持?jǐn)?shù)據(jù)的穩(wěn)定值,并且可以利用脈沖同步器產(chǎn)生的同步信號在接收時鐘域中采樣??缭綍r鐘域的邊界,以下是需要考慮的關(guān)鍵點。

(a)控制信號必須使用多級同步器進(jìn)行同步。

(b)控制信號應(yīng)無冒險和毛刺。

(c)應(yīng)該有跨越時鐘邊界的過渡。

(d)控制信號應(yīng)至少穩(wěn)定一個時鐘周期。

MCP策略如圖5所示。

fe55b402-d305-11ed-bfe3-dac502259ad0.png

圖5 MCP策略

采用FIFO:異步FIFO是傳遞多位控制信號或數(shù)據(jù)信息的有效技術(shù)。在這種技術(shù)中,發(fā)送時鐘域在FIFO未滿時將數(shù)據(jù)寫入FIFO內(nèi)存緩沖區(qū),接收時鐘域在FIFO未空時從FIFO緩沖區(qū)讀取數(shù)據(jù)。

使用格雷碼計數(shù)器:在大多數(shù)具有跨時鐘域(CDC)的ASIC設(shè)計中,跨時鐘域傳遞計數(shù)器值是至關(guān)重要的。如果二進(jìn)制計數(shù)器用于在時鐘域邊界交換數(shù)據(jù),那么由于一個或多個比特的轉(zhuǎn)換,數(shù)據(jù)轉(zhuǎn)換很容易出錯。在這種情況下,建議使用格雷碼計數(shù)器在跨時鐘邊界傳遞數(shù)據(jù)。在接收端時鐘域,采用格雷碼到二進(jìn)制碼的轉(zhuǎn)換,將原始數(shù)據(jù)恢復(fù)。

設(shè)計分區(qū):在為多個時鐘域設(shè)計邏輯時,通過使用時鐘組對設(shè)計進(jìn)行分區(qū)。

時鐘命名約定:為了更好地識別時鐘源,建議使用時鐘命名約定。時鐘的命名約定應(yīng)該由有意義的前綴/后綴支持。例如,發(fā)送時鐘域使用clk_s,接收時鐘域使用clk_r。

同步復(fù)位:對于ASIC設(shè)計,強(qiáng)烈建議使用同步復(fù)位器。

避免保持時間違例:為了避免保持時間違例,建議仔細(xì)查看體系結(jié)構(gòu),并制定在多個時鐘周期之間傳遞穩(wěn)定數(shù)據(jù)的策略。

避免丟失相關(guān)性:在時鐘域邊界上,有幾種可能導(dǎo)致丟失相關(guān)性的方式。比如有:

(a)總線上的多個比特

(b)多個握手信號

(c)不相關(guān)的信號

為了避免這種情況,使用時鐘意圖驗證技術(shù),因為這些技術(shù)將確保在時鐘邊界上傳遞多位信號。

04控制路徑與同步

本節(jié)討論ASIC設(shè)計中使用的各種同步器和策略。

電平或多觸發(fā)同步器

在多個時鐘域之間傳遞的控制信號主要由快時鐘域向慢時鐘域傳遞,會出現(xiàn)時序錯誤,設(shè)計中會出現(xiàn)時序違例。因此,在體系結(jié)構(gòu)設(shè)計期間,更好的策略是確定多個時鐘域設(shè)計的接口邊界,然后在RTL設(shè)計中使用同步器的策略。

當(dāng)在多個時鐘域之間傳遞控制信號時,可以通過設(shè)計電平同步器(可能使用兩個或三個觸發(fā)器)來解決亞穩(wěn)態(tài)問題。圖6使用了兩級電平同步器邏輯。

fe626a80-d305-11ed-bfe3-dac502259ad0.png

圖6 控制路徑中有二級電平同步器

如圖6所示,利用電平同步器將控制信號q1從時鐘域1傳遞到時鐘域2。主要的設(shè)計策略是將有效的輸出q1傳遞到第二個時鐘域。電平同步器在第二個時鐘域,對輸出q1進(jìn)行采樣。由于違反了設(shè)置或保持時間,第二個時鐘域的輸入觸發(fā)器將是亞穩(wěn)態(tài)的,這應(yīng)該通過設(shè)置EDA工具屬性來忽略。輸出的data_out是有效的數(shù)據(jù),由于使用了同步器,本設(shè)計有兩個時鐘的延遲。

圖6所示的設(shè)計時序描述如下(圖7所示)。

fe743e86-d305-11ed-bfe3-dac502259ad0.png

圖7 使用兩級同步器的時序

如圖7所示,q1由第一個時鐘域輸出。在clk2的上升沿上,觸發(fā)器FF1的輸出q2將由于建立或保持時間違例而進(jìn)入亞穩(wěn)態(tài)。但是觸發(fā)器FF2輸出在接下來的時鐘邊是data_out是有效的輸出。使用該命令設(shè)置false path:

set_false_path –from FF0/q –to FF1/q

使用這兩個觸發(fā)器的電平同步器如圖8所示,可以在設(shè)計中采用。更好的策略是在RTL設(shè)計期間將電平同步器的RTL描述作為單獨的模塊。引入的延遲取決于將輸出驅(qū)動到有效合法狀態(tài)所需的觸發(fā)器數(shù)。

fe8ea974-d305-11ed-bfe3-dac502259ad0.png

圖8 電平同步器

下面將對RTL描述部分進(jìn)行描述:

always@(posedgeclk)
begin
q<=data_in;
data_out<=q
end

在ASIC設(shè)計中,當(dāng)控制信息需要從快時鐘域傳遞到慢時鐘域時,就會出現(xiàn)數(shù)據(jù)完整性問題。該問題是由于在將控制信號從時鐘域1傳遞到時鐘域2時觸發(fā)器輸出的合法狀態(tài)不收斂造成的。

利用脈沖展寬器可以解決從快時鐘域到慢時鐘域的采樣問題。工作在正時鐘邊緣的電平脈沖發(fā)生器如圖9所示。

fe9d9f7e-d305-11ed-bfe3-dac502259ad0.png

圖9 電平到脈沖轉(zhuǎn)換

另一種機(jī)制是信號的握手,可以用來實現(xiàn)數(shù)據(jù)的收斂。

如圖10所示,將時鐘域2的采樣信號作為握手信號反饋到時鐘域1。這種握手機(jī)制類似于對較快時鐘域1的確認(rèn)或通知,較快時鐘域傳遞的控制信號被較慢時鐘域成功采樣。在實際的大多數(shù)場景中,都采用了這種機(jī)制,即使較快的時鐘域在收到較慢時鐘域的有效通知或確認(rèn)信號后,也可以發(fā)送另一個控制信號。

fea8e8a2-d305-11ed-bfe3-dac502259ad0.png

圖10 控制信號的握手機(jī)制

脈沖同步器

這種類型的同步器使用多級電平同步器,其中兩級電平同步器的輸出由輸出觸發(fā)器采樣。這種同步器也稱為切換同步器,用于將發(fā)送時鐘域產(chǎn)生的脈沖同步到目標(biāo)時鐘域。當(dāng)將數(shù)據(jù)從較快的時鐘域傳遞到較慢的時鐘域時,如果使用兩級電平同步器,脈沖可能跳過。在這種情況下,脈沖同步器是有效和有用的。脈沖同步器圖如圖11所示。

feb49da0-d305-11ed-bfe3-dac502259ad0.png

圖11 脈沖同步器

Mux同步器

將時鐘域1的信息發(fā)送到時鐘域2時,使用這對數(shù)據(jù)和控制信號。使用多bit數(shù)據(jù)和使用單bit控制信號。在接收端,根據(jù)發(fā)送時鐘和接收時鐘的比值,使用電平或脈沖同步器為多路復(fù)用器產(chǎn)生控制信號。這種技術(shù)類似于MCP,并且如果數(shù)據(jù)在跨越時鐘邊界的多個時鐘周期中是穩(wěn)定的,則這種技術(shù)是有效的。如圖12所示。

fec2feb8-d305-11ed-bfe3-dac502259ad0.png

圖12 Mux同步器

05多bit數(shù)據(jù)傳輸?shù)奶魬?zhàn)

在多個時鐘域之間傳遞多個控制信號是一個重要的挑戰(zhàn)。問題是這些控制信號到達(dá)的時間不同。如果這些控制信號的到達(dá)沒有得到正確的管理,那么真正的問題是由于傾斜。考慮圖13所示的場景,其中“enable ” “l(fā)oad_en ”和“ready ”需要從一個時鐘域傳遞到另一個時鐘域。在這種情況下,如果使用獨立的電平同步器,則接收端可能會因為信號的歪斜(信號到達(dá)時間不同)而出現(xiàn)同步失敗。

fed44218-d305-11ed-bfe3-dac502259ad0.png

圖13 對接收端時鐘域內(nèi)的多個信號進(jìn)行采樣

考慮其中一個控制信號,例如enable到達(dá)較晚,則控制路徑中可能存在同步失敗,為了避免這組3個控制信號,嘗試在時鐘域之間傳遞共同信號。策略如圖14所示。

fee2c0a4-d305-11ed-bfe3-dac502259ad0.png

圖14 固定在多時鐘域內(nèi)傳遞的控制信號

06數(shù)據(jù)路徑同步

用于在時鐘域之間傳遞多個數(shù)據(jù)bit的技術(shù)是:

握手機(jī)制

異步FIFO緩存

格雷編碼

握手機(jī)制

在時鐘域之間傳遞多比特信號時,握手機(jī)制的使用是一種有用的技術(shù)。如圖15所示,發(fā)射機(jī)工作在clk1,接收機(jī)工作在clk2。數(shù)據(jù)可以從發(fā)射機(jī)傳送到接收機(jī)。這里要注意,該握手與AXI總線的握手略有不同。

接收端時鐘域可以產(chǎn)生數(shù)據(jù)有效(data valid)和設(shè)備就緒(ready)等握手信號。因此,目的是通知發(fā)送器總線上還存在有效數(shù)據(jù)可用,設(shè)備還沒有準(zhǔn)備好接收新數(shù)據(jù)。

ff02defc-d305-11ed-bfe3-dac502259ad0.png

圖15 握手機(jī)制框圖

握手信號datavalid它是來自時鐘域2的主動高電平握手信號,表示傳輸?shù)臄?shù)據(jù)是有效數(shù)據(jù),接收端只需要很少的時鐘就可以對該數(shù)據(jù)進(jìn)行采樣。傳輸數(shù)據(jù)時的時鐘延遲取決于同步器中使用的觸發(fā)器的數(shù)量,而延遲是握手機(jī)制的最大缺點之一。

握手信號deviceready它表明當(dāng)數(shù)據(jù)有效的時候,接收端已經(jīng)準(zhǔn)備好接收新數(shù)據(jù),并且設(shè)備ready好了可以拉高通知發(fā)送端將新數(shù)據(jù)放到數(shù)據(jù)總線上。

如果我們有多個時鐘域的FSM控制器,那么設(shè)計架構(gòu)來通過使用請求(request)和確認(rèn)(ack)信號建立同步。FSM控制的握手機(jī)制如圖16所示。

ff16cb4c-d305-11ed-bfe3-dac502259ad0.png

圖16 FSM握手機(jī)制

異步FIFO同步器

異步FIFO是有用的,因為數(shù)據(jù)路徑同步器是用來交換多個時鐘域之間的數(shù)據(jù)。如果FIFO內(nèi)存緩沖區(qū)沒有滿,發(fā)送端時鐘域或發(fā)送端時鐘域可以使用write_clk將數(shù)據(jù)寫入FIFO內(nèi)存緩沖區(qū),如果FIFO內(nèi)存緩沖區(qū)沒有空,接收端時鐘域可以使用read_clk讀取數(shù)據(jù)(圖17)。

FIFO由以下幾個塊組成:

Memory:內(nèi)存緩沖區(qū)

Write Clock Domain:在write_clk上工作的寫時鐘域邏輯。

Read clock Domain:讀時鐘域邏輯,它正在read_clk上工作。

Flag Logic:生成標(biāo)志邏輯empty和full。

FIFO和相關(guān)的邏輯塊如圖17所示。

ff2937c8-d305-11ed-bfe3-dac502259ad0.png

圖17 FIFO框圖

如何得到FIFO的深度?

考慮寫時鐘域的工作頻率為250 MHz,讀時鐘域的工作頻率為100 MHz,沒有延遲,然后傳輸50字節(jié)的突發(fā)長度,可以使用以下計算:

Writeclocktime:T1=1/250MHz=4ns.
TheTimeRequiredto WriteBurstof50Bytesofdata=4ns*50=200ns
ReadClockTime:T2=1/100MHz=10ns
NumberofReadswith10ns=200ns/10ns=20
Depth of FIFO = 50–20 = 30 Bytes.

如果指定了讀和寫延遲,那么嘗試修改上面的步驟來獲得FIFO的深度。

格雷編碼

在傳遞多個位的數(shù)據(jù)或控制信號時,必須使用格雷編碼技術(shù),因為這種技術(shù)保證了兩個連續(xù)的數(shù)字只有一bit的變化。例如,如果4bit二進(jìn)制數(shù)據(jù)需要在多個時鐘域之間傳遞,那么一個或多個bit轉(zhuǎn)換,因此需要更多的功率和出錯的機(jī)會。因此,為了避免這種情況,提高性能,在發(fā)送端或發(fā)送端時鐘域采用二進(jìn)制到格雷碼轉(zhuǎn)換邏輯。這保證了在時鐘邊界上只有一bit變化。為了得到接收端時鐘域的原始二進(jìn)制數(shù)據(jù),采用格雷碼到二進(jìn)制碼的轉(zhuǎn)換。該技術(shù)如圖18所示。

ff3aaf8a-d305-11ed-bfe3-dac502259ad0.png

圖18 格雷編碼技術(shù)

07總結(jié)

總結(jié)幾個要點:

在多個時鐘域之間傳遞數(shù)據(jù)時,設(shè)計數(shù)據(jù)路徑同步器。

在多個時鐘域之間傳遞控制信號時,需要設(shè)計控制路徑同步器。

在通過時鐘域傳遞數(shù)據(jù)和控制信號信息時,強(qiáng)烈建議使用多周期路徑來避免亞穩(wěn)態(tài)問題。

傳遞多bit控制或數(shù)據(jù)信息的常用而有效的技術(shù)是使用異步FIFO。

對于在多個時鐘域之間傳遞的多位控制信號,采用分組技術(shù)來避免由于到達(dá)時間不同而產(chǎn)生的歪斜。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618589
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1247

    瀏覽量

    122412
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7653

    瀏覽量

    167426
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    38

    文章

    1360

    瀏覽量

    105776
  • 多時鐘域
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    6110

原文標(biāo)題:IC設(shè)計中的多時鐘域處理方法總結(jié)

文章出處:【微信號:處芯積律,微信公眾號:處芯積律】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    IC設(shè)計多時鐘設(shè)計常用方法及其問題

    假如考慮處理器和存儲器的工作頻率為500MHz,帶有存儲器控制器的浮點引擎的工作頻率為666.66MHz,總線接口和高速接口工作頻率為250MHz,則該設(shè)計具有多個時鐘,被視為多個時鐘
    發(fā)表于 08-01 18:07 ?1212次閱讀
    <b class='flag-5'>IC</b>設(shè)計<b class='flag-5'>中</b><b class='flag-5'>多時鐘</b><b class='flag-5'>域</b>設(shè)計常用<b class='flag-5'>方法</b>及其問題

    關(guān)于跨時鐘信號的處理方法

    我在知乎看到了多bit信號跨時鐘的問題,于是整理了一下自己對于跨時鐘信號的處理方法。
    的頭像 發(fā)表于 10-09 10:44 ?7176次閱讀

    如何處理好FPGA設(shè)計時鐘間的數(shù)據(jù)

    時鐘處理是FPGA設(shè)計中經(jīng)常遇到的問題,而如何處理好跨時鐘間的數(shù)據(jù),可以說是每個FPGA初
    發(fā)表于 07-29 06:19

    多時鐘的設(shè)計和綜合技巧系列

    出現(xiàn)問題,來自快時鐘的控制信號必須寬于較慢時鐘的周期。否則如下圖所示,快時鐘的控制信號無法被采樣到慢
    發(fā)表于 04-11 17:06

    IC設(shè)計多時鐘處理的常用方法相關(guān)資料推薦

    1、IC設(shè)計多時鐘處理方法簡析我們在ASIC或FPGA系統(tǒng)設(shè)計
    發(fā)表于 06-24 16:54

    討論一下在FPGA設(shè)計多時鐘和異步信號處理有關(guān)的問題和解決方案

    和發(fā)送數(shù)據(jù),處理異步信號,以及為帶門控時鐘的低功耗ASIC進(jìn)行原型驗證。  這里以及后面章節(jié)提到的時鐘,是指一組邏輯,這組邏輯的所有同步
    發(fā)表于 10-14 15:43

    基于多時鐘的異步FIFO設(shè)計

    在大規(guī)模集成電路設(shè)計,一個系統(tǒng)包含了很多不相關(guān)的時鐘信號,當(dāng)其目標(biāo)時鐘與源時鐘不同時,如何
    發(fā)表于 12-14 10:19 ?14次下載

    關(guān)于FPGA時鐘的問題分析

    時鐘問題(CDC,Clock Domain Crossing )是多時鐘設(shè)計的常見現(xiàn)象。在FPGA領(lǐng)域,互動的異步時鐘
    發(fā)表于 08-19 14:52 ?3669次閱讀

    多時鐘的同步時序設(shè)計和幾種處理異步時鐘接口的方法

    外部輸入的信號與本地時鐘是異步的。在SoC設(shè)計,可能同時存在幾個時鐘,信號的輸出驅(qū)動和輸入采樣在不同的時鐘節(jié)拍下進(jìn)行,可能會出現(xiàn)一些不穩(wěn)
    的頭像 發(fā)表于 07-24 09:52 ?4851次閱讀
    <b class='flag-5'>多時鐘</b><b class='flag-5'>域</b>的同步時序設(shè)計和幾種<b class='flag-5'>處理</b>異步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>接口的<b class='flag-5'>方法</b>

    揭秘FPGA跨時鐘處理的三大方法

    時鐘處理方法,這三種方法可以說是 FPGA 界最常用也最實用的方法,這三種
    的頭像 發(fā)表于 12-05 16:41 ?1979次閱讀

    解析多時鐘和異步信號處理解決方案

    減少很多與多時鐘有關(guān)的問題,但是由于FPGA外各種系統(tǒng)限制,只使用一個時鐘常常又不現(xiàn)實。 FPGA時常需要在兩個不同時鐘頻率系統(tǒng)之間交換數(shù)據(jù),在系統(tǒng)之間通過多I/O接口接收和發(fā)送數(shù)據(jù)
    的頭像 發(fā)表于 05-10 16:51 ?4265次閱讀
    解析<b class='flag-5'>多時鐘</b><b class='flag-5'>域</b>和異步信號<b class='flag-5'>處理</b>解決方案

    介紹3種方法時鐘處理方法

    時鐘處理是FPGA設(shè)計中經(jīng)常遇到的問題,而如何處理好跨時鐘間的數(shù)據(jù),可以說是每個FPGA初
    的頭像 發(fā)表于 09-18 11:33 ?2.3w次閱讀
    介紹3種<b class='flag-5'>方法</b>跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b><b class='flag-5'>方法</b>

    FPGA多時鐘和異步信號處理的問題

    減少很多與多時鐘有關(guān)的問題,但是由于FPGA外各種系統(tǒng)限制,只使用一個時鐘常常又不現(xiàn)實。FPGA時常需要在兩個不同時鐘頻率系統(tǒng)之間交換數(shù)據(jù),在系統(tǒng)之間通過多I/O接口接收和發(fā)送數(shù)據(jù),
    的頭像 發(fā)表于 09-23 16:39 ?3342次閱讀

    FPGA跨時鐘處理方法(二)

    上一篇文章已經(jīng)講過了單bit跨時鐘處理方法,這次解說一下多bit的跨時鐘
    的頭像 發(fā)表于 05-25 15:07 ?1331次閱讀
    FPGA跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b><b class='flag-5'>方法</b>(二)

    關(guān)于FPGA設(shè)計多時鐘和異步信號處理有關(guān)的問題

    減少很多與多時鐘有關(guān)的問題,但是由于FPGA外各種系統(tǒng)限制,只使用一個時鐘常常又不現(xiàn)實。FPGA時常需要在兩個不同時鐘頻率系統(tǒng)之間交換數(shù)據(jù),在系統(tǒng)之間通過多I/O接口接收和發(fā)送數(shù)據(jù),
    的頭像 發(fā)表于 08-23 16:10 ?929次閱讀