Microchip開發(fā)了一個(gè)免費(fèi)的模擬工具生態(tài)系統(tǒng),可用于快速開發(fā)穩(wěn)健、可靠且經(jīng)濟(jì)高效的電源管理解決方案。如下圖所示,模擬設(shè)計(jì)過(guò)程有三個(gè)主要階段。首先是電路設(shè)計(jì)和分析。設(shè)計(jì)這一階段的重點(diǎn)是確定關(guān)鍵系統(tǒng)要求,找到最佳架構(gòu)和組件,并根據(jù)確定的關(guān)鍵參數(shù)分析評(píng)估設(shè)計(jì)性能。使用Microchip的模擬設(shè)計(jì)器,將關(guān)鍵參數(shù)輸入搜索引擎,并確定合適的評(píng)估板、定制設(shè)計(jì)生成器和參考設(shè)計(jì)進(jìn)行比較。然后可以使用過(guò)濾器來(lái)縮小搜索范圍,然后進(jìn)行詳細(xì)的設(shè)計(jì)和分析。
一旦對(duì)分析設(shè)計(jì)感到滿意,就可以開始設(shè)計(jì)過(guò)程的驗(yàn)證階段。在Microchip模擬工具生態(tài)系統(tǒng)中,MPLAB? Mindi?模擬仿真器用于獨(dú)立驗(yàn)證設(shè)計(jì)。Mindi仿真結(jié)果應(yīng)與所有關(guān)鍵參數(shù)的電路設(shè)計(jì)分析相匹配。它還使設(shè)計(jì)人員能夠檢查默認(rèn)原理圖未涵蓋的其他情況和條件。
該過(guò)程的第三階段也是最后一個(gè)階段,即物理設(shè)計(jì)和臺(tái)架測(cè)試,在模擬結(jié)束后開始。使用Microchip預(yù)先開發(fā)和驗(yàn)證的CAE / CAD模型可以加快此步驟。使用可下載的CAE/CAD模型不僅可以加快物理設(shè)計(jì)過(guò)程,還可以提高設(shè)計(jì)的魯棒性。為了完成設(shè)計(jì)過(guò)程,所有三項(xiàng)分析都應(yīng)匹配分析設(shè)計(jì)、仿真和工作臺(tái)測(cè)量數(shù)據(jù)。通過(guò)所有三個(gè)匹配,可以高度確信電路行為已得到很好的理解并準(zhǔn)備好投入生產(chǎn)。Microchip還將使用設(shè)計(jì)檢查服務(wù)支持,通過(guò)原理圖和布局審查來(lái)支持您的設(shè)計(jì)。
審核編輯:郭婷
-
microchip
+關(guān)注
關(guān)注
52文章
1538瀏覽量
118662 -
仿真器
+關(guān)注
關(guān)注
14文章
1031瀏覽量
84774 -
CAD
+關(guān)注
關(guān)注
18文章
1106瀏覽量
73695
發(fā)布評(píng)論請(qǐng)先 登錄
工廠生產(chǎn)系統(tǒng)能效的生態(tài)系統(tǒng)優(yōu)化設(shè)計(jì)
STM32單片機(jī)基礎(chǔ)01——初識(shí) STM32Cube 生態(tài)系統(tǒng) 精選資料分享
Microchip FPGA 和基于 SoC 的 RISC-V 生態(tài)系統(tǒng)簡(jiǎn)介
IT的生態(tài)系統(tǒng)概述
愛特梅爾Linux Android生態(tài)系統(tǒng)工具
移動(dòng)通信行業(yè)的生態(tài)系統(tǒng)大致可以分成三部分
現(xiàn)代PCB設(shè)計(jì)生態(tài)系統(tǒng)
Microchip FPGA 和基于 SoC 的 RISC-V 生態(tài)系統(tǒng)簡(jiǎn)介

Microchip的模擬工具生態(tài)系統(tǒng)第2部分:MAD入門

Microchip的模擬工具生態(tài)系統(tǒng)第3部分:使用Mindi驗(yàn)證設(shè)計(jì)

Microchip的模擬工具生態(tài)系統(tǒng)第4部分:PCB符號(hào)和封裝

評(píng)論