曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

可編程邏輯器件測試方法

Semi Connect ? 來源:Semi Connect ? 2023-06-06 15:35 ? 次閱讀

編程邏輯器件 (Programmable Loeie Device,PLD)是一種用戶編程實現(xiàn)某種邏輯功能的邏輯器件,主要由可編程的與陣列、或陣列、門陣列等組成,可通過編程來實現(xiàn)一定的邏輯功能。PLD 按集成度高低可分為簡單 PLD 和復雜PLD,簡單 PLD包括可編程只讀存儲器 ( Proerammable Read Onlv Memory,PROM)、可編程邏輯陣列 (Prograrmable Logie Array, PIA)器件、可編程陣列邏輯(Prograrmable Array Logie, PAL)器件、通用陣列邏輯 ( Generic ArrayLogic, CAL)器件;復雜 PLD 包括可擦可編程邏輯 (Erasable PLD, EPLD) 器件、復雜的可編程邏輯 (Complex Programmable Logie Device, CPLD)器件、場可編程門陣列 ( Field Programmable Gate Array, FPGA)器件等。隨著可編程器件的發(fā)展,可以將 CPU、DSPADC/DAC、存儲器等集成到一個可編程器件上,從而構成可編程系統(tǒng)芯片 (System On Programmable Chip, SoPC),如圖所示。

wKgZomR-4fGAHKIPAAiIqmJAsTA677.jpg

對PLD進行測試時,需要對其內部包含的資源進行結構分析,經過測試配置(TC)將其編程配置為具有特定功能的電路,再通過向量實施(TS) 過程對電路進行功能及參數測試。

因可編程邏輯單元工藝不同,PLD 的編程工藝也不相同,主要有熔絲(Fuse)、反熔絲(Ani-fuse)、可擦可編程只讀存儲器 (Erasable ProgrammableRead Only Memory,EPROM)、電可擦可編程只讀存儲器 (Electrically ErasableProgrammable Read Only Memory, E2PROM)、靜態(tài)隨機存取存儲器 (StaticRandom Aecess Memory, SRAM)和閃速存儲器(Flash Memory)等。常用的測試編程方法有在系統(tǒng)可編程 (In-System Programmable, ISP)、聯(lián)合測試工作組(Joint Test Action Group, JTAG)協(xié)議編程、串行外設接口 ( Serial PeripheralInterface. SPI)編程、主模式/從模式編程等在系統(tǒng)可編程 (ISP)技術是萊迪思公司在 20 世紀 80 年代提出的一種先進的編程技術,廣泛用于 PROM、CPLD 和 FPGA 等的在系統(tǒng)編程。ISP 狀態(tài)機有兩種,即三狀態(tài) ISP 狀態(tài)機和 IEEE1149.1 標準的 JTAG 狀態(tài)機(見圖)。

wKgZomR-4fGAZqKbAAbD6X3uYkQ836.jpg

wKgZomR-4fGAM6t6AA-x6pqQA84206.jpg

FPCA 的編程模式有多種,包括主串模式、從串模式、主并模式、從并模式、外設模式等,可以通過設置模式控制 腳的狀態(tài)水選擇不同的模式。為了提高測試效率,用自動測試系統(tǒng)對 FPGA 進行測試配置時,通常選擇主并模式或從并模式。

PLD 的測試方法有多種,主要包括在系統(tǒng)快速配置測試法、DFT測試法、內建自測試法(BIST)、掃描測試法(SCAN)、功能級聯(lián)測試法、基于黑盒的測試法,動態(tài)可重構測試法、定制軟件測試法、白適應測試法和基于板級應用的測試法等。隨著測試技術的發(fā)歷,一些新的測試方法不斷涌現(xiàn),要達到較高的湖試覆蓋率,需果用多和方法相結合的方式進行測試,進行 PLD 測試時,首先需要開發(fā)配置碼。配置碼可以在相應開發(fā)環(huán)境(如XILINX公司的ISE、Altera 公司的 QuartusLattice 公司的 ispLEVER、Actel 公司的 Libero SoC、Cypress 公司的 Warp 等)下開發(fā)配置程序,生成.bit、.rbt、.bin、.svt 等多種格式的 下載碼;再根據測試需求進行適當轉換,生成配置碼;然后利用測試系統(tǒng)對 PLD 進行配置,形成具有一定功能的電路;最后加載測試碼,對電路進行功能和參數測試。PLD 測試流程圖如圖所示。

wKgaomR-4fGAPcd9ABDtkNYAFbQ534.jpg



審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21925

    瀏覽量

    612627
  • 存儲器
    +關注

    關注

    38

    文章

    7617

    瀏覽量

    166063
  • PLD
    PLD
    +關注

    關注

    6

    文章

    230

    瀏覽量

    59931
  • 可編程邏輯器件

    關注

    5

    文章

    145

    瀏覽量

    30538
  • 邏輯單元
    +關注

    關注

    0

    文章

    25

    瀏覽量

    5201
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    可編程邏輯器件

    可編程邏輯器件到底是干什么用的呢,簡單的說,就是通過重新寫程序,重新注入到這個器件中達到實現(xiàn)其它的功能。最常見的當屬電腦了。電腦本身除了加法,減法和簡單的邏輯運算四種。比如要是想實現(xiàn)一個功能讓電腦
    發(fā)表于 04-15 10:02

    可編程邏輯器件是如何發(fā)展的?

    可編程邏輯器件是如何發(fā)展的?
    發(fā)表于 04-29 06:23

    PLD可編程邏輯器件

    PLD可編程邏輯器件 英文全稱為:programmable logic device 即 PLD。PLD是做為一種通用集成電路產生的,他的邏輯功能按照用戶對器件編程來確定。一般的PLD
    發(fā)表于 07-22 09:05

    可編程邏輯器件設計

    可編程邏輯器件設計 (264頁,nlc格式)
    發(fā)表于 03-25 16:41 ?66次下載

    可編程邏輯器件基礎及應用實驗指導書

    可編程邏輯器件基礎及應用實驗指導書 《可編程邏輯器件基礎及應用》是一門側重掌握可編程邏輯器件的基本結構和原理的課程。重點是使學生掌握基于可編程
    發(fā)表于 03-24 14:22 ?29次下載

    基于單片機的復雜可編程邏輯器件快速配置方法

    基于單片機的復雜可編程邏輯器件快速配置方法 基于SRAM(靜態(tài)隨機存儲器)的可重配置PLD(可編程邏輯器件)的出現(xiàn),為系統(tǒng)設計者動態(tài)改變運行電路
    發(fā)表于 03-28 16:47 ?940次閱讀
    基于單片機的復雜<b class='flag-5'>可編程邏輯器件</b>快速配置<b class='flag-5'>方法</b>

    什么是PLD(可編程邏輯器件)

    什么是PLD(可編程邏輯器件) PLD是可編程邏輯器件(Programable Logic Device)的簡稱,F(xiàn)PGA是現(xiàn)場可編程門陣列(Field Programable Gate Array)
    發(fā)表于 06-20 10:32 ?2.8w次閱讀
    什么是PLD(<b class='flag-5'>可編程邏輯器件</b>)

    EDA技術與應用(可編程邏輯器件)

    7.1 可編程邏輯器件的基本原理 7.2 可編程邏輯器件的設計技術 7.3 可編程邏輯器件編程與配置
    發(fā)表于 05-23 10:46 ?142次下載
    EDA技術與應用(<b class='flag-5'>可編程邏輯器件</b>)

    可編程邏輯器件(書皮)

    可編程邏輯器件(書皮)
    發(fā)表于 07-10 14:34 ?0次下載

    可編程邏輯器件的分類有哪些

    可編程邏輯器件(PLD)是20世紀70年代發(fā)展起來的一種新型邏輯器件,是目前數字系統(tǒng)設計的主要硬件基礎。根據可編程邏輯器件結構、集成度以及編程
    發(fā)表于 06-10 17:52 ?3w次閱讀

    FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法

    FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法(深圳市村田電源技術有限公司)-FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法? ? ? ? ? ? ? ? ? ?
    發(fā)表于 09-18 10:51 ?13次下載
    FPGA CPLD<b class='flag-5'>可編程邏輯器件</b>的在系統(tǒng)配置<b class='flag-5'>方法</b>

    可編程邏輯器件EPLD是如何設計的

    可編程邏輯器件(Electrically Programmable Logic Device,EPLD)是指采用電信號的可擦可編程邏輯器件。
    發(fā)表于 08-22 18:12 ?1708次閱讀

    可編程邏輯器件的結構

    常見的可編程邏輯器件分為FPGA、EPLD(CPLD)。下面簡單介紹兩類器件的結構和區(qū)別。
    的頭像 發(fā)表于 03-24 14:18 ?1416次閱讀
    <b class='flag-5'>可編程邏輯器件</b>的結構

    可編程邏輯器件測試

    可編程邏輯器件 (Programmable Loeie Device,PLD)是一種用戶編程實現(xiàn)某種邏輯功能的邏輯器件,主要由
    發(fā)表于 06-06 15:37 ?846次閱讀
    <b class='flag-5'>可編程邏輯器件</b><b class='flag-5'>測試</b>

    什么叫可編程邏輯器件 可編程邏輯器件有哪些特征和優(yōu)勢?

    可編程邏輯器件(Programmable Logic Device,PLD)是一類集成電路器件,可以根據用戶的需求進行編程和配置,以實現(xiàn)特定的邏輯功能。它們具有
    發(fā)表于 09-14 15:25 ?3410次閱讀