chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

控制多片PLL芯片時(shí),串行控制線是否可以復(fù)用?

工程師鄧生 ? 來源:未知 ? 作者:劉芹 ? 2023-10-30 10:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

控制多片PLL芯片時(shí),串行控制線是否可以復(fù)用?

當(dāng)需要控制多片PLL芯片時(shí),使用復(fù)雜電路來進(jìn)行控制并非理想方案,因?yàn)槭褂枚鄠€(gè)電路芯片會導(dǎo)致整個(gè)系統(tǒng)變得復(fù)雜且難以處理。因此,確定一個(gè)適當(dāng)?shù)慕鉀Q方案非常重要,其中,簡單、可靠且易于使用的機(jī)制是首要考慮因素。這里有一個(gè)潛在的解決方案:使用串行控制線復(fù)用來控制多個(gè)芯片。

在這種方案中,多個(gè)PLL芯片可以通過一個(gè)共享的串行控制線集成在同一個(gè)系統(tǒng)中。這個(gè)方案的優(yōu)點(diǎn)是需要使用的電路芯片數(shù)量大大減少,從而使系統(tǒng)架構(gòu)簡化,降低成本并提高可維護(hù)性。此外,由于只需要一個(gè)控制信道,因此在板子的管腳數(shù)量限制下,可以在不影響系統(tǒng)性能的情況下實(shí)現(xiàn)更多的PLL芯片。

現(xiàn)在來介紹如何實(shí)現(xiàn)多個(gè)PLL芯片復(fù)用一個(gè)串行控制線的詳細(xì)步驟。

1.確定需要復(fù)用的控制信號

首先,需要確定要使用的控制信號。這取決于系統(tǒng)中PLL的數(shù)量以及與其他器件通信所需的信號。需要注意的是,由于需要發(fā)送多個(gè)控制信號,因此可能需要增加一個(gè)信號復(fù)用器或開關(guān)器,以確保信號不會在傳輸途中發(fā)生沖突。

2.確定串行通信協(xié)議

接下來,需要確定串行通信協(xié)議。對于絕大多數(shù)的串行通信協(xié)議,需要設(shè)置起始信號、幀類型、數(shù)據(jù)位數(shù)、校驗(yàn)和及停止信號等參數(shù)。因?yàn)槎鄠€(gè)PLL芯片將共享一個(gè)控制線,所以要確保所有的芯片都適用于這個(gè)通信協(xié)議。在這里,需要確保所需的信號不會與其他芯片或系統(tǒng)總線中的信號相沖突。

3.實(shí)現(xiàn)串行通信線路

為了實(shí)現(xiàn)復(fù)用的串行通信,則需要使用串行信號復(fù)合器來讓多個(gè)PLL芯片與一個(gè)控制線進(jìn)行傳輸。這需要一個(gè)信號復(fù)合器芯片,用于對信號進(jìn)行序列化并將其發(fā)送到控制線上,接收器芯片用于從控制線上接收信號并將其反序列化為多個(gè)信號。串行通信線路還需要一個(gè)時(shí)鐘線來同步控制信號的發(fā)送和接收,并確保每個(gè)芯片都能正確地接收到信號。

4.編寫控制程序

完成串行通信線路后,需要編寫控制程序來實(shí)現(xiàn)多個(gè)PLL芯片的控制。在程序中,需要定義要發(fā)送到PLL芯片的控制信號,確定通信協(xié)議,并確保發(fā)送的控制信號在所有PLL芯片中都被正確地解釋。

總結(jié)

對于需要控制多個(gè)PLL芯片的系統(tǒng),使用復(fù)雜電路并非理想選擇。相反,使用一個(gè)共享的串行控制線并實(shí)現(xiàn)控制信號復(fù)用是一種更好的方案。這個(gè)方案可以降低成本,提高系統(tǒng)的可維護(hù)性和可拓展性。雖然這個(gè)方案需要花費(fèi)額外的精力來設(shè)計(jì)和編寫控制程序,但是它可以最大化系統(tǒng)性能和效率,是一個(gè)值得選擇的方案。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 串行通信
    +關(guān)注

    關(guān)注

    4

    文章

    599

    瀏覽量

    36816
  • PLL電路
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    6973
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    PLL1708雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    引腳和PLL1708的引腳可以通過 串行模式控制引腳。該設(shè)備為客戶提供 通過消除外部 組件并使客戶能夠?qū)崿F(xiàn)非常 高性能音頻所需的低抖動性能 DAC 和/或 ADC。
    的頭像 發(fā)表于 09-22 14:01 ?403次閱讀
    <b class='flag-5'>PLL</b>1708雙<b class='flag-5'>PLL</b>多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    ?PLL1707/PLL1708 雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    引腳和PLL1708的引腳可以通過 串行模式控制引腳。該設(shè)備為客戶提供 通過消除外部 組件并使客戶能夠?qū)崿F(xiàn)非常 高性能音頻所需的低抖動性能 DAC 和/或 ADC。
    的頭像 發(fā)表于 09-22 13:57 ?399次閱讀
    ?<b class='flag-5'>PLL</b>1707/<b class='flag-5'>PLL</b>1708 雙<b class='flag-5'>PLL</b>多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    請問USB串行橋接控制器CY7C6521x的配置可以鎖定嗎?

    是否可以將編程的配置鎖定到英飛凌的每個(gè) CY7C65211/3/4/5/6 USB 串行橋接控制器中,以防止現(xiàn)場配置發(fā)生變化? 或者,英飛凌串行
    發(fā)表于 05-29 07:18

    實(shí)用電氣控制線路圖冊

    的文字說明,以便圖文對照。全文在電氣控制線路圖的繪制中采用最新國家標(biāo)準(zhǔn)規(guī)定的電氣圖形符號及文字符號,并附有新舊符號對照表。 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評論支持一下哦~
    發(fā)表于 05-17 15:40

    LTC3777/9是否能夠?qū)崿F(xiàn)并聯(lián)輸出更大功率?

    LTC3777/9是電流模式的buck 芯片,請問是否能夠?qū)崿F(xiàn)并聯(lián)輸出更大功率,或者增加如LTC6902等多路輸出振蕩器等簡單方案,實(shí)現(xiàn)并聯(lián)
    發(fā)表于 04-18 06:24

    DLPC900EVM是否可以更換HDMI橋,使得控制板小型化?

    我正在參照雙DLPC900的EVM,重新設(shè)計(jì)一個(gè)驅(qū)動板。我發(fā)現(xiàn)DLPC900的I2C信號連接著HDMI橋(IT6535)和存儲EDID的EEPROM。我想請問一下,我是否可以更換HDMI橋
    發(fā)表于 02-17 07:28

    adc08d1020的控制線接入xilinx V5電平為3.3V的IO BANK,沒有辦法換FPGA的IO電平,怎么解決?

    adc08d1020的所有控制線(1.9V電平)接入xilinxV5芯片 電平為3.3V的IOBANK,現(xiàn)板子已做好,沒有辦法換FPGA的IO電平。 控制線有三種: 1)可以直接接高電
    發(fā)表于 01-22 08:20

    采用8個(gè)ADS1259同時(shí)掛在SPI總線上然后至LPC1788,每個(gè)ADS1259的控制線如何接到LPC1788?

    如題,若我采用8個(gè)ADS1259同時(shí)掛在SPI總線上然后至LPC1788,那么每個(gè)ADS1259的控制線(ADRST/RESET/DRDY/CS)應(yīng)當(dāng)如何接到LPC1788?求大神解答。
    發(fā)表于 01-02 06:01

    tlv5618的地引腳接模擬地時(shí),三根數(shù)字控制線怎么接到tlv5618?

    請問tlv5618的地引腳接模擬地時(shí),三根數(shù)字控制線接到tlv5618時(shí)是不是要拿隔離芯片去將數(shù)字控制信號轉(zhuǎn)換到模擬信號平面上再去控制,或者是三根
    發(fā)表于 12-30 08:14

    ADS1675通道采集時(shí),怎么隔離?

    想問一下,目前5個(gè)采集通道,用了5ADS1675,不想各自干擾,數(shù)據(jù)和時(shí)鐘是差分的,這些控制線還有數(shù)據(jù)都要隔離嗎?如果做隔離,選擇什么芯片
    發(fā)表于 12-24 08:04

    使用TLV2543做AD采集時(shí),EOC管腳是否能夠共用?

    使用TLV2543做AD采集時(shí),SPI接口采用共用,EOC管腳是否能夠共用,芯片內(nèi)部的EOC管腳是推挽輸出還是OC或者OD輸出?我現(xiàn)在的設(shè)計(jì)是3
    發(fā)表于 12-18 07:24

    AFE5818的輸入ADC時(shí)鐘為同步時(shí)鐘,不同的芯片上LVDS串行數(shù)據(jù)時(shí)鐘和幀時(shí)鐘是否是同步的?

    AFE5818的輸入ADC時(shí)鐘為同步時(shí)鐘,不同的芯片上LVDS串行數(shù)據(jù)時(shí)鐘(DCLKP、DCLKM)和幀時(shí)鐘(FCLKP、FCLKM)是否
    發(fā)表于 11-18 07:29

    求助,關(guān)于LMX2572LP片時(shí)芯片同步的疑問求解

    手冊中關(guān)于同步的描述:在OSCin的上升沿捕獲sync的上升沿,經(jīng)過t1,兩pll的輸出同步上,t2為輸出與參考時(shí)鐘的確定性的延遲 時(shí)序要求:tcs_min=2.5ns,tch_min=2ns
    發(fā)表于 11-08 09:04

    深視課堂丨SD-C系列激光位移傳感器控制線纜的安全防護(hù)小技巧

    基于擁有豐富通訊方式的特性,深視智能SD-C系列微型激光位移傳感器提供6根不同功能的控制線纜,可支持多種輸出方式。在實(shí)際運(yùn)用中,用戶可以根據(jù)自身需求將其靈活連接到各種控制系統(tǒng)和邏輯電路。除了常用
    的頭像 發(fā)表于 11-05 08:06 ?827次閱讀
    深視課堂丨SD-C系列激光位移傳感器<b class='flag-5'>控制線</b>纜的安全防護(hù)小技巧

    用兩TLV320AIC14K對接,其中一做Master,另外一做Slave,中間不加任何控制單元,是否可以實(shí)現(xiàn)語音傳輸?

    各位大神,請問我想用兩TLV320AIC14K對接,其中一做Master,另外一做Slave,中間不加任何控制單元,請問是否
    發(fā)表于 10-31 08:00