chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

聊聊芯片設(shè)計有哪些活要做?

芯司機 ? 來源:芯司機 ? 2023-11-25 15:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片設(shè)計這個行當(dāng),從大的方面講,主要分模擬和數(shù)字兩大塊,而每大塊又分前端和后端,我想大部分同學(xué)對這個肯定是非常清楚的,下面就數(shù)字電路聊聊芯片設(shè)計的一些事情,就是芯片設(shè)計有哪些活要做,這并不是全面完整的系統(tǒng)介紹,只是個人的了解和總結(jié), 希望拋磚引玉,也許不全面,不正確,歡迎大家指正和補充。

說到數(shù)字芯片,不能不說FPGA,這種是可編程的數(shù)字電路,用法原理也不說了,數(shù)字電路設(shè)計的目標(biāo)就是把這些功能做成我們自己專用的ASIC/SoC,這樣無論面積、成本或者安全性等都能有保證。

從流程上講,數(shù)字芯片設(shè)計的大致步驟就是系統(tǒng)與功能定義、RTL實現(xiàn)驗證、 綜合及可測試性設(shè)計、ATPG仿真、時序分析到自動布局布線(APR),直至交付fab的GDS網(wǎng)表。

這個流程是可以反復(fù)迭代的,對于不同類型芯片,如純數(shù)ASIC或混合電路(mix-signal)及系統(tǒng)級芯片(SoC),每一步的方法和具體實施流程上可能又有所差異。下面就這些基本流程分步談一些主要問題。

系統(tǒng)設(shè)計主要涉及到功能定義及架構(gòu)設(shè)計、總線架構(gòu)的配置、模塊設(shè)計、數(shù)據(jù)流的分配、時鐘的設(shè)計等問題??偩€包括模塊之間,模塊與MCU核之間,外部主機和芯片之間通信,或者測試需要等等一系列因素。時鐘涉及到數(shù)據(jù)流的規(guī)劃、通信接口或內(nèi)部MCU的時鐘約定、工藝條件、功耗等因素。模塊需要明確接口和定義。

在系統(tǒng)級設(shè)計上, 特別是很多數(shù)?;旌想娐分谢?qū)挠刑貏e要求的電路中,還要有電壓域的設(shè)計,不同模塊之間,功能模塊和接口之間可能都需要根據(jù)工藝條件、功耗要求設(shè)置不同的電壓。

無論是時鐘,還是電壓,都可以通過控制開關(guān)來實現(xiàn)功耗的要求,時鐘實現(xiàn)比較簡單,在大部分電路中都可以實現(xiàn)這種時鐘控制。電壓控制一般是實現(xiàn)在集成有電源管理芯片的較大規(guī)模芯片上,但未來趨勢是即使沒有電源管理芯片,電壓的gating也需要納入考慮范圍。

SoC系統(tǒng)設(shè)計上,一個重要的環(huán)節(jié)是MCU 內(nèi)核的選型,現(xiàn)在常用的內(nèi)核一般是ARM、較老的ARM7、ARM9等系列,較新的是三大系列Cortex -A 、R、M,具體的用途不做詳細描述,選定好后,根據(jù)需要進行設(shè)置,一般做硬件的人不需要對它的指令集了解太多,但是需要了解它的總線接口、數(shù)據(jù)總線、指令總線, 以及存儲系統(tǒng)的設(shè)計,一般需要安排ROM、 RAM分別作為指令和數(shù)據(jù)存儲器,由于ROM是不可更改的,一般也需要加入flash作為補丁程序?qū)懭氲?,也可能需要外部存儲器或?a href="http://www.brongaenegriffin.com/tags/dma/" target="_blank">DMA控制器來增加外部存儲空間。地址的分配是按照功能需要來進行的,現(xiàn)在有很多工具如synopsys的DesignKits可以產(chǎn)生外部總線代碼及進行地址分配。

第一步完成系統(tǒng)和功能定義后,要實施的就是RTL, RTL是專門描述硬件電路的工具語言,有Verilog和VHDL。RTL的特點就是硬件上的同時觸發(fā)性,不同于軟件的按順序執(zhí)行,電路由時序邏輯和組合邏輯組成。時序邏輯在物理構(gòu)成上就是一些寄存器,這些寄存器受時鐘控制,寄存器代表了電路中的數(shù)據(jù)或控制信號,這些信號受時鐘的驅(qū)動流動。組合邏輯是不受時鐘控制的電路塊,組合邏輯顧名思義通過一些信號的組合直接生成一些邏輯結(jié)果。

RTL設(shè)計中,一大問題是異步設(shè)計問題,異步數(shù)據(jù)的處理根據(jù)不同情況有很多方式,最簡單的對異步的電平信號,可以直接在新的時鐘域中加2級寄存器來隔離,避免不定態(tài)的發(fā)生。對于總線的處理或者脈沖的處理,則需要同步模塊。同步模快一般是指需要握手信號,就是前一級時鐘告訴采樣的時鐘——信號ok了,采樣的第二個時鐘再去采樣,采好后再告訴前一級時鐘,我搞定了~那樣前一級時鐘就可以換數(shù)據(jù)或做其他處理。

有一種情況就是前一級時鐘太快,造成第二級來不及傳遞信號,則需要加入FIFO作為隔離,就是讓那些數(shù)據(jù)先放好,我在慢慢來取。這個FIFO的設(shè)計涉及到讀寫地址的判斷,寫滿或讀空都需要作相應(yīng)處理,讀寫地址之間的判斷只能在其中一個時鐘域中進行,這本身又涉及異步信號的處理問題。一般用格雷瑪解決,或者有些地方直接可以判斷地址高位, 這些方法的目的就是不能讓地址在比較的時候不穩(wěn)定。

RTL設(shè)計中,時鐘本身的設(shè)計問題也要注意,我們在一個芯片中,盡量把時鐘產(chǎn)生電路放在一塊,主要是從綜合DFT的角度去考慮的,讓這些時鐘統(tǒng)一管理和約束。時鐘的分頻、切換也要專門處理,否則容易產(chǎn)生毛刺等事情。

RTL設(shè)計中還有很多需要注意的問題,比如可綜合性,還有要考慮到電路的面積,以及響應(yīng)速度等等,這些問題是RTL coding的基礎(chǔ)問題。代碼寫完后,需要進行的是驗證工作,下面談?wù)勥@方面的事情:

芯片驗證一般有這幾個層面,一個是RTL級或者Netlist( pre or post PR with SDF ),這個也是一般意義上的芯片驗證工作, 一個是FPGA級的,也是RTL,只不過download到FPGA中,借助硬件環(huán)境,也可以直接做應(yīng)用實驗。

芯片驗證的工作量在芯片設(shè)計中占據(jù)了大部分的時間和精力,無論是哪種驗證,都需要搭建測試平臺(testbench),驗證平臺從軟件結(jié)構(gòu)上模擬芯片的工作環(huán)境。既有清晰的連線結(jié)構(gòu),也有完成這些測試所需要的非結(jié)構(gòu)性的函數(shù)或任務(wù)包。測試平臺中的被測試芯片是RTL級的,測試向量或者說施加的激勵可以是 verilog/VHDL,HDL語言本身就具有比較完善的行為級描述功能,也可以滿足絕大部分測試平臺的搭建和測試激勵的產(chǎn)生,當(dāng)然我們面對更復(fù)雜的設(shè)計,或追求更高效率,也可以使用其它被編譯器兼容的語言, 如C/C++、SC、SV等等。

很顯然,測試激勵是有時間概念的,是按順序進入和流出芯片的,使用的這些非電路描述語言和功能和軟件幾乎是沒有區(qū)別的,所以驗證中也越來越多地使用軟件的一 些技術(shù), 如面向?qū)ο蟮木幊碳夹g(shù)、SystemVerilog、 Specman E等。

無論傳統(tǒng)的驗證還是最新的驗證方法學(xué),都需要追求驗證的收斂性,即驗證完全是自動化的檢測,除非debug, 我們無需通過波形判斷測試通過與否。

驗證系統(tǒng)中,使用的一般是存儲器的模型加上文本格式的代碼文件, 一般實現(xiàn)是直接通過系統(tǒng)讀入指令把文件讀入到存儲器模型中。(有些仿真工具可以直接通過選項導(dǎo)入,類似SDF文件,如工具nscim)。

仿真器可以直接寫出指令執(zhí)行的log,以用于debug,不過現(xiàn)在有更先進的方式用于復(fù)雜SoC驗證, 如Codelink工具,能夠在原仿真器的基礎(chǔ)上,建立起MCU和HDL電路已經(jīng)軟件的關(guān)系,通過展示波形和固件(firmware)源碼的鏈接進行更方便的debug。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5584

    瀏覽量

    128972
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1123

    瀏覽量

    56410
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    393

    瀏覽量

    62366
  • SoC系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    11140
  • 電源管理芯片
    +關(guān)注

    關(guān)注

    21

    文章

    828

    瀏覽量

    55098

原文標(biāo)題:芯片設(shè)計有哪些活要做?

文章出處:【微信號:芯司機,微信公眾號:芯司機】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    請問一般芯源的芯片開機之前需要做LVD檢測嗎?

    一般芯源的芯片開機之前需要做LVD檢測嗎?
    發(fā)表于 11-26 08:05

    哪些產(chǎn)品要做MIC認證呢?

    (需要做TELEC認證)只要產(chǎn)品能發(fā)送或接收無線信號(Wi-Fi、藍牙、RF等),就必須經(jīng)過無線電法(RadioLaw)認證,由MIC授權(quán)機構(gòu)(如TELEC)發(fā)證。常
    的頭像 發(fā)表于 10-30 16:49 ?457次閱讀
    哪些產(chǎn)品<b class='flag-5'>要做</b>MIC認證呢?

    充電電池都要做3c認證嗎?

    “充電電池是否都要做3C認證”,要根據(jù)電池類型、用途以及是否列入國家強制性認證目錄來判斷。并不是所有的充電電池都需要做3C認證,但多數(shù)用于消費類電子產(chǎn)品、可充電設(shè)備的鋰離子電池是需要的。一、需要做
    的頭像 發(fā)表于 10-21 17:28 ?752次閱讀
    充電電池都<b class='flag-5'>要做</b>3c認證嗎?

    揭秘雙網(wǎng)關(guān)的工作原理

    想象一下,你正在享受一場在線游戲的激烈對決,網(wǎng)絡(luò)突然斷了,是不是很讓人抓狂?在數(shù)據(jù)中心的世界里,這樣的情況同樣令人頭疼。為了防止這種情況發(fā)生,我們引入了一位“超級英雄”——雙網(wǎng)關(guān)。它就像一個可靠的哨兵,時刻守護著網(wǎng)絡(luò)連接。今天,我們將一起揭秘雙網(wǎng)關(guān)是如何守護網(wǎng)絡(luò)連接、
    的頭像 發(fā)表于 09-24 10:24 ?473次閱讀
    揭秘雙<b class='flag-5'>活</b>網(wǎng)關(guān)的工作原理

    聊聊FPGA中的TDC原理

    今天我們不談高大上的物理學(xué),只聊聊如何在 FPGA 中,用一串加法器和 D 觸發(fā)器,“數(shù)清楚時間”——這就是時間數(shù)字轉(zhuǎn)換器(TDC)的魅力。
    的頭像 發(fā)表于 09-02 15:15 ?846次閱讀
    <b class='flag-5'>聊聊</b>FPGA中的TDC原理

    為什么要做晶振匹配測試?

    crystaloscillator為什么要做晶振匹配測試?了解振蕩電路的其他元件為什么要做晶振匹配測試?因為要驗證測試晶振是否超出頻率偏差,晶振在實際工作中的輸出頻率偏差太大,可能超出時鐘芯片對其
    的頭像 發(fā)表于 08-12 18:23 ?444次閱讀
    為什么<b class='flag-5'>要做</b>晶振匹配測試?

    聊聊倒裝芯片凸點(Bump)制作的發(fā)展史

    凸點(Bump)是倒裝芯片的“神經(jīng)末梢”,其從金凸點到Cu-Cu鍵合的演變,推動了芯片從平面互連向3D集成的跨越。未來,隨著間距縮小至亞微米級、材料與工藝的深度創(chuàng)新,凸點將成為支撐異構(gòu)集成、高帶寬芯片的核心技術(shù),在AI、5G、汽
    的頭像 發(fā)表于 08-12 09:17 ?2973次閱讀
    <b class='flag-5'>聊聊</b>倒裝<b class='flag-5'>芯片</b>凸點(Bump)制作的發(fā)展史

    打印機出口要做哪些認證

    打印機出口要做哪些認證?——按出口地區(qū)全面解析(含歐盟、美國、東南亞)一、歐盟市場(如德國、法國)CE認證(強制)適用指令:LVD指令:電氣安全(EN62368-1標(biāo)準)EMC指令:電磁兼容
    的頭像 發(fā)表于 07-25 17:43 ?917次閱讀
    打印機出口<b class='flag-5'>要做</b>哪些認證

    哪些產(chǎn)品要做EN 18031

    起,以下類型的產(chǎn)品如果具備無線通信功能且涉及數(shù)據(jù)傳輸、用戶交互或遠程控制功能,將需要符合EN18031標(biāo)準。以下類型產(chǎn)品需要做EN18031(重點品類)具有無線通
    的頭像 發(fā)表于 07-14 16:37 ?507次閱讀
    哪些產(chǎn)品<b class='flag-5'>要做</b>EN 18031

    尋開發(fā)伙伴 一起搞細胞電阻儀,有興趣的朋友來聊聊!

    尋開發(fā)伙伴 一起搞細胞電阻儀,有興趣的朋友來聊聊!
    發(fā)表于 07-10 15:51

    cyw wifi低功耗保如何應(yīng)用?

    1、目前cyw43012的低功耗保是如何應(yīng)用的如果主控不是psoc,是君正或者rk之類的arm平臺可以做遠程喚醒嗎。 2、cyw43012可以開放43012 rtos的部分開發(fā)嗎,如下虛擬網(wǎng)卡或者sdio裸數(shù)據(jù)傳輸?shù)膽?yīng)用是否支持。
    發(fā)表于 07-09 08:30

    半導(dǎo)體芯片要做哪些測試

    首先我們需要了解芯片制造環(huán)節(jié)做?款芯片最基本的環(huán)節(jié)是設(shè)計->流片->封裝->測試,芯片成本構(gòu)成?般為人力成本20%,流片40%,封裝35%,測試5%(對于先進工藝,流片成本可能超過
    的頭像 發(fā)表于 05-09 10:02 ?2012次閱讀
    半導(dǎo)體<b class='flag-5'>芯片</b>需<b class='flag-5'>要做</b>哪些測試

    芯片為什么要做低功耗設(shè)計?

    芯片低功耗設(shè)計已成為芯片領(lǐng)域核心競爭指標(biāo),從底層工藝到系統(tǒng)架構(gòu)的全鏈路優(yōu)化,正推動電子設(shè)備向高效、智能、可持續(xù)方向演進?。 一、?設(shè)計必要性? 物理限制突破?: 隨著CMOS工藝制程微縮,晶體管密度
    的頭像 發(fā)表于 04-22 15:36 ?1028次閱讀

    ADS1204剩余未使用的通道,輸入引腳需要做處理么?

    一直在用ADS1204這款A(yù)D,它是4通道,現(xiàn)在只用了3個通道,請問TI專家,剩余未使用的通道,輸入引腳需要做處理么,對于TI的其他ADC芯片,未使用的通道引腳一般如何處理。謝謝
    發(fā)表于 01-14 07:38

    電機控制使用AMC1200或AMC1306等芯片,在線上采樣電流時是否還需要做PWM的觸發(fā)同步?

    電機控制使用AMC1200或AMC1306等芯片,在線上采樣電流時是否還需要做PWM的觸發(fā)同步? 在線上采樣電流,電流應(yīng)該是連續(xù)的,是否能一直讀取電流信號而忽略PWM的開關(guān)時刻。 如果這么做,是否有必要擔(dān)心大功率的開關(guān)噪聲會影響電流采樣
    發(fā)表于 12-10 08:12