增加3D(三維)NAND閃存密度的方法正在發(fā)生變化。這是因?yàn)橹С謧鹘y(tǒng)高密度技術(shù)的基本技術(shù)預(yù)計(jì)將在不久的將來(lái)達(dá)到其極限。2025 年至 2030 年間,新的基礎(chǔ)技術(shù)的引入和轉(zhuǎn)化很可能會(huì)變得更加普遍。
自2013年3D NAND閃存開(kāi)始商業(yè)化生產(chǎn)以來(lái),存儲(chǔ)密度以每年1.41倍左右的速度持續(xù)提升。從國(guó)際會(huì)議 ISSCC 上展示的原型硅芯片來(lái)看,2014 年存儲(chǔ)密度為每平方毫米 0.93 Gbit,但 2024 年將達(dá)到每平方毫米 28.5 Gbit。簡(jiǎn)單對(duì)比一下,10年間存儲(chǔ)密度增加了30.6倍。
提高3D NAND閃存存儲(chǔ)密度的四項(xiàng)基本技術(shù)
迄今為止,3D NAND閃存的存儲(chǔ)密度主要通過(guò)采用四種基本技術(shù)(方法)來(lái)提高。它們是“高層建筑”、“多值轉(zhuǎn)換”、“布局改變(存儲(chǔ)單元陣列和CMOS外圍電路的單片堆疊)”和“小型化(縮短橫向尺寸)” 。
2013年宣布開(kāi)發(fā)和商業(yè)化時(shí),3D NAND的層數(shù)為24層,從今天的角度來(lái)看,這似乎很小。盡管如此,當(dāng)時(shí)的制造極其困難,業(yè)內(nèi)人士傳言,第二年決定開(kāi)始商業(yè)化生產(chǎn)的三星電子的制造良率還不到一半。
之后,堆棧的數(shù)量迅速增加。四年后,即 2017 年,這個(gè)數(shù)字翻了兩番,達(dá)到 96 個(gè)。八年后,即2022年,達(dá)到了238層,大約增加了10倍,而次年,即2023年,則突破了300層。
由于增強(qiáng)型多級(jí)存儲(chǔ)器,存儲(chǔ)器密度是平面 NAND 的 1.5 至 2 倍
簡(jiǎn)單對(duì)比一下,“高層”對(duì)存儲(chǔ)密度的貢獻(xiàn)“10年大約是10倍”。然而,正如已經(jīng)提到的,實(shí)際上,這個(gè)數(shù)字在10年內(nèi)增加了大約30倍。其余三倍的提升都是通過(guò)其他基礎(chǔ)技術(shù)實(shí)現(xiàn)的。
一個(gè)代表性的例子是“多值”。平面(2D)NAND閃存中開(kāi)始引入的多級(jí)存儲(chǔ)一直以2位/單元(MLC)方法為主,而3位/單元(TLC)方法仍然處于邊緣地位。除了3D NAND閃存的第一個(gè)原型是MLC之外,TLC從一開(kāi)始就成為主流。與平面NAND閃存相比,存儲(chǔ)密度提高了1.5倍。
3D NAND閃存進(jìn)一步發(fā)展了多級(jí)存儲(chǔ)技術(shù),并將4bit/cell(QLC)方法投入實(shí)際應(yīng)用。這相當(dāng)于平面 NAND 閃存 (MLC) 存儲(chǔ)密度的兩倍,是現(xiàn)有 3D NAND 閃存 (TLC) 存儲(chǔ)密度的 1.33 倍。
改變布局的巨大威力
我們能夠確認(rèn),通過(guò)“高層建筑”和“多值(強(qiáng)化)”,存儲(chǔ)密度將增加10倍×2倍(最大)或20倍。當(dāng)您達(dá)到“30 倍”時(shí),剩下的就是“1.5 倍”。這就是第三個(gè)基本技術(shù)“布局改變(存儲(chǔ)單元陣列和 CMOS 外圍電路的單片堆疊)”發(fā)揮作用的地方。
這個(gè)想法很簡(jiǎn)單:在布局更改之前,存儲(chǔ)單元陣列和 CMOS 外圍電路并排布局在硅芯片上。存儲(chǔ)單元陣列的底部有一塊硅基板,但里面沒(méi)有內(nèi)置任何電路。可以說(shuō),這里已經(jīng)變成了一塊“空地”。
通過(guò)在該空余空間中形成CMOS外圍電路,將減少硅面積。當(dāng)然,可以通過(guò)僅在存儲(chǔ)單元陣列下方形成一些而非全部CMOS外圍電路來(lái)增加存儲(chǔ)密度。換句話說(shuō),存儲(chǔ)密度的提高速度是由布局決定的。
例如,東芝存儲(chǔ)器(現(xiàn)Kioxia)與西部數(shù)據(jù)(以下簡(jiǎn)稱WD)聯(lián)合開(kāi)發(fā)團(tuán)隊(duì)在2019年國(guó)際會(huì)議ISSCC上公布的3D NAND閃存,其存儲(chǔ)單元陣列具有兩個(gè)平面(劃分?jǐn)?shù))除了將平面數(shù)量從1個(gè)增加到4個(gè)之外,大部分CMOS外圍電路都形成在存儲(chǔ)單元陣列正下方的硅襯底上。
注意,增加平面分割的數(shù)量的目的是為了提高操作速度或者緩解操作速度的下降。
增加平面劃分的數(shù)量會(huì)增加行(ROW)解碼器和列(COLUMN)解碼器的數(shù)量并增加硅面積。東芝內(nèi)存-WD聯(lián)盟表示,從2個(gè)平面改為4個(gè)平面將使硅芯片面積增加15%。
如果將CMOS外圍電路直接布置在存儲(chǔ)單元陣列下方,則硅芯片面積的增加可以保持在僅1%。簡(jiǎn)單計(jì)算一下,存儲(chǔ)密度提升了12%左右。
使用傳統(tǒng)技術(shù)的高密度限制
隨著存儲(chǔ)密度的增加,這些傳統(tǒng)技術(shù)在技術(shù)上變得更加困難。開(kāi)發(fā)下一代 3D NAND 閃存就像攀登永無(wú)止境的斜坡,隨著進(jìn)步,斜率也會(huì)越來(lái)越大。
各大NAND Flash公司自開(kāi)發(fā)以來(lái),經(jīng)過(guò)反復(fù)的換代,目前的世代已經(jīng)達(dá)到了第6代至第8代。斜坡已經(jīng)變得相當(dāng)陡峭,公司正在認(rèn)真尋找替代路線(基本技術(shù))。
讓我們簡(jiǎn)要討論一下每項(xiàng)基本技術(shù)的問(wèn)題。
第一步是“高層建筑”。由于字線提取區(qū)域的擴(kuò)大而導(dǎo)致效率降低,由于層數(shù)增加(垂直劃分存儲(chǔ)單元陣列的單元,也稱為甲板或插頭)而導(dǎo)致對(duì)準(zhǔn)難度增加,工藝步驟數(shù)量增加以及字線變細(xì)。其中包括字線電阻的增加(一種緩解高層結(jié)構(gòu)導(dǎo)致的存儲(chǔ)器通孔深寬比增加的方法)、上下相鄰單元之間的電干擾增加以及字線數(shù)量的減少。每個(gè)單元的電荷(電子)。
接下來(lái)我們來(lái)說(shuō)說(shuō)“多層次”的局限性。多級(jí)存儲(chǔ)技術(shù)有一個(gè)固有的弱點(diǎn),即隨著位數(shù)的增加,效率下降,技術(shù)難度迅速增加。
從 1 位/單元 (SLC) 到 2 位/單元 (MLC) 的轉(zhuǎn)變?cè)瓌t上使存儲(chǔ)密度加倍。在隨后從 MLC 到 3 位/單元 (TLC) 的轉(zhuǎn)變中,存儲(chǔ)密度的增長(zhǎng)率大幅降低至 1.5 倍。從TLC到4bit/cell(QLC)的過(guò)渡中,存儲(chǔ)密度的增加率更低,為1.33倍。
另一方面,閾值電壓階躍的數(shù)量每 1 位加倍。TLC 有 8 個(gè)步驟(7 個(gè)步驟,不包括擦除),QLC 有 16 個(gè)步驟(15 個(gè)步驟,不包括擦除)。如果寫(xiě)入(編程)電壓范圍相同,則增加 1 位將使閾值電壓裕度減少一半。盡管QLC已經(jīng)商業(yè)化生產(chǎn),但PLC的實(shí)際應(yīng)用仍不清楚。
接下來(lái)是“布局變更(存儲(chǔ)單元陣列和CMOS外圍電路的單片堆疊)”。這種方法有兩個(gè)主要缺點(diǎn)。一是一旦在一代引入,即使在下一代引入,效果也保持不變。其次,由于存儲(chǔ)單元陣列是在形成CMOS外圍電路之后制造的,所以在存儲(chǔ)單元陣列工藝期間施加的熱處理降低了CMOS外圍電路的性能。換句話說(shuō),存在運(yùn)行速度降低的風(fēng)險(xiǎn)。
CMOS外圍電路的性能下降和存儲(chǔ)單元陣列的熱處理溫度之間存在折衷關(guān)系。外圍電路和單元陣列的性能很難同時(shí)優(yōu)化。此外,更高結(jié)構(gòu)的進(jìn)步可能會(huì)進(jìn)一步惡化由于存儲(chǔ)單元陣列的熱處理而導(dǎo)致的外圍電路的性能惡化。
最后一步是小型化。當(dāng)垂直溝道(存儲(chǔ)器通孔)做得更薄時(shí),溝道電阻會(huì)增加。這導(dǎo)致單元晶體管的性能下降。垂直通道的直徑只能減小到一定程度。
突破高密度極限的基礎(chǔ)技術(shù)候選組
解決上述限制和問(wèn)題的基本技術(shù)已經(jīng)被提出,并且研究和開(kāi)發(fā)正在進(jìn)行中。下面我們來(lái)介紹其中的一些。
將“超越高層建筑極限”的候選基礎(chǔ)技術(shù)包括將字線金屬?gòu)哪壳暗逆u(W)改為電阻率較低的金屬(緩解字線電阻的增加),以及垂直溝道材料。由現(xiàn)在的多晶硅改為單晶硅(緩解溝道電阻的增加),將電荷俘獲柵極絕緣膜由現(xiàn)在的氮氧化物膜改為鐵電膜(不依賴于電子數(shù)量的介電膜) ). 除了目前存儲(chǔ)單元陣列各層(甲板、插頭)之間的單片連接外,還將引入混合(晶圓鍵合)(緩解工藝難度的增加)。
將“超越多值技術(shù)極限”的基本技術(shù)候選包括將單元晶體管的存儲(chǔ)方法從當(dāng)前的電荷陷阱技術(shù)改為浮動(dòng)?xùn)艠O技術(shù)(緩解閾值電壓裕度降低)(增加將5-位/單元(PLC)系統(tǒng)投入實(shí)用)。
混合堆疊是一種候選基本技術(shù),“超越了布局變化的限制(存儲(chǔ)單元陣列和CMOS外圍電路的單片堆疊)”。存儲(chǔ)單元陣列和CMOS外圍電路形成在不同的晶片上,并且將晶片接合在一起。這樣做的優(yōu)點(diǎn)是可以優(yōu)化存儲(chǔ)單元陣列和CMOS外圍電路工藝。隨著每個(gè)輸入/輸出引腳的傳輸速率超過(guò) 5 GT/s,引入混合堆疊的可能性就會(huì)增加。
擁有替代技術(shù)的候選者非常重要,即使它們不完整,以防當(dāng)前技術(shù)達(dá)到其極限。3D NAND閃存的高密度尚未達(dá)到極限。通過(guò)改進(jìn)新的基本技術(shù),甚至可以達(dá)到 1,000 層。這完全取決于你能在多大程度上投入你的資源。
審核編輯:湯梓紅
-
芯片
+關(guān)注
關(guān)注
460文章
52520瀏覽量
441031 -
閃存
+關(guān)注
關(guān)注
16文章
1845瀏覽量
115992 -
NAND
+關(guān)注
關(guān)注
16文章
1722瀏覽量
138155 -
3D
+關(guān)注
關(guān)注
9文章
2959瀏覽量
110778 -
存儲(chǔ)器
+關(guān)注
關(guān)注
38文章
7653瀏覽量
167423
原文標(biāo)題:3D NAND,如何發(fā)展?
文章出處:【微信號(hào):芯長(zhǎng)征科技,微信公眾號(hào):芯長(zhǎng)征科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
3D NAND開(kāi)發(fā)競(jìng)爭(zhēng)加劇 “5bit/cell”技術(shù)也出現(xiàn)了
慧榮科技宣布全系列主控芯片全面支持長(zhǎng)江存儲(chǔ)Xtacking 3D NAND
在3D NAND新產(chǎn)品技術(shù)進(jìn)入市場(chǎng)之際加快發(fā)展步伐
中國(guó)首批32層3D NAND閃存芯片即將量產(chǎn)
長(zhǎng)江存儲(chǔ)發(fā)布突破性技術(shù),將大大提升3D NAND的性能
半導(dǎo)體行業(yè)3D NAND Flash
四家存儲(chǔ)器制造商的最新一代3D NAND閃存的技術(shù)和成本分析
長(zhǎng)江存儲(chǔ)推出了全球首款基于Xtacking架構(gòu)的64層3D NAND閃存
慧榮科技宣布全系列主控芯片全面支持長(zhǎng)江存儲(chǔ)Xtacking 3D NAND
長(zhǎng)江存儲(chǔ)將提高NAND閃存芯片的出貨量
美光發(fā)布176層3D NAND閃存
未來(lái)的3D NAND將如何發(fā)展?如何正確判斷一款3D NAND的總體效率?
不要過(guò)于關(guān)注3D NAND閃存層數(shù)
什么是3D NAND閃存?
典型3D NAND閃存結(jié)構(gòu)技術(shù)分析

評(píng)論