(1)ERROR:Interface Designer constraint generation was not successfull,will not proceed to efx_pnr...
原因:(1)有些客戶使用Win7版本,目前Efinity對(duì)Win7的支持不好。建議升級(jí)成win10。
(2)殺毒軟件刪除了文件,實(shí)際interface生成約束是沒有問題的,客戶pnr的時(shí)候就報(bào)錯(cuò),需要重新安裝軟件。
(3)電腦存在加密系統(tǒng) 。造成的現(xiàn)象是新建工程時(shí)interface可以打開,但是生成xxx.peri.xml文件之后再次打開就會(huì)報(bào)錯(cuò)。
(2)Interface打不開。
現(xiàn)象:(1)打開interface的時(shí)候指示:Efinity Interface Designer finished. Exit code = 1 Exit status : NormalInterface design file exists, check and migrate done
編譯過程可能報(bào)以下錯(cuò)誤:
ERROR: Interface Designer constraint generation was not successful, will not processpnr..
(4)repeated,non-bussed pin found in verilog template generation:clk_27m
說明:在GPIO處定義了一個(gè)clk_27m,在pll的輸出上又定義了一個(gè)clk_27m,兩個(gè)信號(hào)名沖突。
(5)ERROR: Interface Designer constraint generation was not successful, will not processpnr..
原因:1)一般是軟件有360或者別的殺毒軟件的相關(guān)文件刪除了,需要找回文件或者重新安裝軟件。
2)客戶使用Win7版本,目前Efinity對(duì)Win7的支持不好。建議升級(jí)成win10。
(6)cannot connect to more than 4 different clocks per region on left and right
原因是在pinout文件中對(duì)應(yīng)的Clock Region中,不能超過4個(gè)時(shí)鐘去驅(qū)動(dòng)。
-
也就是GPIOR_PN_42,41,40三組差分對(duì),不能由兩組LVDS來驅(qū)動(dòng),因?yàn)槊拷MLVDS時(shí)鐘有l(wèi)vds_fast_clk和lvds_slow_clk兩個(gè),兩組就會(huì)有4個(gè)時(shí)鐘在Region clock R13區(qū)域。
-
結(jié)論就是把LVDS差分對(duì)放在同一個(gè)Clock Region.
(7)Resource name is empty
解決方案:Resource是指管腳,這里是指沒有分配管腳。
(8)用新版本軟件打開老版本工程時(shí)interface Desinger打不開
發(fā)給客戶的peri.xml,客戶打不開有問題,叫他們文本打開peri看看,有些客戶沒有動(dòng)peri文件,但是內(nèi)容卻改了
(9) Valid characters are alphanumeric haracters with dash and underscore only
原因:在LVDS添加Block時(shí)不能添加bus,所以在Input Pin/Bus Name中命名上不能像總線一樣添加[*]
(10)interface Designer打不開定位思路。
原因:查一下下面幾點(diǎn):
1. 系統(tǒng)環(huán)境路徑設(shè)置
2. python是否在firewall 允許的程序列表里
3. microsoft visual c++2015有安裝嗎?
這個(gè)有一個(gè)安裝包,在打不開的時(shí)候可以安裝
4. java 8有安裝嗎?
(11)燒寫文件無法生成Using source file "D:/customer_Prj/googol/phy_jtag_bridge/work_pnr/spi_flash_loader.lbf"Missing Interface Designer LPF constraint file, no programming file will be generated.Open Interface Designer to createa project.原因:如果在interface Desinger中沒有添加接口是不會(huì)生成bit文件的。
(12)These HSIOGPlOmust be placed at least 1 pair away from Mipl lane csi_rxc in order to avoid noise coupling from GPIOto MIPILane: GPIOR_ N_09,GPIOR_P 09
這個(gè)是一告警信息,意思是說差分信號(hào)要和單端信號(hào)之間隔開一組差分對(duì)。比如上面的警告,說的是GPIOR_PN_09這個(gè)差分對(duì)和要單端信號(hào)之間隔開一組差分對(duì),也就是GPIOR_PN_08或者GPIOR_PN_10要空著不能接信號(hào)。當(dāng)然如果放一些很低速的信號(hào)也是可以的比如復(fù)位信號(hào),上電之后一般不再翻轉(zhuǎn),或者UART這樣速率比較低的信號(hào)。
(13)The recommended phase shit step for the Calibration Clock is 45 degrees, Curent: 15.0000 degrees.
在使用hyperram時(shí),對(duì)fpll的頻率是有要求的。請具體參考以下格式對(duì)PLL的VCO頻率和POST-divider參數(shù)進(jìn)行設(shè)置。更詳細(xì)的說明可以參考hyperram的datasheet或者本公眾號(hào)關(guān)于hyperram的介紹。
-
Interface
+關(guān)注
關(guān)注
0文章
103瀏覽量
39094
發(fā)布評(píng)論請先 登錄
RDMA over RoCE V2設(shè)計(jì)1:為什么要設(shè)計(jì)它?

Efinity debuger常見問題總結(jié)-v4

在V2板子上部署豆包模型調(diào)試指南
HarmonyOS Next V2 @Local 和@Param

HarmonyOS Next V2 @Monitor 和@Computed
STM2cubeide使用Freertos v2提示錯(cuò)誤怎么解決?
微軟OmniParser V2:大模型轉(zhuǎn)化為計(jì)算機(jī)智能體
SAM IoT Wx v2硬件用戶指南

評(píng)論