chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

萊迪思Propel工具套件加速FPGA應(yīng)用開發(fā)

Latticesemi ? 來源:Latticesemi ? 2024-08-30 17:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

許多嵌入式系統(tǒng)開發(fā)者都對使用基于FPGA的SoC系統(tǒng)感興趣,但是基于傳統(tǒng)HDL硬件描述語言的FPGA開發(fā)工具和復(fù)雜流程往往會令他們望而卻步。為了解決這一問題,萊迪思的Propel工具套件提供了基于圖形化設(shè)計方法的設(shè)計環(huán)境,用于創(chuàng)建,分析,編譯和調(diào)試基于FPGA的嵌入式系統(tǒng),從而完成系統(tǒng)軟硬件設(shè)計。

萊迪思的Propel工具套件由兩部分組成:PropelBuilder提供圖形化的SoC系統(tǒng)和硬件設(shè)計,通過拖放方式,選擇處理器和相關(guān)的外設(shè)與IP,通過圖形化的方式進(jìn)行配置和連接,從而完成系統(tǒng)層面的硬件設(shè)計; Propel SDK通過圖形化的集成開發(fā)環(huán)境(IDE)和工具鏈,基于Builder提供的硬件信息,完成相對應(yīng)的軟件開發(fā)。

在最新版本的萊迪思Propel(2024.1)中,“進(jìn)一步簡化開發(fā)周期,改善軟硬件設(shè)計人員的體驗,使他們能夠?qū)W⒂贔PGA處理器系統(tǒng)的創(chuàng)新和優(yōu)化?!比匀皇遣蛔兊暮诵脑O(shè)計理念。

例如,具有拖放IP實例化和“構(gòu)建即正確”的設(shè)計方法,大大增強(qiáng)了易用性;通過圖形化設(shè)計界面的易用性,輔之以命令行工具的快捷性,能夠靈活得滿足各種技能水平的設(shè)計人員的需要;集成的IP服務(wù)器和本地端IP倉庫,提供了豐富的IP資源,可以幫助開發(fā)人員在基于萊迪思的FPGA芯片上快速構(gòu)建新的SoC嵌入式系統(tǒng);SDK通過集成的IDE和工具鏈,中間庫,電路板級支持包(BSP),能快速實現(xiàn)軟件開發(fā),編譯,調(diào)試,并協(xié)同硬件進(jìn)行系統(tǒng)集成。

萊迪思Radiant是另一款適用于網(wǎng)絡(luò)邊緣應(yīng)用的全功能、易于使用的工具套件,通過提供強(qiáng)大的優(yōu)化和分析功能,實現(xiàn)快速和可預(yù)測的設(shè)計收斂。其模塊化、基于向?qū)У膱D形用戶界面可以直觀地引導(dǎo)用戶進(jìn)行設(shè)計創(chuàng)建、綜合、約束輸入、設(shè)計分析、調(diào)試和編程等設(shè)計流程,讓軟件的易用性達(dá)到新的高度。在最新的更新中,Radiant已經(jīng)可以支持Windows 10/11(64 bit)操作系統(tǒng)Linux操作系統(tǒng)(Red Hat Enterprise Linux 7.9 64位、8.4或8.8 64位以及Ubuntu20.04或22.04 LTS 64位和CentOS 8.4)。

使用多功能行業(yè)標(biāo)準(zhǔn)的設(shè)計方法,為設(shè)計人員和嵌入式軟件開發(fā)者帶來信心,也是萊迪思軟件工具的特點。例如,Radiant使用了在FPGA行業(yè)中被廣泛用于設(shè)計約束的SDC格式文件,Propel SDK使用基于Eclipse的行業(yè)標(biāo)準(zhǔn)工具。同時,萊迪思綜合工具廣泛還覆蓋了各種設(shè)計入門語言,包括FPGA支持的所有標(biāo)準(zhǔn)語言,如VHDL、Verilog和System Verilog。在新版本中,與Verilog類似,Propel 2024.1增強(qiáng)了對VHDL的支持,用VHDL和Verilog編寫的RTL代碼可轉(zhuǎn)換為膠合邏輯組件,用于系統(tǒng)集成。

除此之外,萊迪思軟件工具集中還包括了智能規(guī)劃功能,比如Radiant和Diamond都可以顯示時序圖、功耗計算器、布線矩陣、物理布局和擁塞等信息,或者是設(shè)計中發(fā)生擁塞的位置并進(jìn)行更改。

這意味著設(shè)計人員可以自定義實現(xiàn)方式以滿足他們的需求——如確保引腳正確放置,顯示模塊的位置和可優(yōu)化的模塊等。通過此類高級優(yōu)化功能,設(shè)計人員能夠為器件實現(xiàn)最佳的時序和面積優(yōu)化。此外,精確的分析功能實現(xiàn)了設(shè)計的可視化,用戶可以通過相關(guān)報告,了解是否實現(xiàn)了設(shè)計結(jié)果。

與智能性、便捷性同等重要的是安全性。如今,網(wǎng)絡(luò)攻擊的頻率和復(fù)雜性正逐步增加,網(wǎng)絡(luò)安全和網(wǎng)絡(luò)保護(hù)恢復(fù)是所有應(yīng)用設(shè)計人員要考慮的頭等大事。為了實現(xiàn)這一目標(biāo),萊迪思在其軟件中提供了行業(yè)領(lǐng)先的安全特性,尤其是Radiant和Propel設(shè)計軟件的最新版本現(xiàn)已支持全新的MachXO5D-NX FPGA系列和最新的Sentry解決方案集合。

總體而言,無論是經(jīng)驗豐富的工程師還是剛剛?cè)腴T的新手,無論面對的是簡單的應(yīng)用還是復(fù)雜的嵌入式控制和數(shù)據(jù)處理系統(tǒng),憑借直觀的界面和全面的功能,萊迪思軟件工具集都將幫助FPGA開發(fā)人員在其應(yīng)用和系統(tǒng)開發(fā)中快速、高效地取得設(shè)計成功。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618682
  • 嵌入式系統(tǒng)
    +關(guān)注

    關(guān)注

    41

    文章

    3683

    瀏覽量

    131413

原文標(biāo)題:利用強(qiáng)大的軟件設(shè)計工具為FPGA開發(fā)者賦能

文章出處:【微信號:Latticesemi,微信公眾號:Latticesemi】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    光·X | 2025羅思路演上海站圓滿舉行

    ▲“光·X”2025羅思路演上海站活動現(xiàn)場7月8日,以“光·X”為主題的2025羅思路演在上海圓滿舉行。羅
    的頭像 發(fā)表于 07-14 10:24 ?223次閱讀
    光·X | 2025羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b>思路演上海站圓滿舉行

    Altera發(fā)布最新FPGA產(chǎn)品和開發(fā)工具套件

    邊界。Altera 最新推出的 Agilex FPGA、Quartus Prime Pro 軟件及 FPGA AI 套件,將加速機(jī)器人、工廠自動化系統(tǒng)與醫(yī)療設(shè)備等眾多邊緣應(yīng)用場景的高度
    的頭像 發(fā)表于 03-12 09:47 ?1065次閱讀

    喜報丨羅榮獲國際軟件領(lǐng)域CMMI 5級認(rèn)證

    近日,經(jīng)國際權(quán)威機(jī)構(gòu)評估,羅通過全球軟件領(lǐng)域高級別CMMI成熟度5級評估認(rèn)證,并榮獲CMMI5級證書。這一里程碑式的成就,不僅彰顯了羅
    的頭像 發(fā)表于 02-26 15:33 ?429次閱讀
    喜報丨羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>榮獲國際軟件領(lǐng)域CMMI 5級認(rèn)證

    半導(dǎo)體四季度財報發(fā)布,營收略高于市場預(yù)期

    近日,半導(dǎo)體公司(LSCC)發(fā)布了其202X年四季度的財務(wù)報告。報告顯示,公司在該季度的調(diào)整后每股收益(EPS)為0.15美元,略低于分析師預(yù)期的0.19美元。然而,在營收方面,
    的頭像 發(fā)表于 02-11 16:06 ?422次閱讀

    推出全新Avant? 30和Avant? 50器件

    近期,成功舉辦了其年度開發(fā)者大會,吸引了全球超過6000名行業(yè)精英、技術(shù)專家和技術(shù)愛好者共襄盛舉。此次盛會聚焦于低功耗FPGA解決方案
    的頭像 發(fā)表于 01-07 11:08 ?554次閱讀

    喜報丨羅斬獲2024美國LIT照明設(shè)計大獎

    近日,羅「高爾夫7合1全彩投光燈」、「全場景應(yīng)用魔方投光燈」繼榮獲iF、紅點、GMark后,再次斬獲2024美國LIT照明設(shè)計獎(LightingDesignAwards),LIT自2017年
    的頭像 發(fā)表于 12-13 15:35 ?573次閱讀
    喜報丨羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>斬獲2024美國LIT照明設(shè)計大獎

    20周年慶典:智慧照明 引領(lǐng)未來

    在這個金秋送爽、溫情與詩意交織的季節(jié)里,城市智慧照明整體解決方案提供商——羅(ROLEDS),于11月25日在其“未來工廠”隆重舉辦了二十周年慶典。慶典不僅是對羅
    的頭像 發(fā)表于 11-27 12:50 ?482次閱讀
    羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>20周年慶典:智慧照明 引領(lǐng)未來

    榮獲「工業(yè)設(shè)計界的奧斯卡」——日本G Mark國際設(shè)計獎!

    近日,與iF獎、紅點獎、IDEA并稱國際工業(yè)設(shè)計界頂級獎項的GMark獎獲獎名單正式揭曉,羅高爾夫7合1全彩投光燈與全場景應(yīng)用魔方投光燈憑借其創(chuàng)新設(shè)計理念和產(chǎn)品設(shè)計榮獲2024日本GMark
    的頭像 發(fā)表于 11-22 16:55 ?912次閱讀
    羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>榮獲「工業(yè)設(shè)計界的奧斯卡」——日本G Mark國際設(shè)計獎!

    今日看點丨 UALink聯(lián)盟正式成立,與英偉達(dá)NVLink展開競爭;FPGA大廠半導(dǎo)體宣布重組

    1. FPGA 大廠半導(dǎo)體宣布重組,將裁員14% ?
    發(fā)表于 11-05 11:37 ?771次閱讀

    Sentry榮獲2024年Fortress網(wǎng)絡(luò)安全獎

    半導(dǎo)體近日宣布Sentry解決方案集合榮獲商業(yè)智能集團(tuán)頒發(fā)的2024年“應(yīng)用安全”類
    的頭像 發(fā)表于 09-30 10:15 ?881次閱讀

    簡單了解Propel的強(qiáng)大功能

    FPGA的世界里,設(shè)計軟件在整個系統(tǒng)開發(fā)過程中發(fā)揮著至關(guān)重要的作用,它通過先進(jìn)的功能使端到端編程變得更加容易,從而在充分利用器件功能的同時實現(xiàn)設(shè)計的靈活性。
    的頭像 發(fā)表于 09-02 09:43 ?742次閱讀
    簡單了解<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b><b class='flag-5'>Propel</b>的強(qiáng)大功能

    MachXO5D-NX FPGA的性能

    從行業(yè)第一顆安全控制FPGA芯片MachXO3D和具備“高端加密功能”的安全控制FPGA Mach-NX,到“增強(qiáng)型安全控制FPGA”MachXO5-NX,再到最新推出的MachXO5D-NX系列高級安全控制
    的頭像 發(fā)表于 09-02 09:29 ?711次閱讀

    分析不斷變化的網(wǎng)絡(luò)安全形勢下FPGA何去何從

    安全專家與Secure-IC的合作伙伴一起討論了不斷變化的網(wǎng)絡(luò)安全環(huán)境以及現(xiàn)場可編程門陣列(FPGA)技術(shù)在構(gòu)建網(wǎng)絡(luò)彈性中的作用。
    發(fā)表于 08-30 09:49 ?1208次閱讀

    半導(dǎo)體年度開發(fā)者大會將于2024年12月10日舉辦

    半導(dǎo)體,作為低功耗可編程器件市場的佼佼者,近日正式宣布其年度開發(fā)者大會將于2024年12月10日至11日盛大召開。此次盛會不僅匯聚了業(yè)界的精英與前瞻思想,更將成為探索未來科技趨勢
    的頭像 發(fā)表于 07-26 15:46 ?811次閱讀

    推出全新Certus-NX FPGA器件,加強(qiáng)低功耗、小型FPGA的領(lǐng)先地位

    半導(dǎo)體(NASDAQ:LSCC)今日宣布為其領(lǐng)先的小尺寸FPGA產(chǎn)品中再添一款邏輯優(yōu)化的全新
    的頭像 發(fā)表于 07-23 11:21 ?887次閱讀