chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

2016年發(fā)布ITRS做出預(yù)測,晶體管的尺寸可能將在5年后停止縮減

IEEE電氣電子工程師 ? 2018-01-29 11:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2016年7月正式發(fā)布的2015年國際半導(dǎo)體技術(shù)路線圖(ITRS)做出預(yù)測,經(jīng)歷了50多年的微型化,晶體管的尺寸可能將在5年后停止縮減。

該報(bào)告預(yù)測,2021年之后,對(duì)各公司來說,繼續(xù)縮小微處理器中的晶體管將不再是一種經(jīng)濟(jì)的做法。芯片制造商們將轉(zhuǎn)而采用其他方式提高晶體管密度,即將晶體管布置結(jié)構(gòu)從水平變成垂直,建立層層相疊的多層電路。

一些人認(rèn)為,這種變化可能再一次給摩爾定律敲響了喪鐘;晶體管密度曾經(jīng)遵循摩爾定律而不斷翻倍,我們才有了今天這種極其強(qiáng)大的計(jì)算機(jī)。雪上加霜的是,這是最后一份ITRS路線圖。這項(xiàng)協(xié)調(diào)規(guī)劃于1993年始于美國,然后擴(kuò)展到了世界其他地區(qū),現(xiàn)在走到了終點(diǎn)。

半導(dǎo)體行業(yè)協(xié)會(huì)(Semiconductor Industry Association)是一家位于華盛頓特區(qū),代表IBM、英特爾及其他公司利益的美國貿(mào)易團(tuán)體,也是ITRS的主要贊助商。該協(xié)會(huì)表示,在行業(yè)參與度下降、企業(yè)參與其他計(jì)劃的興趣增強(qiáng)的情況下,它將發(fā)揮自己的作用,與另一家行業(yè)組織——半導(dǎo)體研究公司(SemiconductorResearch Corp.)合作,為政府和行業(yè)資助項(xiàng)目確定應(yīng)該優(yōu)先做哪些研究。預(yù)計(jì)其他ITRS參與者將在新名稱下開展新的路線圖工作,作為IEEE“重啟計(jì)算”(RebootingComputing)計(jì)劃的一部分。

這些路線圖變化看似是無關(guān)緊要的管理變動(dòng),但是,“在行業(yè)里,這是一場重大破壞,或者說是地震”,市場分析公司VLSI研究公司(位于加州圣何塞)的首席執(zhí)行官丹?哈奇森(Dan Hutcheson)如是說。20世紀(jì)90年代初,也就是路線圖工作剛開始的時(shí)候,美國半導(dǎo)體企業(yè)有理由開展合作,確定共同需求,最終于1998年促成了ITRS的建立。他說,供應(yīng)商們很難知道半導(dǎo)體企業(yè)的確切需求,因此各芯片公司集體確定優(yōu)先工作,充分利用有限的研發(fā)資金,這也就說得通了。

但要維持摩爾定律的領(lǐng)先優(yōu)勢(shì),會(huì)面臨重重困難,耗費(fèi)大量資金,因此導(dǎo)致行業(yè)出現(xiàn)重大整合。據(jù)哈奇森計(jì)算,2001年有19家企業(yè)在研發(fā)和制造配備先進(jìn)晶體管的邏輯芯片,而今天只剩格羅方德、英特爾、三星和臺(tái)積電4家。(此前,IBM也曾屬于這一方陣,但其芯片制造工廠被格羅方德收購了。)

哈奇森表示,這些公司有自己的路線圖,而且可以與其設(shè)備和材料供應(yīng)商直接溝通。此外,它們極具競爭力?!八麄儾⒉幌胱谖葑永?,談?wù)勛约盒枰裁??!彼f,“有點(diǎn)像橄欖球賽季剛開始的時(shí)候,一切都很有趣,但進(jìn)入季后賽,就變得很殘酷了?!?/p>

ITRS主席保羅?佳基尼(Paolo Gargini)也同意“這個(gè)行業(yè)已經(jīng)變了”,而且他還強(qiáng)調(diào)了其他變化。不再自己制造先進(jìn)芯片的半導(dǎo)體公司現(xiàn)在依靠芯片代工廠來提供先進(jìn)技術(shù)。而且,他還說,芯片買方和設(shè)計(jì)方(如蘋果、谷歌和高通等公司)對(duì)未來的芯片提出了越來越多的要求。佳基尼說:“曾經(jīng)是由半導(dǎo)體公司來決定半導(dǎo)體應(yīng)具有的功能特征。但現(xiàn)在,這種情況一去不復(fù)返了?!弊詈笠环軮TRS報(bào)告被稱為ITRS2.0,反映出計(jì)算上的提高不再是自下而上進(jìn)行,不再追求更小的開關(guān)、更密集或更快的內(nèi)存。這份報(bào)告更多地采取了自上而下的方法,專注于數(shù)據(jù)中心物聯(lián)網(wǎng)、移動(dòng)設(shè)備等推動(dòng)芯片設(shè)計(jì)的應(yīng)用。

新的IEEE路線圖——國際設(shè)備和系統(tǒng)路線圖(IRDS)——也將采用這種方法,但還會(huì)加入計(jì)算機(jī)架構(gòu),實(shí)現(xiàn)“一個(gè)包括設(shè)備、組件、系統(tǒng)、架構(gòu)和軟件在內(nèi)的,全面的、端到端的計(jì)算生態(tài)系統(tǒng)”。

直到2014年發(fā)布2013年ITRS報(bào)告(也就是倒數(shù)第二份路線圖)之時(shí),晶體管小型化還屬于長期預(yù)測內(nèi)容。那份報(bào)告預(yù)測,晶體管的物理柵極長度(說明電流在設(shè)備中必須穿行多遠(yuǎn)的指標(biāo))和其他關(guān)鍵的邏輯芯片尺寸至少在2028年之前會(huì)繼續(xù)縮小。然而自那之后,3D概念發(fā)展起來。存儲(chǔ)行業(yè)也早已轉(zhuǎn)向3D架構(gòu)來緩解小型化壓力,提高NAND閃存的容量。將元件一層疊一層并用許多電線連接的單片3D集成已成為越來越熱門的討論話題。

2016年發(fā)布ITRS做出預(yù)測,晶體管的尺寸可能將在5年后停止縮減

2015年報(bào)告包含了這些趨勢(shì),預(yù)測到21世紀(jì)20年代初,一直以來的縮小趨勢(shì)——芯片尺寸的縮小——將結(jié)束。但佳基尼表示,認(rèn)為摩爾定律即將消亡的想法“是完全錯(cuò)誤的”?!懊襟w發(fā)明了多種定義摩爾定律的方法,但其實(shí)真正的定義只有一種:每兩年,晶體管的數(shù)量都會(huì)翻倍。”

他強(qiáng)調(diào),摩爾定律只是預(yù)測集成電路的某一區(qū)域能有多少個(gè)晶體管——無論是幾十年來的單層布置還是多層堆疊。佳基尼說,如果一家公司真的想縮小晶體管尺寸,那么就能繼續(xù)縮小到本世紀(jì)20年代,“但采用3D辦法更為經(jīng)濟(jì)。這就是我們想傳遞的信息”。

其他變化也即將發(fā)生。今后幾年里,在3D集成獲得采用之前,ITRS預(yù)測,領(lǐng)先的芯片企業(yè)將不再使用現(xiàn)在高性能芯片上應(yīng)用的晶體管結(jié)構(gòu):鰭式場效應(yīng)晶體管(FinFET)。該設(shè)備有一個(gè)柵極圍繞水平鰭形通道的3個(gè)方向,控制電流通過。根據(jù)最新路線圖,芯片制造商們將放棄這種結(jié)構(gòu),轉(zhuǎn)而選擇一個(gè)柵極從側(cè)面控制各個(gè)方向的元件。該元件也像FinFET那樣有一個(gè)水平通道,但是柵極延伸到了通道下方,將通道環(huán)繞起來。之后,晶體管將變成垂直的,其通道像硅柱或納米線一樣豎立起來。該報(bào)告還預(yù)測,傳統(tǒng)的硅通道將被其他材料制成的通道取代,如硅鍺、鍺,以及三族和五族元素構(gòu)成的化合物。

2016年發(fā)布ITRS做出預(yù)測,晶體管的尺寸可能將在5年后停止縮減

有了這些變化,各公司將能在某一區(qū)域中配置更多的晶體管,從而遵守摩爾定律的內(nèi)容。但遵守摩爾定律的精神——計(jì)算性能的穩(wěn)步提高——就是另一回事了。

IEEE計(jì)算機(jī)學(xué)會(huì)主席兼IEEE重啟計(jì)算計(jì)劃的共同領(lǐng)導(dǎo)人湯姆?康特(Tom Conte)提出,有一段時(shí)間,人們并沒有把晶體管密度的翻倍和計(jì)算性能的提高聯(lián)系起來。

在很長一段時(shí)間里,晶體管體積的縮小就意味著速度的提升。但康特說,在20世紀(jì)90年代中期,為了把越來越多的晶體管用線連起來,需要更多的金屬層,這嚴(yán)重耽誤了時(shí)間,工程師們不得不重新設(shè)計(jì)芯片的微架構(gòu)來提高性能。10年后,由于晶體管密度過大,其散發(fā)出的熱量限制了時(shí)鐘速度。各公司開始在芯片上加入更多核心以保持運(yùn)轉(zhuǎn)。

“我們一直生活在這個(gè)泡沫之中,計(jì)算機(jī)行業(yè)依靠設(shè)備方完成自己的工作,所以,計(jì)算機(jī)行業(yè)和設(shè)備行業(yè)之間有一堵非常美好的墻?!笨堤卣f,“2005年那堵墻開始真正坍塌,自那之后,我們有了越來越多的晶體管,但它們的性能真的沒有提高很多。”

2015年,在IRDS啟動(dòng)之前,這堵坍塌的墻成為了IEEE重啟計(jì)算計(jì)劃開始與ITRS協(xié)作的強(qiáng)大動(dòng)力??堤乇硎荆骸拔蚁胝f我們能看到通道另一端的光,我們也知道那是一列迎面駛來的火車?!?/p>

重啟計(jì)算計(jì)劃之后召開的一次峰會(huì),涵蓋了所有具有未來計(jì)算潛力的技術(shù),如新款晶體管和存儲(chǔ)元件、神經(jīng)形態(tài)計(jì)算、超導(dǎo)電路,以及使用近似答案而非準(zhǔn)確答案的處理器。

康特說,IRDS將追尋“摩爾定律直到最后”。但路線圖的焦點(diǎn)發(fā)生了變化。“并不是說這是摩爾定律的終結(jié),”他說,“只是后退一步,談?wù)劥藭r(shí)真正重要的事情——而此時(shí)真正重要的就是計(jì)算?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53539

    瀏覽量

    459176
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    336

    文章

    29985

    瀏覽量

    258351
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10257

    瀏覽量

    146295

原文標(biāo)題:到2021年,晶體管體積將停止縮小

文章出處:【微信號(hào):IEEE_China,微信公眾號(hào):IEEE電氣電子工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個(gè)器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一個(gè)晶體管和一個(gè)單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩個(gè)電阻器組成,一個(gè)是串聯(lián)基極電阻器,另一個(gè)是基極-發(fā)射極
    的頭像 發(fā)表于 11-24 16:27 ?467次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b>技術(shù)解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時(shí)
    發(fā)表于 11-17 07:42

    0.45-6.0 GHz 低噪聲晶體管 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.45-6.0 GHz 低噪聲晶體管相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有0.45-6.0 GHz 低噪聲晶體管的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,0.45-6.0
    發(fā)表于 09-18 18:33
    0.45-6.0 GHz 低噪聲<b class='flag-5'>晶體管</b> skyworksinc

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 09-15 15:31

    晶體管光耦的工作原理

    晶體管光耦(PhotoTransistorCoupler)是一種將發(fā)光器件和光敏器件組合在一起的半導(dǎo)體器件,用于實(shí)現(xiàn)電路之間的電氣隔離,同時(shí)傳遞信號(hào)或功率。晶體管光耦的工作原理基于光電效應(yīng)和半導(dǎo)體
    的頭像 發(fā)表于 06-20 15:15 ?633次閱讀
    <b class='flag-5'>晶體管</b>光耦的工作原理

    下一代高速芯片晶體管解制造問題解決了!

    在半導(dǎo)體工藝演進(jìn)到2nm,1nm甚至0.7nm等節(jié)點(diǎn)以后,晶體管結(jié)構(gòu)該如何演進(jìn)?2017,imec推出了叉片晶體管(forksheet),作為環(huán)柵(GAA)晶體管的自然延伸。不過,產(chǎn)
    發(fā)表于 06-20 10:40

    鰭式場效應(yīng)晶體管的原理和優(yōu)勢(shì)

    自半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每兩翻一番,而這一進(jìn)步在過去幾十里得到了充分驗(yàn)證。
    的頭像 發(fā)表于 06-03 18:24 ?1315次閱讀
    鰭式場效應(yīng)<b class='flag-5'>晶體管</b>的原理和優(yōu)勢(shì)

    無結(jié)場效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢(shì)壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個(gè)背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場效應(yīng)晶體管(JFET) 垂直于溝道方向有一個(gè) PN結(jié),隧道穿透
    的頭像 發(fā)表于 05-16 17:32 ?990次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>詳解

    什么是晶體管?你了解多少?知道怎樣工作的嗎?

    是關(guān)于晶體管的詳細(xì)解析: 一、核心定義與歷史背景 ?定義?: 晶體管利用半導(dǎo)體材料(如硅、鍺)的特性,通過輸入信號(hào)(電流或電壓)控制輸出電流,實(shí)現(xiàn)信號(hào)放大或電路通斷。 ?發(fā)明?: 1947由?貝爾實(shí)驗(yàn)室?的肖克利(Shockl
    的頭像 發(fā)表于 05-16 10:02 ?3420次閱讀

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24

    晶體管電路設(shè)計(jì)(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,F(xiàn)ET和Ic,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨電路的設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)和制作,柵極接地放大電路的設(shè)計(jì),電流反饋行型op放大器的設(shè)計(jì)與制作
    發(fā)表于 03-07 13:55

    晶體管電路設(shè)計(jì)與制作

    這本書介紹了晶體管的基本特性,單電路的設(shè)計(jì)與制作, 雙管電路的設(shè)計(jì)與制作,3~5電路的設(shè)計(jì)與制作,6以上電路的設(shè)計(jì)與制作。書中具體內(nèi)容
    發(fā)表于 02-26 19:55

    Nexperia發(fā)布BJT雙極性晶體管應(yīng)用手冊(cè)

    經(jīng)典的雙極性晶體管(BJT- Bipolar Junction Transistor)的物理原理已有大約100的歷史,可追溯到Julius E Lilienfeld進(jìn)行的開創(chuàng)性研究,它構(gòu)成了現(xiàn)代
    的頭像 發(fā)表于 01-10 16:01 ?1415次閱讀