chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電源完整性仿真的必要性以及仿真內(nèi)容解析

PE5Z_PCBTech ? 2018-01-30 16:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電源完整性(PI,PowerIntegrity)就是為板級系統(tǒng)提供一個穩(wěn)定可靠的電源分配系統(tǒng)(PDS)。實質(zhì)上是要使系統(tǒng)在工作時,電源、地噪聲得到有效的控制,在一個很寬的頻帶范圍內(nèi)為芯片提供充足的能量,并充分抑制芯片工作時所引起的電壓波動、輻射及串?dāng)_。本文將主要談?wù)勲娫赐暾?a target="_blank">仿真的必要性。 隨著超大規(guī)模集成電路工藝的發(fā)展,芯片工作電壓越來越低,而工作速度越來越快,功耗越來越大,單板的密度也越來越高,因此對電源供應(yīng)系統(tǒng)在整個工作頻帶內(nèi)的穩(wěn)定性提出了更高的要求。
電源完整性設(shè)計的水平直接影響著系統(tǒng)的性能,如整機(jī)可靠性,信噪比與誤碼率,及EMI/EMC等重要指標(biāo)。板級電源通道阻抗過高和同步開關(guān)噪聲SSN過大會帶來嚴(yán)重的電源完整性問題,這些會給器件及系統(tǒng)工作穩(wěn)定性帶來致命的影響。PI設(shè)計就是通過合理的平面電容、分立電容、平面分割應(yīng)用確保板級電源通道阻抗?jié)M足要求,確保板級電源質(zhì)量符合器件及產(chǎn)品要求,確保信號質(zhì)量及器件、產(chǎn)品穩(wěn)定工作。
電源完整性PI與信號完整性SI的相互影響:從整個仿真領(lǐng)域來看,剛開始大家都把注意力放在信號完整性上,但是實際上電源完整性和信號完整性是相互影響相互制約的。電源、地平面在供電的同時也給信號線提供參考回路,直接決定回流路徑,從而影響信號的完整性;同樣信號完整性的不同處理方法也會給電源系統(tǒng)帶來不同的沖擊,進(jìn)而影響電源的完整性設(shè)計。所以對電源完整性和信號的完整性地融會貫通是很有益處的。設(shè)計工程師在掌握了信號完整性設(shè)計方法之后,充實電源完整性設(shè)計知識顯得很有必要。
電源完整性研究的內(nèi)容:電源完整性仿真的內(nèi)容很多,但主要的幾個方面如下:1:板級電源通道阻抗仿真分析,在充分利用平面電容的基礎(chǔ)上,通過仿真分析確定旁路電容的數(shù)量、種類、位置等,以確保板級電源通道阻抗?jié)M足器件穩(wěn)定工作要求。2:板級直流壓降仿真分析,確保板級電源通道滿足器件的壓降限制要求。3:板級諧振分析,避免板級諧振對電源質(zhì)量及EMI的致命影響等。

電源完整性仿真的必要性以及仿真內(nèi)容解析

電源分配系統(tǒng)(PDS):上圖是一張經(jīng)典的電源分配系統(tǒng)特性圖,相信大家都比較熟悉。從這個圖里面,我們可以將整個電源頻段分成幾部分。在低頻段,電源噪聲主要靠電源轉(zhuǎn)換芯片VRM來濾波。在幾MHZ到幾百MHZ的頻段,電源噪聲主要是由板級分立電容和PCB的電源地平面對來濾波。在高頻部分,電源噪聲主要是由PCB的電源地平面對和芯片內(nèi)部的高頻電容來濾波。我們在做仿真的時候,對低頻和高頻部分的仿真精度都還不準(zhǔn)確,真正有意義的頻段主要還是在幾MHZ到幾百MHZ這個頻段。

目標(biāo)阻抗Ztarget該聊聊大家都很熟悉的目標(biāo)阻抗Ztarget了。筆者認(rèn)為,這個目標(biāo)阻抗是電源完整性仿真里的一個有用但不精確的標(biāo)準(zhǔn)。

其中:Ztarget目標(biāo)阻抗Power Supply Voltage是工作電壓Allowed Ripple 是允許的工作電壓紋波系數(shù)Current 是工作電流,目前這個值是用最大電流的1/2來替代。
大家都知道,電源測試的時候,主要是測試紋波,噪聲,但是業(yè)界目前還很難通過軟件進(jìn)行時域的紋波噪聲仿真(一些大公司已經(jīng)通過測試來建立芯片的噪聲模型,然后用這個模型直接仿真,得到的結(jié)果就是電源噪聲,但目前還處于探索階段,沒有推廣使用),而是仿真電源分配系統(tǒng)的電源阻抗,他們的關(guān)系可以通過V=R/I來聯(lián)系。因此如果還是仿真阻抗曲線的話,測試與仿真不能形成閉環(huán)。
在衡量這個阻抗曲線是否能滿足要求的時候,使用了這個目標(biāo)阻抗的標(biāo)準(zhǔn),但是仔細(xì)想想,這個標(biāo)準(zhǔn)還是有很多問題的,比如:這里的電流多大合適?實際的單板功耗是一個動態(tài)功耗,是不端的變的。
在單板的整個頻段范圍里,使用統(tǒng)一的目標(biāo)阻抗值,肯定也是不合理的,應(yīng)該是各個頻段,標(biāo)準(zhǔn)不一樣。 雖然有這些問題存在,但這個標(biāo)準(zhǔn)還是很有用的,可以通過這個標(biāo)準(zhǔn)衡量電源平面的好壞。就如目前的時序計算,大家基本上都是通過公式對時序進(jìn)行計算,就是所謂的靜態(tài)時序分析。雖然這個靜態(tài)時序分析對電源波動,ISI,SSN等問題考慮不周到,也就是說計算結(jié)果不準(zhǔn)確,但用來衡量接口時序還是很有用的。因此筆者認(rèn)為,目標(biāo)阻抗是一個有用而不準(zhǔn)確的標(biāo)準(zhǔn)。關(guān)于電容的資料很多,這里只做簡單介紹,下次將介紹在PI仿真里面很重要的平面板電容。
電容不僅僅是電容:在頻率很高時,電容不能再被當(dāng)作一個理想的電容看,而應(yīng)該充分考慮到它的寄生參數(shù)效應(yīng),通常電容的寄生參數(shù)為ESR,ESL。串聯(lián)的RLC電路在f處諧振。其曲線如下圖。圖中f為串聯(lián)諧振頻率(SRF),在f之前為容性,而在f之后,則為感性,相當(dāng)一個電感,所以在選擇濾波電容時,必須使電容器工作在諧振頻率之前。

在仿真的時候,由于目前VRM的模型基本上是不準(zhǔn)確的,低頻的濾波靠DC/DC電源轉(zhuǎn)換芯片來完成,一般300K以下的低頻阻抗曲線是不準(zhǔn)確地。頻率范圍的上限一般取信號的截止頻率fknee=0.35 /Trrise,其中Trise為信號上升時間。

但是也要明白一點,如果你只是做板級電源完整性仿真,最多考慮到1G就可以了,因為大于1G以后,要靠芯片內(nèi)部的電容來濾波,在做板級仿真的時候,沒有芯片內(nèi)部的模型,所以高頻部分的仿真也是不準(zhǔn)確的。當(dāng)然了,如果您有芯片內(nèi)部的信息,也可以用SIWAVE等軟件做DIE-PACKAGE-BOARD的協(xié)同仿真,高頻部分也就準(zhǔn)確了。 因此很多情況下,低頻仿真不出電源負(fù)反饋、高頻仿真不出芯片內(nèi)電容, 我們不要把仿真的結(jié)果當(dāng)做絕對值,可以把它當(dāng)作是相對值,通過去耦電容的選擇和放置、電源和地平面的分割等方法來優(yōu)化阻抗。祝愿各位在做仿真的時候能靈活運用。

電源完整性仿真的必要性以及仿真內(nèi)容解析

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關(guān)注

    關(guān)注

    52

    文章

    4400

    瀏覽量

    137628
  • PDS
    PDS
    +關(guān)注

    關(guān)注

    2

    文章

    32

    瀏覽量

    15660
  • 電源完整性
    +關(guān)注

    關(guān)注

    9

    文章

    223

    瀏覽量

    21821

原文標(biāo)題:【干貨】電源完整性仿真的必要性

文章出處:【微信號:PCBTech,微信公眾號:EDA設(shè)計智匯館】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    信號完整性仿真應(yīng)用

    中國電子電器可靠工程協(xié)會關(guān)于組織召開“信號完整性仿真應(yīng)用”高級研修班的邀請函各有關(guān)單位:為了幫助廣大從業(yè)人員詳細(xì)了解信號完整性(SI)和電源
    發(fā)表于 11-25 10:13

    信號完整性電源完整性仿真分析與設(shè)計

    了變化。對于對控制信號通路抖動要求較高的設(shè)計來說,還需要同時考慮電源完整性對抖動的影響。 系統(tǒng)完整性設(shè)計與分析 系統(tǒng)完整性設(shè)計與分析的必要性
    發(fā)表于 01-07 11:33

    Hyperlynx對PCB信號完整性仿真

    哪位同學(xué)有Hyperlynx的對PCB信號完整性仿真的相關(guān)教程分享一下???跪求!??!
    發(fā)表于 06-15 10:16

    信號完整性電源完整性仿真分析與設(shè)計,不看肯定后悔

    信號完整性電源完整性仿真分析與設(shè)計,不看肯定后悔
    發(fā)表于 05-12 06:40

    安全完整性等級的認(rèn)證的重要必要性

    安全完整性等級的認(rèn)證的重要必要性 主要講述功能安全(安全完整性等級)的認(rèn)證的重要必要性
    發(fā)表于 04-01 14:16 ?26次下載

    信號完整性電源完整性仿真分析

    為了使設(shè)計人員對信號完整性電源完整性有個全面的了解,文中對信號完整性電源完整性的問題進(jìn)行了
    發(fā)表于 11-30 11:12 ?0次下載
    信號<b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b><b class='flag-5'>仿真</b>分析

    信號完整性電源完整性仿真分析與設(shè)計

    10129@52RD_信號完整性電源完整性仿真分析與設(shè)計
    發(fā)表于 12-14 21:27 ?0次下載

    Cadence的電源完整性仿真步驟

    allegro的PI仿真電源平面完整性的操作步驟解析
    發(fā)表于 03-14 15:50 ?52次下載

    ADS的信號完整性電源完整性仿真應(yīng)用方案

    的工藝發(fā)展使得集成度越來越高,導(dǎo)致芯片上電流密度急速增加,使信號完整性的問題更加嚴(yán)重。因此非常有必要從整個系統(tǒng)設(shè)計開始就考慮信號完整性電源完整性
    的頭像 發(fā)表于 12-04 04:59 ?3.4w次閱讀
    ADS的信號<b class='flag-5'>完整性</b>和<b class='flag-5'>電源</b><b class='flag-5'>完整性</b><b class='flag-5'>仿真</b>應(yīng)用方案

    高速PCB信號完整性電源完整性仿真技術(shù)研討會

    周一的時候給大家分享了一份文檔,下載量達(dá)到了1000來次,正好,下周我們給大家做一次關(guān)于高速PCB仿真技術(shù)的分享,包括電源完整性和信號完整性、過孔仿
    的頭像 發(fā)表于 09-12 16:52 ?6439次閱讀

    技術(shù)分享:信號完整性仿真 - 入門

    技術(shù)分享:信號完整性仿真 - 入門
    的頭像 發(fā)表于 07-02 12:03 ?4565次閱讀
    技術(shù)分享:信號<b class='flag-5'>完整性</b><b class='flag-5'>仿真</b> - 入門

    談?wù)?b class='flag-5'>電源完整性仿真的必要性

    電源完整性PI與信號完整性SI的相互影響:從整個仿真領(lǐng)域來看,剛開始大家都把注意力放在信號完整性上,但是實際上
    的頭像 發(fā)表于 12-07 10:14 ?3769次閱讀
    談?wù)?b class='flag-5'>電源</b><b class='flag-5'>完整性</b><b class='flag-5'>仿真的</b><b class='flag-5'>必要性</b>

    信號完整性電源完整性仿真

    信號完整性電源完整性仿真(5V40A開關(guān)電源技術(shù)參數(shù))-信號完整性
    發(fā)表于 09-29 12:11 ?91次下載
    信號<b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的<b class='flag-5'>仿真</b>

    ADS在信號完整性電源完整性仿真方面的應(yīng)用

    的工藝發(fā)展使得集成度越來越高,導(dǎo)致芯片上電流密度急速增加,使信號完整性的問題更加嚴(yán)重。因此非常有必要從整個系統(tǒng)設(shè)計開始就考慮信號完整性電源完整性
    的頭像 發(fā)表于 08-30 09:13 ?8143次閱讀

    電源完整性仿真與EMC分析

    網(wǎng)絡(luò)參數(shù)定量分析,從最基本的設(shè)計方法入手,提出了高速PCB的信號/電源系統(tǒng)設(shè)計參數(shù)優(yōu)化方案,指出了信號/電源完整性仿真設(shè)計和EMC設(shè)計的內(nèi)在聯(lián)系,最后介紹了利用EDA
    的頭像 發(fā)表于 03-26 09:34 ?1956次閱讀