chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

全新AMD Vitis統(tǒng)一軟件平臺2024.2版本發(fā)布

Xilinx賽靈思官微 ? 來源:Xilinx賽靈思官微 ? 2024-12-11 15:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

全新 AMD Vitis 統(tǒng)一軟件平臺 2024.2 版本已于近期推出。

系統(tǒng)架構師和開發(fā)人員可以借助新版本進一步提升其設計開發(fā)流程,同時提高整體系統(tǒng)性能。此外,該版本還為使用 AMD Versal AI 引擎開發(fā)高性能 DSP 應用改進了設計環(huán)境。

版本亮點

增強了基于 Versal AI 引擎的 DSP 設計的功能

使用 Vitis Analyzer 估算延遲和吞吐量

使用 Vitis Analyzer 標記不可用的 PLIO

AI 引擎設計的快速原型設計

使用 Vitis Analyzer 報告堆棧和程序內(nèi)存

適用于 Versal AI 引擎的全新增強型 Vitis 庫函數(shù)

適用于 AIE 和 AIE-ML 的性能增強型 TDM FIR 濾波函數(shù)

2D IFFT – 通過AIE + PL 分區(qū)以實現(xiàn)高性能

增強 Vitis Model Composer 的 AI Engine DSP 設計功能

適用于 AIE 和 AIE-ML 的混合基數(shù) FFT 和 TDM FIR

簡化了從 Vitis Model Composer 導出 Vitis 子系統(tǒng)( AI Engine + PL )的功能

Vitis IDE(新 GUI )中的新易用功能

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5645

    瀏覽量

    138979
  • 軟件平臺
    +關注

    關注

    0

    文章

    38

    瀏覽量

    10552
  • Vitis
    +關注

    關注

    0

    文章

    154

    瀏覽量

    8253

原文標題:AMD Vitis 統(tǒng)一軟件平臺 2024.2 現(xiàn)已推出!

文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AMD Vitis AI 5.1測試版現(xiàn)已開放下載

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡處理單元( NPU )的支持。Vitis
    的頭像 發(fā)表于 11-08 09:24 ?948次閱讀

    AMD Vitis AI 5.1測試版發(fā)布

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡處理單元 (NPU) 的支持。Vitis
    的頭像 發(fā)表于 10-31 12:46 ?460次閱讀

    如何在應用程序調試期間分析棧和堆使用情況

    隨著 AMD Vitis 統(tǒng)一軟件平臺 2021.2 的發(fā)布,Vitis 引入了
    的頭像 發(fā)表于 10-24 16:54 ?556次閱讀
    如何在應用程序調試期間分析棧和堆使用情況

    AMD Vivado設計套件2025.1版本的功能特性

    隨著 AMD Spartan UltraScale+ 系列現(xiàn)已投入量產(chǎn),解鎖其功能集的最快途徑便是采用最新 AMD Vivado 工具版本( 2025.1 或更高版本)和
    的頭像 發(fā)表于 09-23 09:15 ?1152次閱讀
    <b class='flag-5'>AMD</b> Vivado設計套件2025.1<b class='flag-5'>版本</b>的功能特性

    如何在AMD Vitis Unified 2024.2中連接到QEMU

    在本篇文章我們將學習如何在 AMD Vitis Unified 2024.2 中連接到 QEMU。 這是本系列的第 2 篇博文。要了解如何設置和使用 QEMU + 協(xié)同仿真,請參閱開發(fā)者分享|在
    的頭像 發(fā)表于 08-06 17:24 ?1465次閱讀
    如何在<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> Unified <b class='flag-5'>2024.2</b>中連接到QEMU

    全新AMD Vitis統(tǒng)一軟件平臺2025.1版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺 2025.1 版正式上線!此最新版本為使用
    的頭像 發(fā)表于 06-24 11:44 ?1422次閱讀

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎上撰寫,但使用的是
    的頭像 發(fā)表于 06-20 10:06 ?1896次閱讀
    使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> Unified IDE創(chuàng)建HLS組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Viva
    的頭像 發(fā)表于 06-13 09:50 ?1259次閱讀
    如何使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b> HLS創(chuàng)建HLS IP

    達實智能正式發(fā)布AIoT平臺V7版本

    近日,在達實智能成立30周年慶典上,達實AIoT智能物聯(lián)網(wǎng)平臺V7版本重磅發(fā)布。此版本借助國產(chǎn)AI大模型發(fā)展趨勢,展示了生成式AI在園區(qū)數(shù)字化平臺
    的頭像 發(fā)表于 03-21 11:44 ?909次閱讀

    達實AIoT智能物聯(lián)網(wǎng)管控平臺V7版本發(fā)布

    近日,達實智能在公司總部發(fā)布了達實AIoT智能物聯(lián)網(wǎng)管控平臺V7版本,展示了生成式AI在園區(qū)數(shù)字化平臺的實際應用。
    的頭像 發(fā)表于 03-19 11:39 ?940次閱讀

    芯來科技發(fā)布Nuclei Studio 2025.02版本

    Studio 2025.02版本發(fā)布了以下功能特性: 集成Nuclei RISC-V Toolchain /OpenOCD /QEMU /Xlmodel 2025.02版本。
    的頭像 發(fā)表于 03-05 17:43 ?1748次閱讀
    芯來科技<b class='flag-5'>發(fā)布</b>Nuclei Studio 2025.02<b class='flag-5'>版本</b>

    AMD Versal自適應SoC器件Advanced Flow概覽(下)

    AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應 SoC 器件啟用。請注意,Advance
    的頭像 發(fā)表于 01-23 09:33 ?1325次閱讀
    <b class='flag-5'>AMD</b> Versal自適應SoC器件Advanced Flow概覽(下)

    使用AMD Vitis進行嵌入式設計開發(fā)用戶指南

    由于篇幅有限,本文僅選取部分內(nèi)容進行分享。 Vitis 簡介 AMD Vitis 工具套件包含多種設計技術,用于開發(fā)以 AMD 器件(例如,AMD
    的頭像 發(fā)表于 01-08 09:33 ?2139次閱讀
    使用<b class='flag-5'>AMD</b> <b class='flag-5'>Vitis</b>進行嵌入式設計開發(fā)用戶指南

    版本控制系統(tǒng)Helix Core 2024.2增強功能:與OpenTelemetry協(xié)議集成、Delta同步和傳輸?shù)?/a>

    【Helix Core 2024.2新增功能】Helix Core 2024.2版本擁有眾多旨在提高團隊效率、優(yōu)化工作流程的增強功能: 通過新的OpenTelemetry協(xié)議(OTLP)集成,團隊
    的頭像 發(fā)表于 01-03 16:03 ?787次閱讀
    <b class='flag-5'>版本</b>控制系統(tǒng)Helix Core <b class='flag-5'>2024.2</b>增強功能:與OpenTelemetry協(xié)議集成、Delta同步和傳輸?shù)? />    </a>
</div>                              <div   id=

    AMD發(fā)布Ryzen Master軟件2.14.1.3286版本

    AMD最近發(fā)布了Ryzen Master軟件的2.14.1.3286版本,該版本在內(nèi)存超頻和CPU參數(shù)調整方面進行了顯著改進。其中最引人注目
    的頭像 發(fā)表于 12-13 16:14 ?1709次閱讀