曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MAX5879 14位、2.3Gsps直接RF合成DAC,提供可選擇頻響技術(shù)手冊(cè)

要長(zhǎng)高 ? 2025-05-06 09:39 ? 次閱讀

概述
MAX5879是高性能、14位、2.3Gsps數(shù)/模轉(zhuǎn)換器(DAC),在基帶和高階奈奎斯特區(qū)用于合成高頻和寬帶信號(hào)。2.3Gsps刷新速率,結(jié)合可選擇的頻率響應(yīng)模式(NRZ、RZ、RF和RFZ),允許生成超過2GHz輸出頻率的數(shù)字信號(hào)。獨(dú)特的RFZ模式可產(chǎn)生高達(dá)6階的奈奎斯特信號(hào),刷新速率可達(dá)1150Msps。器件具有優(yōu)異的雜散、噪聲和交調(diào)失真性能,可以直接合成超過1GHz的信號(hào)帶寬。
數(shù)據(jù)表:*附件:MAX5879 14位、2.3Gsps直接RF合成DAC,提供可選擇頻響技術(shù)手冊(cè).pdf

器件具有四路14位、多路復(fù)用、低壓差分信號(hào)(LVDS)輸入端口,每個(gè)端口工作速率達(dá)1150Mwps。DAC工作時(shí)鐘頻率(f CLK )可達(dá)2.3GHz。器件具有一個(gè)可選擇的2:1或4:1輸入多路復(fù)用器,允許用戶選擇兩個(gè)數(shù)據(jù)端口(每端口速率高達(dá)1150Mwps),或四個(gè)數(shù)據(jù)端口(每端口速率高達(dá)575Mwps)。相應(yīng)地,每個(gè)端口的輸入數(shù)據(jù)速率為DAC刷新速率的1/2或1/4。器件的延遲鎖相環(huán)(DLL)可方便器件與FPGAASIC進(jìn)行數(shù)據(jù)同步。奇偶輸入和奇偶誤差標(biāo)識(shí)輸出用于檢測(cè)數(shù)據(jù)源與DAC之間的誤碼。器件還具有數(shù)據(jù)時(shí)鐘復(fù)位電路,用于對(duì)齊多個(gè)DAC數(shù)據(jù)采集時(shí)鐘。

器件具有四個(gè)可選擇的頻率響應(yīng)輸出模式:

  1. 不歸零(NRZ)模式,在第一段奈奎斯特區(qū)提供最高動(dòng)態(tài)范圍/輸出功率。
  2. 歸零(RZ)模式,在第一、第二和第三段奈奎斯特區(qū)調(diào)整SNR,以改善增益平坦度。
  3. 射頻(RF)模式,在第二和第三奈奎斯特區(qū)提供較高的SNR和優(yōu)異的動(dòng)態(tài)性能。
  4. 射頻歸零(RFZ)模式,f CLK /2最大刷新速率下,在第三至第六奈奎斯特區(qū)提供高動(dòng)態(tài)范圍并改善增益平坦度。

器件采用電流型DAC架構(gòu),集成50Ω差分輸出匹配電阻,確保器件的最佳動(dòng)態(tài)性能。器件工作在3.3V和1.8V電源,40mA滿量程電流下耗電1.8W;80mA滿量程電流下耗電2.3W。器件工作在-40°C至+85°C擴(kuò)展級(jí)溫度范圍,采用256焊球(17mm x 17mm) CSBGA封裝。

應(yīng)用

  • 任意波形發(fā)生器
  • 寬帶通信
  • 數(shù)字視頻廣播
  • 直接數(shù)字合成器
  • 邊緣QAM和CMTS
  • 雷達(dá)和航空設(shè)備
  • 軟件無線電
  • 無線基礎(chǔ)設(shè)施

特性

  • 業(yè)界領(lǐng)先性能
    • WCDMA ACLR:2.14GHz下為70dB
    • DOCSIS ACP:400MHz、8通道(256 QAM)下為-70dBc
    • 噪聲密度:200MHz下為-165dBc/Hz
  • 高輸出功率:9dBm (CW)
  • 頻率響應(yīng)模式:NRZ、RZ、RF、RFZ
  • 2GHz輸出帶寬
  • 2:1或4:1多路LVDS輸入
    • 每個(gè)端口達(dá)1150MHz
    • 工作在1倍或2倍數(shù)據(jù)速率
  • 片上DLL用于輸入數(shù)據(jù)同步
  • 復(fù)位功能用于多路DAC同步

框圖
image.png

典型操作特性
image.png

image.png

應(yīng)用信息

輸出耦合

OUTP和OUTN之間的差分電壓可使用變壓器或差分放大器轉(zhuǎn)換為單端電壓。數(shù)模轉(zhuǎn)換器(DAC)輸出應(yīng)上拉至AVDD3.3 。建議使用偏置抽頭,利用分立電感和電容將輸出上拉。圖16中展示了推薦的輸出電路配置。為實(shí)現(xiàn)最大帶寬并盡量減小變壓器次級(jí)側(cè)接地引線上的電感,連接接地層時(shí)請(qǐng)使用極短的走線和多個(gè)過孔。

接地、旁路、電源及電路板布局注意事項(xiàng)

接地和電源去耦會(huì)對(duì)器件性能產(chǎn)生顯著影響。不需要的數(shù)字串?dāng)_可能會(huì)通過輸入、基準(zhǔn)、電源和接地連接耦合進(jìn)來,從而影響動(dòng)態(tài)性能。高速高頻應(yīng)用的正確接地和電源去耦準(zhǔn)則應(yīng)嚴(yán)格遵守。這有助于減少電磁干擾(EMI)和內(nèi)部串?dāng)_,而它們會(huì)顯著影響器件的動(dòng)態(tài)性能。

使用具有獨(dú)立接地層和電源層的多層印刷電路板(PCB)是必要的。建議將模擬輸出和時(shí)鐘輸入作為受控阻抗微帶線在電路板頂層布線。
image.png

直接布設(shè)在接地層上方,且模擬輸出(OUTP、OUTN)信號(hào)和時(shí)鐘輸入(CLKP、CLKN)不使用過孔。根據(jù)走線長(zhǎng)度和工作條件,可能需要使用低損耗電介質(zhì)材料(如ROGERS RO4003)作為頂層電介質(zhì)材料。數(shù)據(jù)時(shí)鐘(DCLKP、DCLKN)的布線應(yīng)使耦合到時(shí)鐘輸入和DAC輸出的干擾最小化。

數(shù)字信號(hào)應(yīng)作為受控阻抗走線布設(shè)在接地層之間。數(shù)字信號(hào)應(yīng)盡量遠(yuǎn)離敏感的模擬輸入、基準(zhǔn)輸入感應(yīng)線、共模輸入和時(shí)鐘輸入。尤其重要的是,要盡量減小數(shù)字信號(hào)與時(shí)鐘之間的耦合,以優(yōu)化高速輸出頻率下的動(dòng)態(tài)性能。對(duì)稱的時(shí)鐘輸入和模擬輸出走線設(shè)計(jì)對(duì)于最小化失真和優(yōu)化DAC的動(dòng)態(tài)性能至關(guān)重要。數(shù)字信號(hào)路徑應(yīng)盡量短,走線長(zhǎng)度應(yīng)匹配,以避免數(shù)據(jù)延遲失配。

該器件支持三個(gè)獨(dú)立的電源輸入,分別用于模擬3.3V(AVDD3.3)、開關(guān)電源(VDD1.8)和時(shí)鐘(AVCLK)電路。每個(gè)AVDD3.3、VDD1.8和AVCLK輸入都應(yīng)在盡可能靠近輸入的位置連接一個(gè)獨(dú)立的47nF電容器,其另一端應(yīng)連接到對(duì)應(yīng)的接地層,以盡量減小環(huán)路電感。這三個(gè)電源電壓也應(yīng)在其離開印刷電路板的位置去耦,可使用鉭電容電解電容,并添加鐵氧體磁珠,以及形成π型網(wǎng)絡(luò)的去耦電容,這樣也能改善性能。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dac
    dac
    +關(guān)注

    關(guān)注

    43

    文章

    2362

    瀏覽量

    192840
  • 數(shù)模轉(zhuǎn)換器

    關(guān)注

    14

    文章

    1049

    瀏覽量

    83891
  • MAX5879
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    5805
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于RF DACRF直接變頻發(fā)送器實(shí)現(xiàn)設(shè)計(jì)

    2.3Gsps MAX5879,是RF直接變頻架構(gòu)的關(guān)鍵電路。這種DAC能夠在1GHz帶寬內(nèi)提供
    發(fā)表于 07-04 08:26

    RF直接變頻發(fā)送器的優(yōu)勢(shì)是什么?

    2.3Gsps MAX5879,是RF直接變頻架構(gòu)的關(guān)鍵電路。這種DAC能夠在1GHz帶寬內(nèi)
    發(fā)表于 08-23 08:03

    請(qǐng)問哪種Xylinx產(chǎn)品具有足夠的BlockRAM性能?

    哪種Xylinx產(chǎn)品具有足夠的BlockRAM性能,適用于MAX5879 DAC的DDS AWG數(shù)據(jù)源(14bits @ 2.3Gsps)?FPGA中生成的數(shù)據(jù)應(yīng)以
    發(fā)表于 11-06 08:32

    MAX5881 12、4.3Gsps下行電纜直接RF合成D

    MAX5881 12、4.3Gsps下行電纜直接RF合成D
    發(fā)表于 10-06 15:04 ?785次閱讀

    MAX5881直接RF合成DAC與FPGA的接口

    摘要:本應(yīng)用筆記討論了4.3Gsps下行電纜直接RF合成DAC MAX5881與現(xiàn)場(chǎng)可編程門陣列
    發(fā)表于 04-16 17:15 ?787次閱讀
    <b class='flag-5'>MAX</b>5881<b class='flag-5'>直接</b><b class='flag-5'>RF</b><b class='flag-5'>合成</b><b class='flag-5'>DAC</b>與FPGA的接口

    MAX5881直接RF合成DAC與FPGA的接口

    摘要:本應(yīng)用筆記討論了4.3Gsps下行電纜直接RF合成DAC MAX5881與現(xiàn)場(chǎng)可編程門陣列
    發(fā)表于 05-08 10:20 ?2804次閱讀
    <b class='flag-5'>MAX</b>5881<b class='flag-5'>直接</b><b class='flag-5'>RF</b><b class='flag-5'>合成</b><b class='flag-5'>DAC</b>與FPGA的接口

    MAX5879高性能數(shù)模轉(zhuǎn)換器(DAC)

    MAX5879是一種高性能,14,2.3Gsps數(shù)字 - 模擬轉(zhuǎn)換器(DAC),能夠合成高頻和
    發(fā)表于 08-16 09:50 ?2167次閱讀

    MAX5882 14,4.6Gsps下行電纜直接RF-DAC

    MAX5882 14,4.6Gsps數(shù)字-模擬轉(zhuǎn)換器(DAC)是專為多載波正交幅度調(diào)制(QAM)信號(hào)在電纜調(diào)制解調(diào)器終端系統(tǒng)(CMTS)的
    發(fā)表于 04-26 11:32 ?1150次閱讀

    利用MAX5879 DAC實(shí)現(xiàn)RF直接變頻發(fā)送器 提升系統(tǒng)穩(wěn)定性

    線通信中不同發(fā)射架構(gòu)的特點(diǎn),RF直接變頻發(fā)送器采用高性能數(shù)/模轉(zhuǎn)換器(DAC),比傳統(tǒng)技術(shù)具有明顯優(yōu)勢(shì)。RF
    發(fā)表于 11-24 06:26 ?1064次閱讀
    利用<b class='flag-5'>MAX5879</b> <b class='flag-5'>DAC</b>實(shí)現(xiàn)<b class='flag-5'>RF</b><b class='flag-5'>直接</b>變頻發(fā)送器 提升系統(tǒng)穩(wěn)定性

    AD9910: 1 GSPS、14、3.3 V CMOS直接數(shù)字頻率合成

    AD9910: 1 GSPS、14、3.3 V CMOS直接數(shù)字頻率合成
    發(fā)表于 03-19 12:47 ?174次下載
    AD9910: 1 <b class='flag-5'>GSPS</b>、<b class='flag-5'>14</b><b class='flag-5'>位</b>、3.3 V CMOS<b class='flag-5'>直接</b>數(shù)字頻率<b class='flag-5'>合成</b>器

    AD9164:16、12 GSPS、RF DAC直接數(shù)字合成器數(shù)據(jù)表

    AD9164:16、12 GSPS、RF DAC直接數(shù)字合成器數(shù)據(jù)表
    發(fā)表于 04-24 08:17 ?2次下載
    AD9164:16<b class='flag-5'>位</b>、12 <b class='flag-5'>GSPS</b>、<b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>和<b class='flag-5'>直接</b>數(shù)字<b class='flag-5'>合成</b>器數(shù)據(jù)表

    AD9174:雙1612.6 GSPS RF DAC直接數(shù)字合成器數(shù)據(jù)表

    AD9174:雙1612.6 GSPS RF DAC直接數(shù)字合成器數(shù)據(jù)表
    發(fā)表于 05-26 13:43 ?2次下載
    AD9174:雙16<b class='flag-5'>位</b>12.6 <b class='flag-5'>GSPS</b> <b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>和<b class='flag-5'>直接</b>數(shù)字<b class='flag-5'>合成</b>器數(shù)據(jù)表

    UG-475:評(píng)估采用14DAC的AD9912 1 GSPS直接數(shù)字頻率合成

    UG-475:評(píng)估采用14DAC的AD9912 1 GSPS直接數(shù)字頻率合成
    發(fā)表于 05-27 08:43 ?7次下載
    UG-475:評(píng)估采用<b class='flag-5'>14</b><b class='flag-5'>位</b><b class='flag-5'>DAC</b>的AD9912 1 <b class='flag-5'>GSPS</b><b class='flag-5'>直接</b>數(shù)字頻率<b class='flag-5'>合成</b>器

    AD9164 16、12 GSPS、RF DAC直接數(shù)字頻率合成技術(shù)手冊(cè)

    AD9164是一款高性能16數(shù)模轉(zhuǎn)換器(DAC)和直接數(shù)字頻率合成器(DDS),支持高達(dá)6 GSPS的更新速率。
    的頭像 發(fā)表于 04-30 17:04 ?199次閱讀
    AD9164 16<b class='flag-5'>位</b>、12 <b class='flag-5'>GSPS</b>、<b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>和<b class='flag-5'>直接</b>數(shù)字頻率<b class='flag-5'>合成</b>器<b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>

    MAX5882 14、4.6Gsps電纜下行RF直接合成DAC技術(shù)手冊(cè)

    MAX5882為14、4.6Gsps數(shù)/模轉(zhuǎn)換器(DAC),將電纜調(diào)制解調(diào)器終端(CMTS)和EQAM設(shè)備的多載波正交調(diào)幅(QAM)信號(hào)
    的頭像 發(fā)表于 05-06 09:33 ?83次閱讀
    <b class='flag-5'>MAX</b>5882 <b class='flag-5'>14</b><b class='flag-5'>位</b>、4.6<b class='flag-5'>Gsps</b>電纜下行<b class='flag-5'>RF</b><b class='flag-5'>直接合成</b><b class='flag-5'>DAC</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊(cè)</b>