chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence擴(kuò)展全新Virtuoso平臺(tái),提供優(yōu)化系統(tǒng)設(shè)計(jì)并支持5nm及仿真驅(qū)動(dòng)布線

西西 ? 作者:廠商供稿 ? 2018-04-11 16:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

中國(guó)上海,2018年 4月 11日– 楷登電子(美國(guó) Cadence公司,NASDAQ: CDNS)今日正式發(fā)布Cadence? Virtuoso?定制 IC設(shè)計(jì)平臺(tái)的技術(shù)升級(jí)和擴(kuò)展,進(jìn)一步提高電子系統(tǒng)和 IC設(shè)計(jì)的生產(chǎn)力。新技術(shù)涉及Virtuoso 系列幾乎所有產(chǎn)品,旨在為系統(tǒng)工程師提供更穩(wěn)健的設(shè)計(jì)環(huán)境和生態(tài)系統(tǒng),助其實(shí)現(xiàn)并分析復(fù)雜芯片、封裝、電路板和系統(tǒng)。

增強(qiáng)版 Virtuoso系統(tǒng)設(shè)計(jì)平臺(tái)

Virtuoso平臺(tái) 2018全新內(nèi)容中,最重要的是去年發(fā)布且榮獲獎(jiǎng)項(xiàng)的 Virtuoso System Design Platform,基于全面升級(jí)和擴(kuò)展的Virtuoso系統(tǒng)設(shè)計(jì)平臺(tái),設(shè)計(jì)師可以無(wú)縫編輯并分析最復(fù)雜的異構(gòu)系統(tǒng)。封裝、光電、IC模擬與 RF工程師皆可在同一個(gè)平臺(tái)上操作并充分使用 Virtuoso平臺(tái)深具信任的完整設(shè)計(jì)應(yīng)用。

新系統(tǒng)設(shè)計(jì)環(huán)境的核心是集合了多項(xiàng)新技術(shù)允許設(shè)計(jì)師在同一平臺(tái)下對(duì)不同工藝不同技術(shù)的設(shè)計(jì)進(jìn)行同步編輯。同時(shí)該系統(tǒng)設(shè)計(jì)平臺(tái)與 Cadence SIP Layout方案以及Sigrity? 分析技術(shù)實(shí)現(xiàn)無(wú)縫互聯(lián),為設(shè)計(jì)師提供完整的“芯片至電路板”設(shè)計(jì)工具。

Virtuoso高階節(jié)點(diǎn)設(shè)計(jì)與布局

全新發(fā)布的Virtuoso 平臺(tái)中,Cadence采用了創(chuàng)新的高階節(jié)點(diǎn)技術(shù),實(shí)現(xiàn)從 22nm 到 5nm所有工藝的設(shè)計(jì)加速。通過(guò)與領(lǐng)先代工廠、生態(tài)系統(tǒng)合作伙伴及客戶(hù)的緊密合作,Cadence研發(fā)出可以利用創(chuàng)新方法自動(dòng)管理工藝復(fù)雜度的先進(jìn)技術(shù),幫助設(shè)計(jì)師更加專(zhuān)注于設(shè)計(jì)目標(biāo)。在電路設(shè)計(jì)和分析方面,針對(duì)FinFET 設(shè)計(jì)開(kāi)發(fā)的先進(jìn)統(tǒng)計(jì)算法可以在設(shè)計(jì)早期發(fā)現(xiàn)工藝參量變化引起的電路性能波動(dòng),將工藝參量變化對(duì)設(shè)計(jì)影響的分析時(shí)間減少約20%。

布局設(shè)計(jì)方面,一種獨(dú)特的多網(wǎng)格系統(tǒng)可以提取最新7nm 和5nm 工藝的復(fù)雜設(shè)計(jì)規(guī)則,同時(shí)允許設(shè)計(jì)師增加布局和布線技術(shù)的使用,大幅提升布局設(shè)計(jì)的生產(chǎn)力。在7nm 節(jié)點(diǎn)下,上述優(yōu)化可將布局工作量減少3 倍以上。

Virtuoso先進(jìn)設(shè)計(jì)方法學(xué)與自動(dòng)化

Cadence研發(fā)了多項(xiàng)提升模擬設(shè)計(jì)和分析的技術(shù)。通過(guò)與Cadence Spectre?電路仿真器集成,并采用先進(jìn)分析技術(shù)減少設(shè)計(jì)迭代,Virtuoso模擬設(shè)計(jì)環(huán)境(ADE)的仿真吞吐量提升高達(dá) 3 倍。Virtuoso ADE Verifier也加入了專(zhuān)屬新功能,匯集了跨領(lǐng)域電氣規(guī)范,使實(shí)現(xiàn)標(biāo)準(zhǔn)合規(guī)(ISO 26262 等標(biāo)準(zhǔn))的難度降低了約 30%。

憑借保障電路完整性和性能的一系列專(zhuān)屬設(shè)計(jì)技術(shù),Virtuoso布局環(huán)境正從“電氣感知布局”進(jìn)化為業(yè)界首個(gè)“電氣和仿真驅(qū)動(dòng)”的布局方式。全新仿真驅(qū)動(dòng)布局可以解決關(guān)鍵電路和高階節(jié)點(diǎn)設(shè)計(jì)中的許多電遷移(EM)和寄生問(wèn)題。為了提高布局的自動(dòng)化水平,新環(huán)境加入了多項(xiàng)針對(duì)層次化版圖規(guī)劃的突破性技術(shù),以及全新的布局和布線自動(dòng)化技術(shù),大幅提高布局設(shè)計(jì)生產(chǎn)力,并縮短布局時(shí)間。

鑒于當(dāng)今芯片的復(fù)雜程度愈演愈烈,其中一個(gè)很大的設(shè)計(jì)難題是如何將布局任務(wù)在設(shè)計(jì)團(tuán)隊(duì)間進(jìn)行合理分配。增強(qiáng)版Virtuoso 平臺(tái)加入了創(chuàng)新的并行實(shí)時(shí)團(tuán)隊(duì)設(shè)計(jì)編輯功能,允許團(tuán)隊(duì)對(duì)布局任務(wù)進(jìn)行分配并探索各種假設(shè)情形。這一功能對(duì)設(shè)計(jì)規(guī)則檢查(DRC)的修改、芯片完成和人工布線都十分有用。

Cadence預(yù)計(jì),電氣驅(qū)動(dòng)布線和走線編輯、實(shí)時(shí)設(shè)計(jì)編輯與革命性設(shè)計(jì)規(guī)劃技術(shù)的全新布局環(huán)境可以將生產(chǎn)力提升達(dá) 50%。

“在Bosch,當(dāng)我們?cè)O(shè)計(jì)關(guān)鍵任務(wù)的系統(tǒng)時(shí),可靠性是我們的第一考量。我們對(duì)EDA 工具的要求是,其不僅能幫助我們的工程師高效地設(shè)計(jì)、分析、布排電路,達(dá)到可靠性標(biāo)準(zhǔn),而且還不能拖累項(xiàng)目的整體生產(chǎn)力,”Bosch公司 EDA 高級(jí)項(xiàng)目經(jīng)理G?ran Jerke 表示。“通過(guò)與Cadence 的長(zhǎng)期合作,我們?cè)谶^(guò)去的電氣感知布局和最新的電氣驅(qū)動(dòng)布局方面都取得了寶貴成果?!?/p>

“我們的目標(biāo)是向客戶(hù)提供最完整的解決方案,通過(guò)貫通芯片、封裝、模組和電路板等各設(shè)計(jì)領(lǐng)域的無(wú)縫互聯(lián)流程,幫助客戶(hù)更好地設(shè)計(jì)并驗(yàn)證包括模擬、混合信號(hào)、RF和光電產(chǎn)品在內(nèi)的各種異構(gòu)系統(tǒng),” Cadence 公司資深副總裁兼定制IC 和PCB 事業(yè)部總經(jīng)理Tom Beckley 表示?!叭耉irtuoso平臺(tái)是在大獲成功的Virtuoso 電氣感知設(shè)計(jì)布局套件基礎(chǔ)之上開(kāi)發(fā)而成的,它突破性的分析功能與電氣驅(qū)動(dòng)布局功能可以提升設(shè)計(jì)實(shí)現(xiàn)的可靠性。此外,它還能支持包括5nm 節(jié)點(diǎn)在內(nèi)的最先進(jìn)工藝技術(shù)。通過(guò)與領(lǐng)先代工廠、生態(tài)系統(tǒng)合作伙伴和客戶(hù)展開(kāi)合作,我們成功實(shí)現(xiàn)了定制和仿真設(shè)計(jì)方法學(xué)的大幅增強(qiáng)?!?/p>

關(guān)于楷登電子 Cadence

Cadence公司致力于推動(dòng)電子系統(tǒng)和半導(dǎo)體公司設(shè)計(jì)創(chuàng)新的終端產(chǎn)品,以改變?nèi)藗兊墓ぷ?、生活和娛?lè)方式??蛻?hù)采用 Cadence的軟件、硬件、IP和服務(wù),覆蓋從半導(dǎo)體芯片到電路板設(shè)計(jì)乃至整個(gè)系統(tǒng),幫助他們能更快速向市場(chǎng)交付產(chǎn)品。Cadence公司創(chuàng)新的“系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)” (SDE)戰(zhàn)略,將幫助客戶(hù)開(kāi)發(fā)出更具差異化的產(chǎn)品,無(wú)論是在移動(dòng)設(shè)備、消費(fèi)電子、云計(jì)算汽車(chē)電子、航空、物聯(lián)網(wǎng)、工業(yè)應(yīng)用等其他的應(yīng)用市場(chǎng)。Cadence公司同時(shí)被財(cái)富雜志評(píng)選為“全球年度最適宜工作的100家公司”之一。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Cadence
    +關(guān)注

    關(guān)注

    68

    文章

    999

    瀏覽量

    146214
  • Virtuoso
    +關(guān)注

    關(guān)注

    4

    文章

    18

    瀏覽量

    25602
  • 電路仿真器
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    3161
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    遠(yuǎn)程控制邊緣節(jié)點(diǎn)如何優(yōu)化軟件定義汽車(chē)架構(gòu)

    汽車(chē)車(chē)載網(wǎng)絡(luò)不斷發(fā)展,以支持軟件定義車(chē)輛 (SDV) 中的新功能。隨著軟件整合到更少的電子控制單元 (ECU) 中,以增強(qiáng)車(chē)輛各個(gè)平臺(tái)的可擴(kuò)展簡(jiǎn)化無(wú)線 (OTA) 更新,一種新穎的
    的頭像 發(fā)表于 10-27 17:00 ?1302次閱讀

    【產(chǎn)品介紹】Altair MotionView支持多體仿真優(yōu)化軟件

    AltairMotionView支持多體仿真優(yōu)化AltairMotionView革新了多體仿真、可視化和優(yōu)化。與AltairMotionS
    的頭像 發(fā)表于 09-19 17:02 ?607次閱讀
    【產(chǎn)品介紹】Altair MotionView<b class='flag-5'>支持</b>多體<b class='flag-5'>仿真</b>與<b class='flag-5'>優(yōu)化</b>軟件

    Cadence 借助 NVIDIA DGX SuperPOD 模型擴(kuò)展數(shù)字孿生平臺(tái)庫(kù),加速 AI 數(shù)據(jù)中心部署與運(yùn)營(yíng)

    [1]? 利用搭載 DGX GB200 系統(tǒng)的 NVIDIA DGX SuperPOD[2]?數(shù)字孿生系統(tǒng)實(shí)現(xiàn)了庫(kù)的重大擴(kuò)展 。借助 NVIDIA 高性能加速計(jì)算平臺(tái)的新模型,數(shù)據(jù)中
    的頭像 發(fā)表于 09-15 15:19 ?1247次閱讀

    API驅(qū)動(dòng)的大型電商平臺(tái)庫(kù)存優(yōu)化

    實(shí)現(xiàn)系統(tǒng)間的無(wú)縫集成和數(shù)據(jù)實(shí)時(shí)交換,為庫(kù)存優(yōu)化提供了強(qiáng)大支持。本文將逐步探討API如何驅(qū)動(dòng)庫(kù)存優(yōu)化
    的頭像 發(fā)表于 07-15 14:42 ?366次閱讀
    API<b class='flag-5'>驅(qū)動(dòng)</b>的大型電商<b class='flag-5'>平臺(tái)</b>庫(kù)存<b class='flag-5'>優(yōu)化</b>

    Cadence推出Cerebrus AI Studio

    為了滿(mǎn)足高復(fù)雜度半導(dǎo)體芯片設(shè)計(jì)中面臨的時(shí)間節(jié)點(diǎn)緊迫、設(shè)計(jì)目標(biāo)極具挑戰(zhàn)性以及設(shè)計(jì)專(zhuān)家短缺等諸多挑戰(zhàn),Cadence 推出 Cadence Cerebrus AI Studio。這是業(yè)界首個(gè)支持代理式 AI 的多模塊、多用戶(hù)設(shè)計(jì)
    的頭像 發(fā)表于 07-07 16:12 ?859次閱讀

    EDA是什么,有哪些方面

    。 嵌入式系統(tǒng)設(shè)計(jì):支持硬件/軟件協(xié)同設(shè)計(jì)、實(shí)時(shí)性能分析,加速嵌入式產(chǎn)品開(kāi)發(fā)。 三、技術(shù)特點(diǎn)與優(yōu)勢(shì) 高效性:自動(dòng)化處理繁瑣任務(wù)(如布線、仿真),縮短設(shè)計(jì)周期,例如將數(shù)月的設(shè)計(jì)時(shí)間壓縮至
    發(fā)表于 06-23 07:59

    Romax Nexus:賦能高端裝備傳動(dòng)系統(tǒng)仿真利器

    仿真帶來(lái)的誤差。 集成化設(shè)計(jì)環(huán)境 Romax Nexus提供從概念設(shè)計(jì)到詳細(xì)優(yōu)化的全流程支持,包括參數(shù)化建模、自動(dòng)化腳本、DOE(實(shí)驗(yàn)設(shè)計(jì))和拓?fù)?b class='flag-5'>優(yōu)
    發(fā)表于 06-18 17:31

    Cadence SPB OrCAD Allegro24.1安裝包

    Cadence SPB(Silicon Package Board)是一套電子設(shè)計(jì)自動(dòng)化(EDA)軟件套件,主要用于集成電路、封裝和PCB的設(shè)計(jì)、仿真和驗(yàn)證。它提供了一整套從設(shè)計(jì)到生產(chǎn)的工具,
    發(fā)表于 05-22 16:45 ?28次下載

    Cadence UCIe IP在Samsung Foundry的5nm汽車(chē)工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車(chē)工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車(chē)規(guī)級(jí) IP 解決方案?的承諾,可滿(mǎn)足新一代汽
    的頭像 發(fā)表于 04-16 10:17 ?756次閱讀
    <b class='flag-5'>Cadence</b> UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車(chē)工藝上實(shí)現(xiàn)流片成功

    AI驅(qū)動(dòng)半導(dǎo)體與系統(tǒng)設(shè)計(jì) Cadence開(kāi)啟設(shè)計(jì)智能化新時(shí)代

    近日,楷登電子(Cadence)亞太區(qū)資深技術(shù)總監(jiān)張永專(zhuān)先生受邀于上海參加了 SEMICON CHINA 2025,并發(fā)表了題為《AI 驅(qū)動(dòng)半導(dǎo)體與系統(tǒng)設(shè)計(jì)》的演講。他從 EDA 企業(yè)視角出發(fā),深入
    的頭像 發(fā)表于 03-31 18:26 ?1433次閱讀
    AI<b class='flag-5'>驅(qū)動(dòng)</b>半導(dǎo)體與<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì) <b class='flag-5'>Cadence</b>開(kāi)啟設(shè)計(jì)智能化新時(shí)代

    芯來(lái)科技攜手芯芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺(tái)

    專(zhuān)業(yè)RISC-V處理器IP及解決方案公司芯來(lái)科技與杭州芯芒科技深入合作,共同研發(fā)推出芯來(lái)全系列RISC-V CPU系統(tǒng)仿真平臺(tái)。幫助下游SoC和產(chǎn)品開(kāi)發(fā)團(tuán)隊(duì)基于該仿真平臺(tái)快速構(gòu)建從芯片核心架構(gòu)、整
    的頭像 發(fā)表于 03-19 14:36 ?1372次閱讀

    聯(lián)發(fā)科采用AI驅(qū)動(dòng)Cadence工具加速2nm芯片設(shè)計(jì)

    近日,全球知名的EDA(電子設(shè)計(jì)自動(dòng)化)大廠Cadence宣布了一項(xiàng)重要合作成果:聯(lián)發(fā)科(MediaTek)已選擇采用其人工智能驅(qū)動(dòng)Cadence Virtuoso Studio和S
    的頭像 發(fā)表于 02-05 15:22 ?992次閱讀

    模擬IC設(shè)計(jì)中Spectre和HSPICE仿真工具的起源、差別和優(yōu)劣勢(shì)

    。Spectre的優(yōu)勢(shì)在于其圖形界面(GUI)與Cadence的EDA平臺(tái)(如Virtuoso)的無(wú)縫集成,使得設(shè)計(jì)人員能夠更直觀地完成
    的頭像 發(fā)表于 01-03 13:43 ?3084次閱讀

    消息稱(chēng)臺(tái)積電3nm、5nm和CoWoS工藝漲價(jià),即日起效!

    )計(jì)劃從2025年1月起對(duì)3nm、5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對(duì)3nm、5nm等先進(jìn)制程技術(shù)訂單漲價(jià),漲幅在3%到8
    的頭像 發(fā)表于 01-03 10:35 ?1023次閱讀

    仿真系統(tǒng)的性能優(yōu)化技巧

    在現(xiàn)代工業(yè)和科學(xué)研究中,仿真系統(tǒng)扮演著越來(lái)越重要的角色。它們不僅能夠幫助我們預(yù)測(cè)復(fù)雜系統(tǒng)的行為,還能在沒(méi)有實(shí)際物理原型的情況下進(jìn)行實(shí)驗(yàn)和測(cè)試。然而,隨著仿真模型的復(fù)雜度增加,性能
    的頭像 發(fā)表于 12-19 14:47 ?4085次閱讀