聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
Xilinx
+關(guān)注
關(guān)注
73文章
2192瀏覽量
129827 -
Zynq
+關(guān)注
關(guān)注
10文章
625瀏覽量
49209
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
基于AXI DMA IP核的DDR數(shù)據(jù)存儲(chǔ)與PS端讀取
添加Zynq Processing System IP核,配置DDR控制器和時(shí)鐘。7000系列的Zynq可以參考正點(diǎn)原子DMA回環(huán)測(cè)試設(shè)置。
Video Processing Subsystem與HDMI示例設(shè)計(jì)
在撰寫本文時(shí),HDMI Transmitter Subsystem IP 核與 Video Processing Subsystem IP 核均有多個(gè)示例設(shè)計(jì)可供使用,但并沒(méi)有演示將兩者功能結(jié)合在一起來(lái)使用的設(shè)計(jì)。
ZYNQ PS與PL數(shù)據(jù)交互方式
ZYNQ SoC 的 PS (Processing System) 和 PL (Programmable Logic) 之間的數(shù)據(jù)交互是系統(tǒng)設(shè)計(jì)的核心。
請(qǐng)問(wèn)platform_mem_desc[ ] 數(shù)組有什么作用???
struct mem_desc platform_mem_desc[] = {
{0x00000000, 0x80000000, 0x00000000, DEVICE_MEM
發(fā)表于 10-13 06:17
Zynq7100 BSP移植,MSH終端不能正確顯示是為什么?
由于新版本的RT Thread的BSP不再提供Zynq7000的支持。所以同事從RT Thread(4.0.3)中的Zynq7000移植了一份Zynq 7100的BSP。但是MSH終端和串口輸出
發(fā)表于 09-19 06:26
fpga開發(fā)板 璞致ZYNQ 7000 系列之 PZ7035/PZ7045/PZ7100-FH 核心板與開發(fā)板用戶手冊(cè)
本文介紹了Xilinx Zynq-7000系列可擴(kuò)展處理平臺(tái)及其開發(fā)板應(yīng)用。Zynq-7000采用雙核ARM Cortex-A9處理器與28nm FPGA架構(gòu),支持高性能嵌入式開發(fā)。開發(fā)板采用核心板
Zynq-7000 SoC與7系列設(shè)備內(nèi)存接口解決方案數(shù)據(jù)手冊(cè)
關(guān)于 AMD/Xilinx 7系列FPGA存儲(chǔ)器接口解決方案(UG586) 的用戶指南,其主要內(nèi)容和技術(shù)要點(diǎn)可概括如下:1. 文檔定位與核心內(nèi)容定位:該文檔是7系列FPGA中存儲(chǔ)接口控制器的官方技術(shù)手冊(cè),適用于使用LogiCORE IP核(如DDR3/DDR2 SDRAM、RLDRAM II、QDRII+)進(jìn)行存儲(chǔ)器接口設(shè)計(jì)26。核心功能:IP核配置與時(shí)序:詳細(xì)說(shuō)明Xilinx MIG(Memory Interface Generator)IP核的使用方法,包括信號(hào)定義、時(shí)序約束、物理層(PHY
發(fā)表于 07-28 16:17
?3次下載
CH367連接zynq問(wèn)題
通過(guò)四線SPI連接CH367和zynq時(shí),CH367使用CH367StreamSPI函數(shù)設(shè)置為四線模式,然后設(shè)置SDI為MISO,SDX為MOSI,SCS和SCL為片選和時(shí)鐘
發(fā)表于 07-03 10:10
Zynq7000處理器的配置詳解
添加好ZYNQ7 Processing System IP核后,需要對(duì)其進(jìn)行配置,雙擊彈出如下窗口。綠色部分表示ZYNQ PS部分中可配置的項(xiàng)目,可以雙擊轉(zhuǎn)向相應(yīng)的設(shè)置界面,也可以直接在左邊的導(dǎo)航列表中選擇。
從零開始馴服Linux(一):ZYNQ-Linux啟動(dòng)文件構(gòu)建全解析
碼:zdyz資料盤B盤:https://pan.baidu.com/s/1NNYDCpEkM2jd6jR69Y1mfg 提取碼:zdyz
1.2安裝ZYNQ-7000交叉編譯工具鏈編譯uboot和內(nèi)核
發(fā)表于 03-20 16:48
使用person-detection-action-recognition-0006模型運(yùn)行智能課堂C++演示遇到報(bào)錯(cuò)怎么解決?
使用以下命令運(yùn)行帶有 person-detection-action-recognition-0006 模型的智能課堂 C++ 演示:
smart_classroom_demo.exe
發(fā)表于 03-05 07:13
zynq通過(guò)什么接口去控制DLP?
我是用ZYNQ控制DLP,DLP的投影,給sensor采集。我的問(wèn)題是zynq通過(guò)什么接口去控制DLP。DLP和sensor沒(méi)有物理連接,sensor會(huì)直接拍DLP的投影
發(fā)表于 02-21 06:56
Zynq UltraScale+ MPSoC數(shù)據(jù)手冊(cè)
電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
發(fā)表于 12-30 14:37
?3次下載
基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南
電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
發(fā)表于 12-10 15:31
?39次下載

Zynq-7000 Extensible Processing Platform in Action
評(píng)論