chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR的特性分析與存儲(chǔ)原理

SwM2_ChinaAET ? 來源:未知 ? 作者:李倩 ? 2018-06-20 09:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

存儲(chǔ)原理

存儲(chǔ)原理示意圖:行選與列選信號(hào)將使存儲(chǔ)電容與外界間的傳輸電路導(dǎo)通,從而可進(jìn)行放電(讀?。┡c充電(寫入)。另外,圖中刷新放大器的設(shè)計(jì)并不固定,目前這一功能被并入讀出放大器(Sense Amplifier ,簡稱S-AMP);

DLL

延遲鎖定回路(DLL)的任務(wù)是根據(jù)外部時(shí)鐘動(dòng)態(tài)修正內(nèi)部時(shí)鐘的延遲來實(shí)現(xiàn)與外部時(shí)鐘的同步;

DLL有時(shí)鐘頻率測量法(CFM,Clock Frequency Measurement)和時(shí)鐘比較法(CC,Clock Comparator); CFM是測量外部時(shí)鐘的頻率周期,然后以此周期為延遲值控制內(nèi)部時(shí)鐘,這樣內(nèi)外時(shí)鐘正好就相差一個(gè)時(shí)鐘周期,從而實(shí)現(xiàn)同步。DLL就這樣反復(fù)測量反復(fù)控制延遲值,使內(nèi)部時(shí)鐘與外部時(shí)鐘保持同步。

CC的方法則是比較內(nèi)外部時(shí)鐘的長短,如果內(nèi)部時(shí)鐘周期短了,就將所少的延遲加到下一個(gè)內(nèi)部時(shí)鐘周期,然后再與外部時(shí)鐘做比較,若是內(nèi)部時(shí)鐘周期長了,就將多出的延遲從下一個(gè)內(nèi)部時(shí)鐘刨除,如此往復(fù),最終使內(nèi)外時(shí)鐘同步。

CFM式DLL工作圖

CC式DLL工作圖

CFM與CC各有優(yōu)缺點(diǎn),CFM的校正速度快,僅用兩個(gè)時(shí)鐘周期,但容易受到噪音干擾,如果測量失誤,則內(nèi)部的延遲就永遠(yuǎn)錯(cuò)下去。CC的優(yōu)點(diǎn)則是更穩(wěn)定可靠,如果比較失敗,延遲受影響的只是一個(gè)數(shù)據(jù),不會(huì)涉及到后面的延遲修正,但它的修正時(shí)間要比CFM長。

CK#起到觸發(fā)時(shí)鐘校準(zhǔn)的作用,由于數(shù)據(jù)是在CK的上下沿觸發(fā),造成傳輸周期縮短了一半,因此必須要保證傳輸周期的穩(wěn)定以確保數(shù)據(jù)的正確傳輸,這就要求CK的上下沿間距要有精確的控制。但因?yàn)闇囟取?a target="_blank">電阻性能的改變等原因,CK上下沿間距可能發(fā)生變化,此時(shí)預(yù)期相反的CK#就起到糾正的作用(CK上升快下降慢,CK#則是上升慢下降快)。

在寫入時(shí),以DQS的高/低電平期中部為數(shù)據(jù)周期分割點(diǎn),而不是上/下沿,但數(shù)據(jù)的接收觸發(fā)仍為DQS的上/下沿,DQS是雙向信號(hào),讀內(nèi)存時(shí),由內(nèi)存產(chǎn)生DQS的沿和數(shù)據(jù)的沿對齊,寫入內(nèi)存時(shí),由外部產(chǎn)生,DQS的中間對應(yīng)數(shù)據(jù)的沿,即此時(shí)DQS的沿對應(yīng)數(shù)據(jù)最穩(wěn)定的中間時(shí)刻;

圖形解析

SDRAM在開機(jī)時(shí)的初始化過程

讀寫操作示意圖,讀取命令與列地址一塊發(fā)出(當(dāng)WE#為低電平是即為寫命令)

非突發(fā)連續(xù)讀取模式:不采用突發(fā)傳輸而是依次單獨(dú)尋址,此時(shí)可等效于BL=1,雖然可以讓數(shù)據(jù)是連續(xù)的傳輸,但每次都要發(fā)送列地址與命令信息,控制資源占用極大。

突發(fā)連續(xù)讀取模式:只要指定起始列地址與突發(fā)長度,尋址與數(shù)據(jù)的讀取自動(dòng)進(jìn)行,而只要控制好兩段突發(fā)讀取命令的間隔周期(與BL相同)即可做到連續(xù)的突發(fā)傳輸。

讀取時(shí)預(yù)充電時(shí)序圖:圖中設(shè)定:CL=2、BL=4、tRP=2。自動(dòng)預(yù)充電時(shí)的開始時(shí)間與此圖一樣,只是沒有了單獨(dú)的預(yù)充電命令,并在發(fā)出讀取命令時(shí),A10地址線要設(shè)為高電平(允許自動(dòng)預(yù)充電)??梢娍刂坪妙A(yù)充電啟動(dòng)時(shí)間很重要,它可以在讀取操作結(jié)束后立刻進(jìn)入新行的尋址,保證運(yùn)行效率。

讀取時(shí)數(shù)據(jù)掩碼操作,DQM在兩個(gè)周期后生效,突發(fā)周期的第二筆數(shù)據(jù)被取消

寫入時(shí)數(shù)據(jù)掩碼操作,DQM立即生效,突發(fā)周期的第二筆數(shù)據(jù)被取消

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 放大器
    +關(guān)注

    關(guān)注

    145

    文章

    14216

    瀏覽量

    220105
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    740

    瀏覽量

    68080

原文標(biāo)題:【博文連載】DDR掃盲——DDR的特性分析

文章出處:【微信號(hào):ChinaAET,微信公眾號(hào):電子技術(shù)應(yīng)用ChinaAET】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR存儲(chǔ)器電源的內(nèi)存解決方案

    廉價(jià)的雙倍數(shù)據(jù)速率(DDR)內(nèi)存(以及DDR2和DDR3等后來的版本)為臺(tái)式機(jī)和筆記本電腦的工作內(nèi)存提供了支柱。通過在脈沖序列的前沿和后沿上為存儲(chǔ)器提供時(shí)鐘,
    的頭像 發(fā)表于 03-25 08:48 ?5106次閱讀
    <b class='flag-5'>DDR</b><b class='flag-5'>存儲(chǔ)</b>器電源的內(nèi)存解決方案

    DDR內(nèi)存條對比分析

    DDR內(nèi)存條經(jīng)歷了DDR內(nèi)存條、DDR2內(nèi)存條、DDR3內(nèi)存條三個(gè)時(shí)代。這里給出了DDR內(nèi)存條、DDR
    發(fā)表于 12-29 14:21 ?4442次閱讀

    基于DDR3存儲(chǔ)器的數(shù)據(jù)處理應(yīng)用

    3存儲(chǔ)器控制器從視頻處理器獲取數(shù)據(jù)并將其傳到PCI Express接口。DDR3存儲(chǔ)器接口控制器概述從零開始設(shè)計(jì)一個(gè)DDR3存儲(chǔ)器控制器是非
    發(fā)表于 05-27 05:00

    DSP--如何計(jì)算DDR存儲(chǔ)容量

    做嵌入式開發(fā)的工程師肯定都接觸過DDR,DDR就是我們常說的內(nèi)存的大小,現(xiàn)在DDR已經(jīng)發(fā)展到DDR5系列了,存儲(chǔ)容量和
    發(fā)表于 09-16 15:30

    DDR SDRAM的訪問特性

    DDR SDRAM訪問特性DDR控制器效率對比
    發(fā)表于 02-04 07:14

    檢驗(yàn)DDR, DDR2 和DDR3 SDRAM命令和協(xié)議

    不只計(jì)算機(jī)存儲(chǔ)器系統(tǒng)一直需要更大、更快、功率更低、物理尺寸更小的存儲(chǔ)器,嵌入式系統(tǒng)應(yīng)用也有類似的要求。本應(yīng)用指南介紹了邏輯分析儀在檢驗(yàn)DDR, DD
    發(fā)表于 08-06 08:29 ?81次下載

    DDR存儲(chǔ)器電氣特性驗(yàn)證

    DDR存儲(chǔ)器電氣特性驗(yàn)證  前言   幾乎每一個(gè)電子設(shè)備,從智能手機(jī)到服務(wù)器,都使用了某種形式的RAM存儲(chǔ)器。盡管閃存NAND繼續(xù)流行(由于各式各樣的消費(fèi)電子
    發(fā)表于 12-08 10:51 ?1476次閱讀

    基于FPGA的DDR2 SDRAM存儲(chǔ)器用戶接口設(shè)計(jì)

    使用功能強(qiáng)大的FPGA來實(shí)現(xiàn)一種DDR2 SDRAM存儲(chǔ)器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲(chǔ)控制器,由于該公司出產(chǎn)的這種
    發(fā)表于 01-08 18:15 ?238次下載

    基于FPGA的DDR3多端口讀寫存儲(chǔ)管理的設(shè)計(jì)與實(shí)現(xiàn)

    為了解決視頻圖形顯示系統(tǒng)中多個(gè)端口訪問DDR3的數(shù)據(jù)存儲(chǔ)沖突,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的DDR3存儲(chǔ)管理系統(tǒng)。DDR3
    發(fā)表于 11-18 18:51 ?7861次閱讀
    基于FPGA的<b class='flag-5'>DDR</b>3多端口讀寫<b class='flag-5'>存儲(chǔ)</b>管理的設(shè)計(jì)與實(shí)現(xiàn)

    介紹DRAM、FLASH和DDR技術(shù)分析和對比

    DDR=Double Data Rate雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。嚴(yán)格的說DDR應(yīng)該叫DDR SDRAM,人們習(xí)慣稱為DDR,其中,SDR
    的頭像 發(fā)表于 02-04 11:40 ?9108次閱讀

    DDR5比較DDR4有什么新特性

    DDR5相比DDR4有什么新特性?
    的頭像 發(fā)表于 01-10 14:21 ?1.1w次閱讀

    DDR5內(nèi)存和DDR4內(nèi)存差異總結(jié)

    DDR5的主要特性是芯片容量,不僅僅是更高的性能和更低的功耗,DDR5將具有改進(jìn)的命令總線效率,更好的刷新方案以及增加的存儲(chǔ)體組以獲得額外的性能。
    發(fā)表于 09-17 16:41 ?1.8w次閱讀

    PowerLab 筆記: DDR 存儲(chǔ)器無處不在!

    PowerLab 筆記: DDR 存儲(chǔ)器無處不在!
    發(fā)表于 11-07 08:07 ?0次下載
    PowerLab 筆記: <b class='flag-5'>DDR</b> <b class='flag-5'>存儲(chǔ)</b>器無處不在!

    DDR3和DDR4的技術(shù)特性對比

    摘要:本文將對DDR3和DDR4兩種內(nèi)存技術(shù)進(jìn)行詳細(xì)的比較,分析它們的技術(shù)特性、性能差異以及適用場景。通過對比這兩種內(nèi)存技術(shù),為讀者在購買和使用內(nèi)存產(chǎn)品時(shí)提供參考依據(jù)。
    發(fā)表于 09-27 17:42 ?5260次閱讀

    DDR4的基本概念和特性

    DDR4,即第四代雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(Double Data Rate Synchronous Dynamic Random Access Memory),是計(jì)算機(jī)內(nèi)存技術(shù)的一個(gè)重要
    的頭像 發(fā)表于 09-04 11:43 ?8044次閱讀