chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

?CDC5801A低抖動時鐘倍頻/分頻器技術(shù)文檔總結(jié)

科技綠洲 ? 2025-09-19 14:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

CDC5801A器件提供從單端參考時鐘 (REFCLK) 到差分輸出對 (CLKOUT/CLKOUTB) 的時鐘乘法和分頻。乘法和分頻端子 (MULT/DIV0:1) 提供倍頻比和分頻比選擇,生成 12.5 MHz 至 500 MHz 的 CLKOUT/CLOUTKB 頻率,時鐘輸入基準(zhǔn) (REFCLK) 范圍為 19 MHz 至 125 MHz。

實施的相位對齊器通過將需要對齊的時鐘饋送到 DLYCTRL 和 LEADLAG 端子,提供了在 CLKOUT/CLKOUTB 和 REFCLK 或系統(tǒng)中的任何其他 CLK 之間進(jìn)行相位對齊(零延遲)的可能性。
*附件:cdc5801a.pdf

相位對準(zhǔn)器還允許用戶以 2.6 mUI(單位間隔)的步長延遲或推進(jìn) CLKOUT/CLKOUTB。對于DLYCTRL端子上的每個上升沿,只要LEADLAG端子上存在低電平,輸出時鐘就會延遲2.6 mUI步長。同樣,對于DLYCTRL端子上的每個上升沿,只要LEADLAG端子上存在高電平,輸出時鐘就會提前2.6 mUI步長。該CDC5801A具有故障安全上電初始化狀態(tài)機(jī),支持在所有上電條件下正常運(yùn)行。由于REFCLK和CLKOUT/CLKOUTB之間的相位在上電后是隨機(jī)的,因此應(yīng)用可以在上電時實現(xiàn)自校準(zhǔn)例程,以產(chǎn)生特定的相位起始位置,然后再使用DLYCTRL端子上的時鐘對固定延遲進(jìn)行編程。

根據(jù)模式端子 (P0:2) 的選擇,該器件充當(dāng)旁路相位對準(zhǔn)器的乘法器(4、6 或 8),或作為具有可編程延遲和相位對準(zhǔn)器功能的乘法器或分頻器。通過選擇端子 (P0:2),用戶還可以繞過相位對準(zhǔn)器和 PLL(測試模式),直接在 CLKOUT/CLKOUTB 端子上輸出 REFCLK。通過 P0:2 端子,輸出可以處于高阻抗?fàn)顟B(tài)。該器件具有另一個獨(dú)特的功能,即能夠通過改變 V 上的電壓來在 REFCLK 端子上的寬電壓帶下工作DDREF 終端。

該CDC5801A具有故障安全上電初始化狀態(tài)機(jī),支持在所有上電條件下正常運(yùn)行。

CDC5801A器件的特點(diǎn)是在 –40°C 至 85°C 的自由空氣溫度下運(yùn)行。

特性

  • 低抖動時鐘乘法器乘以 x4、x6、x8。輸入頻率范圍(19 MHz 至 125 MHz)。支持150 MHz至500 MHz的輸出頻率
  • 故障安全上電初始化
  • 低抖動時鐘分頻器 /2、/3、/4。輸入頻率范圍(50 MHz 至 125 MHz)。支持12.5 MHz至62.5 MHz的輸出頻率范圍
  • 2.6 mUI 可編程雙向延遲步長
  • 500 MHz時典型8 ps相位抖動(12 kHz至20 MHz)
  • 500 MHz時典型值為2.1 ps RMS周期抖動(整個頻段)
  • 一個單端輸入和一個差分輸出對
  • 輸出可驅(qū)動LVPECL、LVDS和LVTTL
  • 三種電源工作模式,可最大限度地降低功耗
  • 低功耗(500 MHz 時典型值為 200 mW)
  • 采用收縮小外形封裝 (DBQ) 封裝
  • PLL 無需外部元件
  • 擴(kuò)頻時鐘跟蹤能力可降低 EMI
  • 應(yīng)用:視頻圖形、游戲產(chǎn)品、數(shù)據(jù)通信、電信
  • 接受 REFCLK 端子的 LVCMOS、LVTTL 輸入
  • 通過對適當(dāng)?shù)?V 進(jìn)行編程,在 REFCLK 端子上接受其他單端信號電平DDREF電壓電平(例如,HSTL 1.5,如果VDD參考 = 1.6 V)
  • 支持 -40°C 至 85°C 的工業(yè)溫度范圍

參數(shù)

image.png
?1. 產(chǎn)品概述?
CDC5801A是德州儀器(TI)推出的高性能時鐘管理芯片,具備以下核心功能:

  • ?時鐘倍頻?:支持×4、×6、×8倍頻,輸入頻率19 MHz至125 MHz,輸出頻率150 MHz至500 MHz。
  • ?時鐘分頻?:支持÷2、÷3、÷4分頻,輸入頻率50 MHz至125 MHz,輸出頻率12.5 MHz至62.5 MHz。
  • ?可編程延遲與相位對齊?:提供2.6 mUI步長的雙向延遲調(diào)節(jié),典型相位抖動低至8 ps(12 kHz–20 MHz頻段)。

?2. 關(guān)鍵特性?

  • ?低功耗設(shè)計?:典型功耗200 mW(500 MHz時),支持三種省電模式。
  • ?接口兼容性?:支持LVCMOS、LVTTL、LVPECL、LVDS等多種電平標(biāo)準(zhǔn)。
  • ?工業(yè)級溫度范圍?:-40°C至85°C,適用于嚴(yán)苛環(huán)境。
  • ?封裝形式?:24引腳SSOP(DBQ)封裝,無需外部元件。

?3. 功能模式?
通過控制引腳(P0-P2)可配置以下工作模式:

  • ?倍頻/分頻模式?:帶相位對齊和可編程延遲(P0:2=000或001)。
  • ?純倍頻模式?:繞過相位對齊器以降低抖動(P0:2=100)。
  • ?測試模式?:直接輸出參考時鐘(P0:2=110)。
  • ?高阻模式?:關(guān)閉輸出(P0:2=01X)。

?4. 電氣特性?

  • ?抖動性能?:
    • 倍頻模式(500 MHz):典型RMS周期抖動2.1 ps。
    • 分頻模式(62.5 MHz):典型RMS周期抖動6.5 ps。
  • ?時序參數(shù)?:
    • 啟動時間(PWRDNB↑至穩(wěn)定輸出):典型100 μs。
    • 時鐘禁用響應(yīng)時間(STOPB↓):≤5 ns。

?5. 應(yīng)用場景?

  • 視頻圖形處理、游戲設(shè)備
  • 數(shù)據(jù)通信(Datacom)與電信(Telecom)系統(tǒng)
  • 需要低抖動時鐘同步的工業(yè)設(shè)備

?6. 設(shè)計支持?

  • 提供功能框圖、時序圖及典型應(yīng)用電路(如多時鐘相位對齊方案)。
  • 詳細(xì)引腳定義與真值表(如DLYCTRL/LEADLAG控制延遲方向)。

?7. 生產(chǎn)與可靠性?

  • 符合TI標(biāo)準(zhǔn)質(zhì)保條款,生產(chǎn)數(shù)據(jù)截至文檔發(fā)布日有效。
  • 絕對最大額定值:供電電壓-0.5V至4V,工作溫度-40°C至85°C。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    526

    瀏覽量

    51930
  • 編程
    +關(guān)注

    關(guān)注

    89

    文章

    3704

    瀏覽量

    96245
  • 高電平
    +關(guān)注

    關(guān)注

    6

    文章

    224

    瀏覽量

    22522
  • 時鐘輸入
    +關(guān)注

    關(guān)注

    0

    文章

    7

    瀏覽量

    2071
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于FPGA的任意分頻器設(shè)計

    這種方式只消耗不多的邏輯單元就可以達(dá)到對時鐘的操作目的。2、整數(shù)倍分頻器的設(shè)計2.1 偶數(shù)倍分頻 偶數(shù)倍分頻器的實現(xiàn)非常簡單,只需要一個計數(shù)
    發(fā)表于 06-19 16:15

    抖動高精度時鐘發(fā)生器MAX3625B相關(guān)資料分享

    倍頻來產(chǎn)生用于以太網(wǎng),10G光纖通道,和其他網(wǎng)絡(luò)應(yīng)用工作的高頻率的時鐘輸出。Maxim專有的PLL設(shè)計具有超低抖動和優(yōu)異的電源噪聲抑制,最大限度地減少對網(wǎng)絡(luò)設(shè)備的設(shè)計風(fēng)險。該MAX3625B有三個LVPECL輸出??蛇x擇的輸出
    發(fā)表于 05-18 07:39

    將系統(tǒng)的時鐘分頻器系數(shù)以及PLL的倍頻系數(shù)配置好

    基于特定的開發(fā)板上的時鐘策略:倍頻/分頻系數(shù)需要在使能 PLL 之前進(jìn)行配置,所以需要在 Open PLL 之前將所有系統(tǒng)的時鐘分頻器系數(shù)以
    發(fā)表于 08-23 09:12

    供數(shù)字時鐘使用的+5000分頻器電路

    供數(shù)字時鐘使用的+5000分頻器電路
    發(fā)表于 01-13 20:07 ?1813次閱讀
    供數(shù)字<b class='flag-5'>時鐘</b>使用的+5000<b class='flag-5'>分頻器</b>電路

    應(yīng)用于倍頻電路的預(yù)置可逆分頻器設(shè)計

    分析了應(yīng)用于倍頻電路的預(yù)置可逆分頻器的工作原理,推導(dǎo)了觸發(fā)的驅(qū)動函數(shù)。并建立了基于simulink 和FPGA 的分頻器模型,實驗結(jié)果表明分頻器
    發(fā)表于 08-17 16:50 ?2328次閱讀
    應(yīng)用于<b class='flag-5'>倍頻</b>電路的預(yù)置可逆<b class='flag-5'>分頻器</b>設(shè)計

    ADI發(fā)布新款時鐘緩沖分頻器IC AD9508

    ADI最近發(fā)布了一款時鐘緩沖分頻器IC(集成電路)AD9508,該電路結(jié)合了高速、極低抖動(12 kHz至20 MHz頻段為41 fs)及可選
    發(fā)表于 02-21 11:31 ?4845次閱讀
    ADI發(fā)布新款<b class='flag-5'>時鐘</b>緩沖<b class='flag-5'>器</b>和<b class='flag-5'>分頻器</b>IC AD9508

    利用FPGA技術(shù)實現(xiàn)各類分頻器的設(shè)計

    分頻器是FPGA設(shè)計中使用頻率非常高的基本單元之一。盡管目前在大部分設(shè)計中還廣泛使用集成鎖相環(huán)(如altera的PLL,Xilinx的DLL)來進(jìn)行時鐘分頻、倍頻以及相移設(shè)計,但是,
    的頭像 發(fā)表于 08-07 08:00 ?1w次閱讀
    利用FPGA<b class='flag-5'>技術(shù)</b>實現(xiàn)各類<b class='flag-5'>分頻器</b>的設(shè)計

    倍頻器分頻器的主要作用

    倍頻器分頻器是兩種常見的頻率轉(zhuǎn)換電路,它們的用途有一定的不同之處。
    的頭像 發(fā)表于 07-14 09:27 ?2544次閱讀

    FPGA學(xué)習(xí)-分頻器設(shè)計

    分頻器設(shè)計 一:分頻器概念 板載時鐘往往 是 有限個( 50MHZ/100MHZ/24MHZ/60MHZ… ),如果在設(shè)計中需要其他時鐘時,板載時鐘
    的頭像 發(fā)表于 11-03 15:55 ?2948次閱讀
    FPGA學(xué)習(xí)-<b class='flag-5'>分頻器</b>設(shè)計

    ?CDC6C-Q1低功耗LVCMOS輸出BAW振蕩技術(shù)文檔總結(jié)

    德州儀器 (TI) 的高精度體聲波 (BAW) 微諧振技術(shù)直接集成到封裝中,可實現(xiàn)抖動時鐘電路。BAW 與其他硅基制造工藝一樣,完全在
    的頭像 發(fā)表于 09-10 10:42 ?461次閱讀
    ?<b class='flag-5'>CDC</b>6C-Q1低功耗LVCMOS輸出BAW振蕩<b class='flag-5'>器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    CDC6C 低功耗、抖動、體聲波 (BAW)、固定頻率 LVCMOS 振蕩技術(shù)文檔總結(jié)

    德州儀器 (TI) 的高精度體聲波 (BAW) 微諧振技術(shù)直接集成到封裝中,可實現(xiàn)抖動時鐘電路。BAW 與其他硅基制造工藝一樣,完全在
    的頭像 發(fā)表于 09-10 11:28 ?538次閱讀
    <b class='flag-5'>CDC</b>6C 低功耗、<b class='flag-5'>低</b><b class='flag-5'>抖動</b>、體聲波 (BAW)、固定頻率 LVCMOS 振蕩<b class='flag-5'>器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ?LMX1204 低噪聲高頻 JESD 緩沖/乘法器/分頻器技術(shù)文檔總結(jié)

    該器件的高頻能力和極低抖動,是時鐘精度、高頻數(shù)據(jù)轉(zhuǎn)換的絕佳方法,而不會降低信噪比。四個高頻時鐘輸出中的每一個,以及具有更大分頻器范圍的附加
    的頭像 發(fā)表于 09-11 11:03 ?495次閱讀
    ?LMX1204 低噪聲高頻 JESD 緩沖<b class='flag-5'>器</b>/乘法器/<b class='flag-5'>分頻器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ?CDCLVD1213 1:4附加抖動LVDS緩沖分頻器 技術(shù)文檔摘要

    CDCLVD1213時鐘緩沖將輸入時鐘分配給4對差分LVDS 時鐘輸出具有附加抖動,用于
    的頭像 發(fā)表于 09-16 13:53 ?445次閱讀
    ?CDCLVD1213 1:4<b class='flag-5'>低</b>附加<b class='flag-5'>抖動</b>LVDS緩沖<b class='flag-5'>器</b>帶<b class='flag-5'>分頻器</b> <b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b>摘要

    ?CDC7005高性能時鐘合成器與抖動清除技術(shù)文檔總結(jié)

    CDC7005是一款高性能、低相位噪聲和偏斜時鐘同步抖動清除,可將壓控晶體振蕩
    的頭像 發(fā)表于 09-22 13:53 ?368次閱讀
    ?<b class='flag-5'>CDC</b>7005高性能<b class='flag-5'>時鐘</b>合成器與<b class='flag-5'>抖動</b>清除<b class='flag-5'>器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ?CDC2536 鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)?

    CDC2536是一款高性能、偏斜、抖動時鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 將時鐘輸出信號
    的頭像 發(fā)表于 09-24 14:10 ?401次閱讀
    ?<b class='flag-5'>CDC</b>2536 鎖相環(huán)<b class='flag-5'>時鐘驅(qū)動器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>?