chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MS1023、SN65LV1023A串化器與MS1224、SN65LV1224B解串器應(yīng)用

網(wǎng)絡(luò)、工控、汽車接口技術(shù)分享 ? 來源:網(wǎng)絡(luò)、工控、汽車接口技 ? 作者:網(wǎng)絡(luò)、工控、汽車 ? 2025-10-20 14:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SN65LV1023A、SN65LV1224B為TI公司推出的基于BLVDS技術(shù)的串化與解串器,替代已經(jīng)停產(chǎn)的DS90LV1023E、DS90LV1224E套片。

MS1023與MS1224是瑞盟公司基于BLVDS SerDes技術(shù)推出的并串/串并轉(zhuǎn)換器,MS1023能夠Pin to Pin替代DS90LV1023E、SN65LV1023A,MS1224 Pin to Pin替代DS90LV1224E、SN65LV1224B!但有關(guān)MS1023、MS1224應(yīng)用文章稀缺,瑞盟未提供“用戶應(yīng)用手冊(cè)”,今天就MS1023、MS1224應(yīng)用做簡(jiǎn)單分享,歡迎開發(fā)及應(yīng)用工程師積極交流。

wKgZPGj11RuAb4eFAAAgaFdK7Do485.png

MS1023 串化器和 MS1224解串器是一對(duì) 10bit并串/串并轉(zhuǎn)換芯片,用于在 LVDS差分底板上傳輸和接收10MHz-80MHz的并行速率的串行數(shù)據(jù)。起始/停止位加載后,轉(zhuǎn)換為負(fù)載編碼輸出,串行數(shù)據(jù)速率120Mbps-960Mbps。上電時(shí),這一對(duì)芯片可通過內(nèi)部產(chǎn)生的 SYNC樣本信號(hào)同步模式進(jìn)行初始化或者解串器與隨機(jī)數(shù)據(jù)同步。通過使用同步模式,解串器可在特定的、更短的時(shí)間參數(shù)內(nèi)建立鎖定。

關(guān)于SYNC同步:

快速同步模式:SYNC樣本信號(hào)傳輸與否由串化器的SYNC1和SYNC2輸入決定。在SYNC1或SYNC2保持高電平至少6T(T=1個(gè)Refclk周期)后,SYNC模式在串行線上生成1026T。在這個(gè)1026周期的SYNC模式傳輸期間,不需要SYNC1或SYNC2保持高電平。

當(dāng)連續(xù)收到有效的SYNC1或SYNC2脈沖(時(shí)間寬度超過6個(gè)時(shí)鐘周期),SYNC樣本信號(hào)將會(huì)發(fā)送由6個(gè)1和6個(gè)0組成特定的SYNC樣本信號(hào)。當(dāng)MS1224解串器在LVDS輸入上檢測(cè)到邊沿傳輸, PLL鎖定來自串化器的SYNC樣本信號(hào),此時(shí)LOCK由高轉(zhuǎn)為低電平,解串器輸出開始恢復(fù)輸入的LVDS數(shù)據(jù)。

隨機(jī)同步模式:MS1224可以工作在開環(huán)應(yīng)用中,且支持熱插拔。在開環(huán)應(yīng)用中,MS1224解串器可從數(shù)據(jù)流中獲取時(shí)鐘,而不需要串化器發(fā)送特定的同步模式信號(hào)。MS1224解串器在LVDS輸入上檢測(cè)到邊沿傳輸,將嘗試鎖定到內(nèi)嵌的時(shí)鐘信息, 當(dāng)PLL鎖定輸入的內(nèi)嵌的時(shí)鐘,LOCK由高轉(zhuǎn)為低電平,解串器輸出開始恢復(fù)輸入的LVDS數(shù)據(jù)。

MS1224在開環(huán)或熱插拔情況下,數(shù)據(jù)流在本質(zhì)上是隨機(jī)的,由于鎖定時(shí)間根據(jù)數(shù)據(jù)流特征而變化,所以準(zhǔn)確時(shí)間是不可能預(yù)知的。當(dāng)MS1224啟動(dòng)隨機(jī)鎖定,受RMT重復(fù)性多級(jí)傳輸影響,解串器會(huì)檢測(cè)到潛在的錯(cuò)誤時(shí)鐘,而延長(zhǎng)隨機(jī)鎖定時(shí)間。在隨機(jī)同步模式下,PLL鎖定前,LOCK輸出為高電平,ROUT(0:9)、RCLK為高阻態(tài)。

總結(jié):

⑴、不管是快速同步模式或是隨機(jī)同步模式,用戶系統(tǒng)最好監(jiān)控MS1224 LOCK狀態(tài),以防MS1224失鎖。當(dāng)檢測(cè)到“失鎖”,如果在特定的時(shí)間內(nèi)無法復(fù)位鎖定,系統(tǒng)可重新發(fā)送SYNC同步樣本信號(hào)。因此,最好將解串器 LOCK輸出直接連接到SYNC1、SYNC2。

⑵、將SYNC1、SYNC2短接后連接到MCU/FPGA 輸出的SYNC同步觸發(fā)電路,輸出的SYNC同步高電平觸發(fā)保持6T。

2、TCLK與LVDS數(shù)據(jù)流速率:

串化器以TCLK的12倍頻傳輸串行數(shù)據(jù)及內(nèi)嵌時(shí)鐘位,每一幀串行數(shù)據(jù)流為10bit數(shù)據(jù),并嵌入1bit起始位+1bit停止位到每一幀數(shù)據(jù)的寄存器中,起始位恒定為高,停止位恒定為低,在串行數(shù)據(jù)流中,起始/停止位為嵌入的時(shí)鐘信息。

例如 TCLK為40MHz,串行速率為 40×12=480Mbps,由于僅有10bit輸入數(shù)據(jù),有效數(shù)據(jù)速率實(shí)際為10倍的TCLK頻率,所以有效數(shù)據(jù)速率40×10=400Mbps。提供給MS1023之TCLK的數(shù)據(jù)源要求在10MHz至80MHz之間。而提供給MS1224之RefCLK也應(yīng)與MS1023一致,例如 MS1023 TCLK為40MHz,則MS1224 RefCLK為40MHz,RefCLK建議用外掛有源晶振,減少PCB板載連線。參考如下:

wKgZO2j11S2ANmyqAACeZ_XASpo687.jpg

3、關(guān)于DEN、REN控制(高阻態(tài)模式):

當(dāng)DEN被置低時(shí),串化器進(jìn)入高阻模式。這將使所有輸出腳(DO+和 DO-)進(jìn)入高阻狀態(tài)。當(dāng)驅(qū)動(dòng)DEN為高 , 串化器恢復(fù)到先前的狀態(tài) ,同時(shí)其他所有控制引腳保持靜態(tài)(SYNC1,SYNC2, PWRDN ,TCLK_R/F)。

當(dāng)REN腳被置低時(shí),解串器進(jìn)入高阻模式,解串器的輸出腳(ROUT0-ROUT9)和 RCLK進(jìn)入高阻狀態(tài)。 LOCK保持有效(Active),用來跟蹤PLL的狀態(tài)。因此,DEN、REN可與MCU/FPGA建立邏輯控制,待機(jī)時(shí),DEN、REN設(shè)置為低電平。

4、MS1023 MS1224應(yīng)用參考原理圖

以下為展示的簡(jiǎn)易原理圖,如果你是終端應(yīng)用工程師,可以聯(lián)系我們,已獲得詳細(xì)原理圖及技術(shù)支持。

wKgZPGj11jOAS5UtAAIvjeo-Ak0637.png


審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • SerDes
    +關(guān)注

    關(guān)注

    7

    文章

    224

    瀏覽量

    36367
  • SN65LV1023A
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    8370
  • SN65LV1224B
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    6583
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SN74LV244A Octal Buffer/Driver技術(shù)解析:高速3態(tài)輸出的多功能解決方案

    Texas Instruments SN74LV244ASN74LV244A-Q1 8通道緩沖/線路驅(qū)動(dòng)適用于2V至5.5V V~CC~ 電壓工作。
    的頭像 發(fā)表于 09-09 14:07 ?552次閱讀
    <b class='flag-5'>SN74LV244A</b> Octal Buffer/Driver技術(shù)解析:高速3態(tài)輸出的多功能解決方案

    SN74LV541A:2-5.5V八路3態(tài)緩沖/驅(qū)動(dòng)技術(shù)解析

    Texas Instruments SN74LV541ASN74LV541A-Q1汽車用八通道緩沖/驅(qū)動(dòng)提供3態(tài)輸出,設(shè)計(jì)采用2V至5.5V V~CC~ 運(yùn)行。
    的頭像 發(fā)表于 09-02 09:59 ?385次閱讀
    <b class='flag-5'>SN74LV541A</b>:2-5.5V八路3態(tài)緩沖<b class='flag-5'>器</b>/驅(qū)動(dòng)<b class='flag-5'>器</b>技術(shù)解析

    SN74LV594A:2-5.5V帶輸出寄存的8位移位寄存技術(shù)解析

    Texas Instruments SN74LV594A/SN74LV594A-Q1 8位并行輸出串行移位寄存設(shè)計(jì)采用2V至5.5V V~CC~ 運(yùn)行。SN74LV594A-Q1符合
    的頭像 發(fā)表于 09-02 09:42 ?468次閱讀
    <b class='flag-5'>SN74LV594A</b>:2-5.5V帶輸出寄存<b class='flag-5'>器</b>的8位移位寄存<b class='flag-5'>器</b>技術(shù)解析

    SN74LV138A 3-8線解碼/復(fù)用器技術(shù)解析與應(yīng)用指南

    Texas Instruments SN74LV138A/SN74LV138A-Q1 3線8線解碼/復(fù)用器是設(shè)計(jì)采用2V至5.5V V
    的頭像 發(fā)表于 09-01 10:57 ?535次閱讀
    <b class='flag-5'>SN74LV138A</b> 3-8線解碼<b class='flag-5'>器</b>/<b class='flag-5'>解</b>復(fù)用器技術(shù)解析與應(yīng)用指南

    德州儀器SN74LV164A串行移位寄存技術(shù)解析與應(yīng)用指南

    Texas Instruments SN74LV164A/SN74LV164A-Q1 8位并行輸出串行移位寄存是設(shè)計(jì)采用2V至5.5V V~CC~ 工作的串行移位寄存。該器件在所有
    的頭像 發(fā)表于 09-01 10:51 ?478次閱讀
    德州儀器<b class='flag-5'>SN74LV164A</b>串行移位寄存<b class='flag-5'>器</b>技術(shù)解析與應(yīng)用指南

    SN74LV6T07 Hex開漏緩沖技術(shù)解析與應(yīng)用指南

    Texas Instruments SN74LV6T07/SN74LV6T07-Q1六路開漏逆變器包含六個(gè)具有開漏輸出的獨(dú)立逆變器。每個(gè)逆變器以正邏輯執(zhí)行布爾函數(shù)Y = A。輸入設(shè)計(jì)采用較低閾值電路
    的頭像 發(fā)表于 08-15 09:17 ?1492次閱讀
    <b class='flag-5'>SN74LV</b>6T07 Hex開漏緩沖<b class='flag-5'>器</b>技術(shù)解析與應(yīng)用指南

    SN74LV6T06/SN74LV6T06-Q1六通道開漏逆變器數(shù)據(jù)手冊(cè)

    Texas Instruments SN74LV6T06/SN74LV6T06-Q1六通道開漏逆變器包含六個(gè)具有開漏輸出的獨(dú)立逆變器。每個(gè)逆變器以正邏輯執(zhí)行布爾函數(shù)Y = A。輸入設(shè)計(jì)采用較低閾值
    的頭像 發(fā)表于 08-14 16:08 ?1399次閱讀
    <b class='flag-5'>SN74LV</b>6T06/<b class='flag-5'>SN74LV</b>6T06-Q1六通道開漏逆變器數(shù)據(jù)手冊(cè)

    德州儀器SN74LV14B-EP六通道施密特觸發(fā)反相技術(shù)解析

    Texas Instruments SN74LV14B-EP Hex施密特觸發(fā)逆變器包含六個(gè)具有施密特觸發(fā)輸入的獨(dú)立的逆變器,設(shè)計(jì)旨在于2V至5.5V VCC條件下運(yùn)行。每個(gè)邏輯門以正邏輯執(zhí)行布爾
    的頭像 發(fā)表于 08-14 15:50 ?1128次閱讀
    德州儀器<b class='flag-5'>SN74LV14B</b>-EP六通道施密特觸發(fā)反相<b class='flag-5'>器</b>技術(shù)解析

    Texas Instruments SN74LV4051A/SN74LV4051A-Q1模擬多路復(fù)用器和解復(fù)用器數(shù)據(jù)手冊(cè)

    /解調(diào)(調(diào)制解調(diào))以及信號(hào)多路復(fù)用。Texas Instruments SN74LV4051A-Q1器件已通過AEC-Q100汽車應(yīng)用認(rèn)證。
    的頭像 發(fā)表于 07-17 15:42 ?599次閱讀
    Texas Instruments <b class='flag-5'>SN74LV4051A</b>/<b class='flag-5'>SN74LV4051A</b>-Q1模擬多路復(fù)用器和解復(fù)用器數(shù)據(jù)手冊(cè)

    Texas Instruments SN74LV4053A/SN74LV4053A-Q1模擬多路復(fù)用器和解復(fù)用器數(shù)據(jù)手冊(cè)

    ~ 運(yùn)行。SN74LV4053A/SN74LV4053A-Q1器件可處理數(shù)字和模擬信號(hào)。允許振幅高達(dá)5.5V(峰值)的信號(hào)在每個(gè)通道中向任一方向傳輸。應(yīng)用包括信號(hào)門控、斬波、調(diào)制或解調(diào)(調(diào)制解調(diào)
    的頭像 發(fā)表于 07-17 15:29 ?482次閱讀
    Texas Instruments <b class='flag-5'>SN74LV4053A</b>/<b class='flag-5'>SN74LV4053A</b>-Q1模擬多路復(fù)用器和解復(fù)用器數(shù)據(jù)手冊(cè)

    Texas Instruments SN74LV4052A/SN74LV4052A-Q1雙模擬多路復(fù)用器和解復(fù)用器數(shù)據(jù)手冊(cè)

    Texas Instruments SN74LV4052A/SN74LV4052A-Q1雙模擬多路復(fù)用器和解復(fù)用器是4通道CMOS模擬多路復(fù)用器和解復(fù)用器,設(shè)計(jì)用于1.65V至5.5V~VCC
    的頭像 發(fā)表于 07-17 15:13 ?464次閱讀
    Texas Instruments <b class='flag-5'>SN74LV4052A</b>/<b class='flag-5'>SN74LV4052A</b>-Q1雙模擬多路復(fù)用器和解復(fù)用器數(shù)據(jù)手冊(cè)

    Texas Instruments SN74LV74A/SN74LV74A-Q1雙通道D型觸發(fā)數(shù)據(jù)手冊(cè)

    Texas Instruments SN74LV74A/SN74LV74A-Q1雙通道D型觸發(fā)是正沿觸發(fā)D型觸發(fā),設(shè)計(jì)采用2V至5.5V V~CC~ 運(yùn)行。這些器件在規(guī)格上完全適合
    的頭像 發(fā)表于 07-04 09:17 ?441次閱讀
    Texas Instruments <b class='flag-5'>SN74LV74A</b>/<b class='flag-5'>SN74LV74A</b>-Q1雙通道D型觸發(fā)<b class='flag-5'>器</b>數(shù)據(jù)手冊(cè)

    1224B已經(jīng)鎖定,但是輸出數(shù)據(jù)一直為0x1f是什么原因?

    采用FPGA控制1224B,單板上電后輸出一直不變,為0x1f。
    發(fā)表于 01-22 07:49

    SN65LVDS324+IMX185圖像閃爍的原因?

    SN65LVDS324+IMX185+ISP,SONY LVDS parallel 12-bit1080P30,寄存0x09: 0x21 ,0x0a:0x61,圖像一直有閃爍現(xiàn)象,不規(guī)律,主要
    發(fā)表于 01-08 06:00

    如何使用SN74LV4051A搭建一個(gè)3,-8譯碼?

    我想用SN74LV4051A搭建一個(gè)3,-8譯碼,但是在官網(wǎng)下好了spice模型之后在tina里總是仿真不出來,能不能給我一個(gè)用SN74LV4051A做好的3-8譯碼的tina電
    發(fā)表于 12-18 09:10