chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADC12DL2500技術(shù)文檔總結(jié)

科技綠洲 ? 2025-10-27 10:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ADC12DL500、ADC12DL1500 和 ADC12DL2500 是模數(shù)轉(zhuǎn)換器 (ADC) 系列,在雙通道模式下可采樣高達(dá) 500MSPS、1.5GSPS 和 2.5GSPS,在單通道模式下采樣高達(dá) 1GSPS、3GSPS 和 5GSPS。通道數(shù)(雙通道模式)和采樣率(單通道模式)的可編程權(quán)衡允許開發(fā)靈活的硬件,以滿足高通道數(shù)或?qū)捤矔r(shí)信號帶寬應(yīng)用的需求。
*附件:adc12dl2500.pdf

這些器件使用低延遲、低電壓差分信號 (LVDS) 接口,用于對延遲敏感的應(yīng)用或首選 LVDS 的簡單性。該接口使用多達(dá) 48 個(gè)數(shù)據(jù)對、四個(gè)雙倍數(shù)據(jù)速率 (DDR時(shí)鐘和四個(gè)選通信號,排列在四個(gè) 12 位數(shù)據(jù)總線中。該接口支持高達(dá) 1.6Gbps 的信令速率。頻閃信號簡化了總線之間和多個(gè)設(shè)備之間的同步。選通在內(nèi)部生成,可通過SYSREF輸入在確定性時(shí)間復(fù)位。創(chuàng)新的同步功能(如無噪聲孔徑延遲 (TAD)調(diào)整和 SYSREF 窗口化)進(jìn)一步簡化了多器件同步。

特性

  • ADC內(nèi)核:
    • 12 位分辨率
    • 單通道模式下高達(dá) 1GSPS、3GSPS、5GSPS
    • 雙通道模式下高達(dá) 500MSPS、1.5GSPS、2.5GSPS
  • 用于低幅度、高階諧波的內(nèi)部抖動(dòng)
  • 低延遲LVDS接口:
    • 總延遲:< 10ns
    • 多達(dá) 48 個(gè)數(shù)據(jù)對,速度為 1.6Gbps
    • 四個(gè)DDR數(shù)據(jù)時(shí)鐘
    • 頻閃信號簡化了同步
  • 本底噪聲(無輸入,VFS = 1VPP-DIFF):
    • 雙通道模式:-143.5、-148、-149.8dBFS/Hz
    • 單通道模式:-146.2、-150.3、-152.2dBFS/Hz
  • VCMI為0V的緩沖模擬輸入:
    • 模擬輸入帶寬 (–3dB):8GHz
    • 滿量程輸入電壓(VFS,默認(rèn)):0.8VPP
  • 無噪聲光圈延遲 (TAD) 調(diào)節(jié):
    • 精確采樣控制:19fs 步長
    • 簡化同步和交錯(cuò)
    • 溫度和電壓不變延遲
  • 易于使用的同步功能:
    • 自動(dòng) SYSREF 定時(shí)校準(zhǔn)
    • 樣品標(biāo)記的時(shí)間戳
  • 功耗:2.6、2.8、3W

參數(shù)

image.png

方框圖

image.png

一、產(chǎn)品概述

ADC12DLx500 系列是德州儀器推出的高速 12 位模數(shù)轉(zhuǎn)換器(ADC)家族,核心優(yōu)勢在于靈活的通道與采樣率配置、低延遲 LVDS 接口及優(yōu)異的信號處理能力,專為高帶寬信號采集場景設(shè)計(jì)。該系列器件支持雙通道與單通道模式切換,可適配示波器、電子戰(zhàn)(SIGINT/ELINT)、激光雷達(dá)(LiDAR)、微波回傳、汽車?yán)走_(dá)測試、光譜分析等多樣化應(yīng)用,能滿足寬瞬時(shí)信號帶寬或多通道采集的硬件需求。

核心模式與采樣率配置

型號雙通道模式采樣率單通道模式采樣率
ADC12DL500最高 500MSPS最高 1GSPS
ADC12DL1500最高 1.5GSPS最高 3GSPS
ADC12DL2500最高 2.5GSPS最高 5GSPS

二、核心特性

(一)ADC 核心與信號性能

  1. 精度與噪聲
    • 12 位分辨率,無失碼,微分非線性(DNL)典型值 ±0.17LSB,積分非線性(INL)典型值 ±1.5LSB,保證信號轉(zhuǎn)換精度;
    • 低噪聲特性:雙通道模式下噪聲譜密度(NSD)低至 - 143.5 -149.8dBFS/Hz,單通道模式下低至 - 146.2 -152.2dBFS/Hz;
    • 動(dòng)態(tài)性能優(yōu)異:典型信噪比(SNR)5657dBFS,無雜散動(dòng)態(tài)范圍(SFDR)最高 75dBFS,三階互調(diào)失真(IMD3)低至 - 87dBc,有效位數(shù)(ENOB)約 8.89.2bits。
  2. 輸入與帶寬
    • 模擬輸入帶寬達(dá) 8GHz(-3dB),支持 AC/DC 耦合,輸入共模電壓(VCMI)典型值 0V,差分輸入滿量程(VFS)默認(rèn) 0.8VPP,可通過寄存器調(diào)整至 480~1040VPP;
    • 內(nèi)置輸入緩沖器,隔離采樣電容噪聲,輸入端集成 50Ω 終端電阻,簡化外部電路設(shè)計(jì)。

(二)低延遲 LVDS 接口

  • 接口配置 :最多 48 組數(shù)據(jù)對、4 路 DDR 時(shí)鐘、4 路選通信號(Strobe),分為 4 個(gè) 12 位數(shù)據(jù)總線,信號速率最高 1.6Gbps,總延遲 < 10ns,適配 latency 敏感場景;
  • 同步機(jī)制 :選通信號(Strobe)簡化多總線 / 多器件同步,可通過 SYSREF 輸入實(shí)現(xiàn)確定性復(fù)位;支持自動(dòng) SYSREF 時(shí)序校準(zhǔn)、無噪聲孔徑延遲(TAD)調(diào)整(19fs 步進(jìn)),解決高速同步難題;
  • 靈活輸出模式 :支持 12/11/10/8 位輸出寬度,可選數(shù)據(jù)加擾功能(減少頻譜峰值耦合),支持專用選通引腳、LSB 替換選通、全數(shù)據(jù)通道選通等多種同步方式,平衡性能與引腳資源。

(三)功能增強(qiáng)設(shè)計(jì)

  1. 校準(zhǔn)與補(bǔ)償 :支持前景校準(zhǔn)(Foreground Calibration),自動(dòng)優(yōu)化線性度、增益與偏移,校準(zhǔn)期間輸出中值碼(0x000);可獨(dú)立調(diào)整輸入偏移電壓(±55mV 范圍)、增益及輸入終端電阻,適配不同系統(tǒng)誤差需求;
  2. 過范圍檢測 :雙通道模式下每通道配備 2 個(gè)可編程閾值(OVR_T0/OVR_T1),通過 ORA0/ORA1(通道 A)、ORB0/ORB1(通道 B)引腳輸出狀態(tài),響應(yīng)時(shí)間快,助力系統(tǒng)增益動(dòng)態(tài)調(diào)整;
  3. 溫度與參考 :內(nèi)置溫度監(jiān)測二極管(TDIODE±),支持外部溫度傳感器接入;提供 1.1V 帶隙基準(zhǔn)電壓輸出(BG 引腳),輸出電流 ±100μA,可用于系統(tǒng)參考校準(zhǔn)。

三、器件信息

(一)型號與封裝

型號封裝規(guī)格關(guān)鍵參數(shù)
ADC12DL50017mm×17mm 256 球倒裝芯片球柵陣列(FCBGA)雙通道 500MSPS / 單通道 1GSPS,工作溫度 - 40~85°C
ADC12DL1500同規(guī)格 FCBGA雙通道 1.5GSPS / 單通道 3GSPS,工作溫度 0~85°C
ADC12DL2500同規(guī)格 FCBGA雙通道 2.5GSPS / 單通道 5GSPS,工作溫度 0~85°C

(二)熱學(xué)特性

熱參數(shù)數(shù)值單位
結(jié)到環(huán)境熱阻(RθJA)16.5°C/W
結(jié)到頂部外殼熱阻(RθJC (top))0.94°C/W
結(jié)到板熱阻(RθJB)5.4°C/W
結(jié)到頂部特征參數(shù)(ΨJT)0.5°C/W
結(jié)到板特征參數(shù)(ΨJB)5.1°C/W
工作結(jié)溫(TJ)最高 105°C
存儲溫度范圍-65~150°C

四、電氣規(guī)格

(一)電源與電壓

  • 推薦電源電壓 :模擬電源 VA19(1.9V,范圍 1.82.0V)、VA11(1.1V,范圍 1.051.15V);數(shù)字電源 VD11(1.1V,范圍 1.051.15V);LVDS 接口電源 VLVDS(1.11.9V,范圍 1.05~2.0V);
  • 輸入電壓限制 :模擬輸入(INA±/INB±)電壓范圍 - 11V,數(shù)字引腳(如 SYSREF±/TMSTP±)電壓范圍 - 0.31.4V,避免過壓損壞器件。

(二)功耗特性(典型值,TA=25°C)

型號工作模式總功耗(典型值)VA19 電流VA11 電流VD11 電流VLVDS 電流
ADC12DL500單通道(1GSPS)2.6W835mA185mA40mA389mA
ADC12DL500雙通道(500MSPS)2.72W913mA185mA35mA389mA
ADC12DL1500單通道(3GSPS)2.99W833mA419mA188mA388mA
ADC12DL2500單通道(5GSPS)3.12W911mA419mA169mA389mA
所有型號睡眠模式(PD 引腳高)0.1W33mA23mA3mA0mA

(三)時(shí)序特性

  • 孔徑延遲(TAD) :典型值 360ps,支持精細(xì)調(diào)整(粗調(diào) 1.13ps / 步,細(xì)調(diào) 19fs / 步),無噪聲干擾,適配多器件同步;
  • 孔徑抖動(dòng)(TAJ) :均方根(rms)值 55~80fs,保證高速采樣的時(shí)序穩(wěn)定性;
  • LVDS 輸出時(shí)序 :DDR 時(shí)鐘頻率最高 800MHz,通道內(nèi)時(shí)序偏差≤75ps,全通道偏差≤125ps,確保數(shù)據(jù)傳輸同步。

五、功能描述

(一)模擬輸入與信號處理

  1. 輸入保護(hù)與調(diào)整 :模擬輸入內(nèi)置鉗位二極管,耐受最高 16.4dBm 峰值 RF 功率;支持輸入滿量程電壓(VFS)精細(xì)調(diào)整(FS_RANGE_A/B 寄存器),適配不同幅度輸入信號;
  2. ADC 核心架構(gòu) :采用 6 個(gè) ADC 子核(Bank),雙通道模式下 2 核一組 interleaving(2 路交織),單通道模式下 4 核一組 interleaving(4 路交織),提升采樣率的同時(shí)優(yōu)化動(dòng)態(tài)性能;
  3. 內(nèi)部抖動(dòng)(Dither) :可開啟 12 位內(nèi)部抖動(dòng),抑制低幅度高次諧波,平衡 SNR 與雜散性能,抖動(dòng)幅度與誤差模式可通過寄存器配置。

(二)時(shí)鐘與同步系統(tǒng)

  1. 時(shí)鐘輸入 :支持差分 / 單端時(shí)鐘,差分模式 AC 耦合(推薦),單端模式 DC 耦合,時(shí)鐘頻率范圍 500MHz~5GHz,占空比 30%~70%;內(nèi)置時(shí)鐘占空比校正器,降低外部時(shí)鐘要求;
  2. SYSREF 同步 :SYSREF 信號用于多器件同步與確定性延遲,支持自動(dòng)校準(zhǔn)(SRC_EN 寄存器),通過調(diào)整 TAD 使內(nèi)部時(shí)鐘沿與 SYSREF 對齊;支持 SYSREF 窗口 ing(SYSREF_ZOOM),優(yōu)化時(shí)序裕量;
  3. 孔徑延遲調(diào)整(TAD Adjust) :支持時(shí)鐘相位反轉(zhuǎn)(TAD_INV)、粗調(diào)(256 級)與細(xì)調(diào)(256 級),總延遲范圍隨時(shí)鐘頻率變化,調(diào)整過程無額外噪聲,適配外部交織擴(kuò)展采樣率。

(三)LVDS 數(shù)字接口

  1. 數(shù)據(jù)輸出配置
    • 輸出模式:支持交錯(cuò)(Staggered)與對齊(Aligned)模式,交錯(cuò)模式減少輸出切換干擾,對齊模式簡化接收端時(shí)序;
    • 引腳優(yōu)化:可禁用冗余時(shí)鐘 / 選通引腳(如 DCLKx_EN/STBx_EN),減少 PCB 布線;支持 LSB 替換選通(損失 1 位精度)或全通道選通(臨時(shí)中斷數(shù)據(jù)),平衡同步需求與性能;
  2. 數(shù)據(jù)加擾與測試 :支持 XOR 加擾(SCR 寄存器),降低重復(fù)數(shù)據(jù)的頻譜峰值耦合;內(nèi)置用戶自定義測試模式(UPAT0~UPAT7 寄存器),可生成 8 樣本重復(fù)圖案,用于系統(tǒng)調(diào)試與鏈路驗(yàn)證。

(四)校準(zhǔn)與電源管理

  1. 前景校準(zhǔn) :需暫停信號采樣,自動(dòng)校準(zhǔn)各子核的線性度、增益與偏移,校準(zhǔn)狀態(tài)通過 CALSTAT 引腳或 FG_DONE 寄存器反饋;支持偏移校準(zhǔn)(CAL_OS),修正輸入緩沖器偏移,避免 DC 偏移與 fS/2 雜散;
  2. 電源 - down 模式 :PD 引腳或 MODE 寄存器可觸發(fā)全局掉電,掉電時(shí) LVDS 輸出禁用,恢復(fù)后需等待數(shù)據(jù)管道刷新;支持單通道 / 子核獨(dú)立掉電(PD_ACH/PD_BCH),優(yōu)化功耗。

六、應(yīng)用設(shè)計(jì)指南

(一)電源設(shè)計(jì)

  • 電源架構(gòu) :模擬電源(VA19/VA11)與數(shù)字電源(VD11/VLVDS)獨(dú)立供電,推薦 “開關(guān)穩(wěn)壓器 + LDO” 組合(如 TPS7H4002-SP+TPS7A4501-SP),避免數(shù)字噪聲耦合至模擬電路;
  • 去耦配置 :VA19/VA11/VD11/VLVDS 引腳旁并聯(lián) 10μF+0.1μF 陶瓷電容,BG 引腳旁并聯(lián) 10μF+0.1μF 電容,均需靠近引腳放置,減少寄生電感。

(二)PCB 布局

  1. 信號布線
    • 模擬輸入(INA±/INB±)與時(shí)鐘(CLK±):100Ω 差分布線,長度匹配誤差 < 5mil,避免過孔,遠(yuǎn)離數(shù)字區(qū)域;
    • LVDS 輸出(DAx±/DBx± 等):100Ω 緊密耦合差分對,與模擬區(qū)域間距≥2mm,減少串?dāng)_;
  2. 接地與散熱 :模擬地(AGND)與數(shù)字地(DGND)單點(diǎn)連接,散熱焊盤(DAP)直接接地(建議多過孔),PCB 堆疊采用 “電源層 - 接地層 - 信號層” 結(jié)構(gòu),提升散熱與抗干擾能力。

(三)初始化流程

  1. 上電:同時(shí)施加 VA19/VA11/VD11/VLVDS,等待 2ms 使內(nèi)部參考穩(wěn)定;
  2. 時(shí)鐘與模式配置:施加采樣時(shí)鐘,通過 SPI 配置 DES_EN(單 / 雙通道)、LDEMUX(解復(fù)用倍數(shù))、LALIGNED(輸出對齊);
  3. 校準(zhǔn):觸發(fā)前景校準(zhǔn)(CAL_TRIG 引腳或 CAL_SOFT_TRIG),等待 CALSTAT 或 FG_DONE 寄存器置 1,完成校準(zhǔn);
  4. 同步與輸出:配置 SYSREF 同步(自動(dòng)校準(zhǔn)或手動(dòng)窗口 ing),啟用 LVDS 輸出(LVDS_EN),確認(rèn)數(shù)據(jù)正常輸出。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    6872

    瀏覽量

    552770
  • 可編程
    +關(guān)注

    關(guān)注

    2

    文章

    1200

    瀏覽量

    41226
  • 模數(shù)轉(zhuǎn)換器

    關(guān)注

    26

    文章

    3490

    瀏覽量

    129468
  • 信號帶寬
    +關(guān)注

    關(guān)注

    0

    文章

    32

    瀏覽量

    3424
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADC12DL040的clk由系統(tǒng)給出,是3.3V的電平,直接接到ADC12DL040的3.3V輸入口有沒有問題?

    在我們單板上,ADC12DL040的模擬和數(shù)字電壓都是用3V供電的,我們小系統(tǒng)的GPIO電壓為3.3V,ADC12DL040的clk由系統(tǒng)給出,是3.3V的電平,這個(gè)直接接到ADC12DL
    發(fā)表于 11-21 08:30

    ADC12DL3200EVM評估板lvds接口是標(biāo)準(zhǔn)的FMC接口嗎?

    我查看原理圖首頁框圖標(biāo)注FMC,但引腳定義似乎與普通fmc不同: 第一圖為ADC12DL3200EVM,A1 A2是一對差分對,圖2是Xilinx KC705的fmc接口,A2 A3是一對,是否代表不能兼容
    發(fā)表于 11-22 06:45

    用戶能否使用TICS PRO更改ADC12DL3200的所有寄存器?

    用戶能否使用TICS PRO 更改ADC12DL3200的所有寄存器,或者有什么其他方法來改動(dòng)?
    發(fā)表于 11-22 09:55

    ADC12DL3200ALJ詳細(xì)參數(shù)

    龍華區(qū)民治光浩國際中心一期16FADC12D2000RFIUT/NOPB詳細(xì)參數(shù)IC ADC 12BIT FOLD INTERP 292BGAADC12DL3200ALJ詳細(xì)參數(shù)
    發(fā)表于 07-13 11:45

    ADC12DL065,pdf datasheet (Dual

    The ADC12DL065 is a dual, low power monolithic CMOSanalog-to-digital converter capable
    發(fā)表于 10-10 09:43 ?13次下載

    ADC12DL066,pdf datasheet (Dual

    The ADC12DL066 is a dual, low power monolithic CMOSanalog-to-digital converter capable
    發(fā)表于 10-10 09:45 ?15次下載

    ADC12DL040,pdf datasheet (Dual

    The ADC12DL040 is a dual, low power monolithic CMOSanalog-to-digital converter capable
    發(fā)表于 10-10 09:46 ?16次下載

    ADC12DL080,pdf datasheet (Dual

    The ADC12DL080 is a dual, low power monolithic CMOSanalog-to-digital converter capable
    發(fā)表于 10-10 10:02 ?13次下載

    BLE技術(shù)總結(jié)文檔

    iBeacons、BLE、NFC技術(shù)研究總結(jié)。
    發(fā)表于 10-29 11:07 ?86次下載

    ADC12DL3200 6.4GSPS單通道或3.2GSPS雙通道12位模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADC12DL3200 6.4GSPS單通道或3.2GSPS雙通道12位模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-15 11:20 ?0次下載
    <b class='flag-5'>ADC12DL</b>3200 6.4GSPS單通道或3.2GSPS雙通道<b class='flag-5'>12</b>位模數(shù)轉(zhuǎn)換器(<b class='flag-5'>ADC</b>)數(shù)據(jù)表

    ADC12DL065低功耗、單芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADC12DL065低功耗、單芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-22 10:43 ?0次下載
    <b class='flag-5'>ADC12DL</b>065低功耗、單芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表

    ADC12DL066單芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADC12DL066單芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-22 10:16 ?0次下載
    <b class='flag-5'>ADC12DL</b>066單芯片CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表

    ADC3669 產(chǎn)品技術(shù)文檔總結(jié)

    ADC3668和ADC3669 (ADC366x) 是一款 16 位、250MSPS 和 500MSPS 雙通道模數(shù)轉(zhuǎn)換器 (ADC)。這些器件專為高信噪比 (SNR) 而設(shè)計(jì),并提
    的頭像 發(fā)表于 10-24 10:33 ?313次閱讀
    <b class='flag-5'>ADC</b>3669 產(chǎn)品<b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ADC3683-SP 技術(shù)文檔總結(jié)

    ADC3683-SP 是一款低延遲、低噪聲和超低功耗 18 位 65MSPS 高速雙通道 ADC。該ADC專為實(shí)現(xiàn)最佳噪聲性能而設(shè)計(jì),可提供?160dBFS/Hz的噪聲頻譜密度以及出色的線性度和動(dòng)態(tài)
    的頭像 發(fā)表于 10-27 09:43 ?138次閱讀
    <b class='flag-5'>ADC</b>3683-SP <b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ADC12DLx500 系列技術(shù)文檔總結(jié)

    ADC12DL500、ADC12DL1500 和 ADC12DL2500 是模數(shù)轉(zhuǎn)換器 (ADC) 系列,在雙通道模式下可采樣高達(dá) 500MSPS、1.5GSPS 和 2.5GSPS,
    的頭像 發(fā)表于 10-27 09:51 ?146次閱讀
    <b class='flag-5'>ADC12</b>DLx500 系列<b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>