探秘ADM1186:高效電壓監(jiān)測與排序芯片的應用指南
在電子工程師的日常工作中,電源管理是一個至關重要的環(huán)節(jié)。良好的電源管理不僅能確保設備的穩(wěn)定運行,還能提高系統(tǒng)的可靠性和性能。今天,我們就來深入了解一款功能強大的電壓監(jiān)測與排序芯片——ADM1186。
文件下載:ADM1186.pdf
1. 芯片概述
ADM1186系列包括ADM1186 - 1和ADM1186 - 2,是集成的四通道電壓監(jiān)測和排序設備。它能在2.7V至5.5V的電源電壓下工作,通過0.8%精度的比較器監(jiān)測四個電源,數(shù)字核心支持電源的上下電排序,還能將多個設備進行級聯(lián)(ADM1186 - 1)。其應用場景廣泛,涵蓋電信和數(shù)據(jù)通信設備、PC、服務器以及筆記本電腦等。
2. 芯片特性剖析
2.1 電源與監(jiān)測
- 電源范圍:VCC引腳的工作電壓范圍為2.7V至5.5V,能適應多種電源環(huán)境。
- 監(jiān)測精度:四個精密比較器(VIN1 - VIN4)監(jiān)測四個電壓軌,共享0.6V參考電壓,最壞情況下精度達0.8%。通過外部電阻網(wǎng)絡可設置監(jiān)測電源軌的欠壓(UV)觸發(fā)點。
2.2 輸出與控制
- 使能輸出:擁有四個開漏使能輸出(OUT1 - OUT4),用于啟用電源。
- 電源良好輸出:開漏電源良好輸出(PWRGD),指示四個VINx輸入是否高于其UV閾值。
- 狀態(tài)控制:狀態(tài)機通過監(jiān)測UP和DOWN引腳(ADM1186 - 1)或UP/DOWN引腳(ADM1186 - 2)來控制電源排序方向。
2.3 定時與級聯(lián)
- 定時功能:通過電容可對電源序列時間延遲和超時延遲進行編程,在25°C時精度達5%。
- 級聯(lián)能力:ADM1186 - 1支持多個設備級聯(lián),其SEQ_DONE引腳可用于指示上電序列完成,便于多個級聯(lián)設備進行受控的上下電序列。
3. 工作原理深度解析
3.1 上電排序與監(jiān)測
- 啟動條件:當主電源通過VCC引腳為設備上電后,狀態(tài)機處于WAIT START狀態(tài),等待UP引腳(ADM1186 - 1)或UP/DOWN引腳(ADM1186 - 2)的上升沿觸發(fā)上電序列。
- 序列過程:以ADM1186 - 1為例,檢測到UP引腳上升沿后,進入DELAY 1狀態(tài),等待DLY_EN_OUT1引腳連接的電容設定的時間延遲。之后進入ENABLE OUT1狀態(tài),將OUT1引腳置高,啟用2.5V穩(wěn)壓器。同時,VIN1引腳在BLANK_DLY引腳電容設定的消隱延遲后監(jiān)測2.5V電源。若電源達到UV水平,繼續(xù)上電序列;若未達到,則進入SET FAULT狀態(tài)。
- 監(jiān)測持續(xù):在整個上電序列中,ADM1186持續(xù)監(jiān)測各電源,若有電源低于UV閾值,序列停止并進入SET FAULT狀態(tài)。
3.2 上電完成狀態(tài)操作
上電序列完成后,狀態(tài)機處于POWER - UP DONE狀態(tài),此時若DOWN(ADM1186 - 1)或UP/DOWN(ADM1186 - 2)引腳出現(xiàn)下降沿,將啟動下電序列;若出現(xiàn)欠壓條件、UP引腳上升沿(ADM1186 - 1)或外部設備將FAULT引腳拉低,將產(chǎn)生故障。
3.3 下電排序與監(jiān)測
下電序列由DOWN或UP/DOWN引腳的下降沿觸發(fā)。狀態(tài)機從DISABLE OUT4狀態(tài)開始,依次關閉各穩(wěn)壓器,使用與上電序列相同的時間延遲,且不使用消隱時間。下電序列結束后,SEQ_DONE引腳拉低。
3.4 輸入毛刺濾波
VINx、UP、DOWN和FAULT輸入(ADM1186 - 1)以及VINx和UP/DOWN輸入(ADM1186 - 2)采用基于時間的毛刺濾波器,防止誤觸發(fā),有助于最大化系統(tǒng)可用的工作電源范圍。
3.5 故障條件與處理
ADM1186在電源排序和上電完成狀態(tài)下持續(xù)監(jiān)測VINx、UP、DOWN和UP/DOWN引腳的故障條件。內部故障包括電源在消隱時間內未達到UV閾值、上電或下電序列中出現(xiàn)UV條件等。出現(xiàn)故障時,狀態(tài)機進入SET FAULT狀態(tài),將SEQ_DONE和FAULT引腳(ADM1186 - 1)拉低,所有OUTx使能引腳拉低。經(jīng)過故障保持時間后,進入CLEAR FAULT狀態(tài),若UP或UP/DOWN引腳為低,可進入WAIT ALL OK狀態(tài),準備下一次上電序列。
4. 時間延遲的定義與優(yōu)化
4.1 延遲設置
ADM1186允許用戶使用電容定義序列和消隱時間延遲。ADM1186 - 1有四個DLY_EN_OUTx引腳,ADM1186 - 2有三個DLY_EN_OUTx引腳,用于控制電源上下電序列中的時間延遲。BLANK_DLY引腳用于設置消隱時間延遲。
4.2 時間計算
時間延遲由公式(t{DELAY }=C{DELAY } × 0.1)計算,其中(t{DELAY})為時間延遲(秒),(C{DELAY})為電容值(微法)。對于10nF至2.2μF的電容值,時間延遲范圍為1ms至220ms。
4.3 電容選擇
為實現(xiàn)最佳的定時精度,電容的選擇至關重要。推薦使用C0G(NPO)介質的電容,其在全溫度范圍內電容變化僅為±0.3%,優(yōu)于X5R、X7R和X7S介質的電容。
5. 序列控制與自動啟動
5.1 電源軌控制序列
ADM1186的UP和DOWN輸入(ADM1186 - 1)或UP/DOWN輸入(ADM1186 - 2)可使用電源軌控制上下電序列。為防止緩慢上升的電源軌導致狀態(tài)機故障,需在ADM1186 - 1的UP和DOWN引腳或ADM1186 - 2的UP/DOWN引腳上添加滯后。通過連接一個額外的電阻(RH),可實現(xiàn)所需的滯后。
5.2 自動啟動與重試
不能直接將VCC電源連接到UP引腳(ADM1186 - 1)或UP/DOWN引腳(ADM1186 - 2)來啟動序列??墒褂锰囟娐肥笰DM1186 - 1在故障發(fā)生后自動啟動和重試。
6. 多設備級聯(lián)應用
多個ADM1186 - 1設備可級聯(lián),用于對超過四個電源進行排序和監(jiān)測。通過連接UP、DOWN和SEQ_DONE引腳,可實現(xiàn)所有級聯(lián)電源的受控上下電。同時,所有設備的FAULT引腳應連接在一起,以確保一個設備出現(xiàn)故障時,其他設備也能進入故障處理狀態(tài)。
7. 總結
ADM1186是一款功能強大、性能可靠的電壓監(jiān)測與排序芯片,為電子工程師在電源管理方面提供了豐富的功能和靈活的應用方案。通過深入了解其特性、工作原理和應用方法,我們可以更好地利用這款芯片,提高電子設備的電源管理水平,確保設備的穩(wěn)定運行。在實際應用中,你是否遇到過類似芯片的使用難題?你又是如何解決的呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
-
電壓監(jiān)測
+關注
關注
0文章
35瀏覽量
10565 -
電源排序
+關注
關注
0文章
23瀏覽量
7284 -
ADM1186
+關注
關注
0文章
3瀏覽量
1428
發(fā)布評論請先 登錄
探秘ADM1186:高效電壓監(jiān)測與排序芯片的應用指南
評論