隨著通信和數(shù)據(jù)中心應用升級至更高的數(shù)據(jù)傳輸率以支持迅速增長的互聯(lián)網(wǎng)流量需求,SerDes 參考時鐘的性能正變得日益重要。如果參考時鐘抖動太高,會導致比特誤碼率 (BER) 過高、流量丟失或系統(tǒng)通信丟失。此外,56G PAM4 PHY、100G/200G/400G 以太網(wǎng)和 100G/400G OTN 需要多種頻率組合,進一步增加了時序的復雜性。
為此,Silicon Labs提供了全新有源時鐘振蕩器,其采用第四代 DSPLL 技術驅(qū)動,有效解決了 25/40/50/100/400Gbps 時序問題。本篇技術文章-“使用高性能有源時鐘振蕩器降低通信應用開發(fā)風險”將詳細分析高速通信和數(shù)據(jù)中心的時序要求,并介紹Silicon Labs經(jīng)市場驗證的時鐘振蕩器解決方案,幫助工程人員克服日益艱鉅的高速網(wǎng)絡定時設計挑戰(zhàn)。
高速通信和數(shù)據(jù)中心的時序要求
Silicon Labs 的最新 Si54x Ultra Series 有源時鐘振蕩器產(chǎn)品專為這些要求高的高速通信和數(shù)據(jù)中心應用而打造。這些高性能有源時鐘振蕩器具有任意頻率合成和 80 fs RMS 超低抖動的特點,有標準尺寸和小封裝尺寸有源時鐘振蕩器供選擇。Ultra Series 具有領先的抖動容限和頻率靈活性,可為硬件設計者帶來設計自信,同時降低產(chǎn)品開發(fā)風險。
*注意:直接根據(jù)參考時鐘或傳輸器眼閉規(guī)格計算,符合原始(未經(jīng) FEC)的 BER 要求,眼閉預算為 50/50 的確定性抖動/rms 抖動和 33%/67% 的時鐘/傳輸器。
圖 2 為 Silicon Labs 全新 Ultra Series 第四代 DSPLL 的體系結構。不同于需要復雜批次制造過程、不同頻率使用不同晶體的傳統(tǒng)有源時鐘振蕩器技術,Si54x 體系結構結合了簡單的高質(zhì)量固定頻率晶體和 Silicon Labs 最新一代的 DSPLL,可產(chǎn)生任意頻率。輸出測試期間,設備可設為自定義的目標頻率。采用這種創(chuàng)新方法,可輕松對 Si54x 進行批量自定義,以滿足不同客戶的不同需求。Si54x Ultra Series 支持 200 kHz 至 1.5 GHz 之間的任意頻率,僅通過一個產(chǎn)品系列便可輕松同時支持標準頻率和自定義頻率應用。
采用行業(yè)領先的 55 nm CMOS 技術設計,第四代 DSPLL 利用高度數(shù)字化的體系結構來實現(xiàn)最優(yōu)的頻率靈活性和抖動性能。DSPLL 相位探測器的輸入會從模擬輸入轉(zhuǎn)換為數(shù)字輸入,使 DSPLL 完全在數(shù)字域內(nèi)運行。這種全面數(shù)字化方法有諸多優(yōu)點。首先,可用低于 1 ppb 的步長來精確控制數(shù)字控制有源時鐘振蕩器 (DCO),以追蹤參考時鐘與反饋時鐘之間的相位延遲。DCO 增益較小,因此電路出現(xiàn)噪聲的可能性較傳統(tǒng)模擬 PLL 更低。其次,DSPLL 支持創(chuàng)新型相位誤差消除電路,利用高級數(shù)字信號處理器來消除延遲、非線性和溫度影響導致的 PLL 噪聲。這些體系結構特點確保設備在不同過程、電壓和溫度下有一致的性能。因此,Silicon Labs 的第四代 DSPLL 體系結構在整個運行范圍都可實現(xiàn)超低抖動。
兼具頻率靈活性和超低抖動
下圖為 Ultra Series 抖動性能與運行頻率和溫度對比圖。有兩個可用性能等級。Si545/6/7 設備的典型相位抖動性能為 80 fs RMS(12kHz - 20MHz),而 Si540/1/2 設備的典型相位抖動性能為 125 fs RMS (12kHz - 20MHz)。由于其抖動性能,Si54x 可將抖動容限最大化,為硬件客戶帶來設計自信。
為了進一步簡化設備評估,Silicon Labs 提供了 XO 相位噪聲查找實用工具,可用于檢索超過 1000 個常見頻率范圍下的 Silicon Labs 有源時鐘振蕩器相位噪聲圖。若想使用此免費實用工具,請訪問:
。
集成電源噪聲控制
第四代 DSPLL 有廣泛的集成低壓差穩(wěn)壓器網(wǎng)絡,具備電源噪聲抑制特性功能,確保即使在有噪聲的系統(tǒng)環(huán)境下也始終可實現(xiàn)低抖動運行。集成電源噪聲抑制的另一個優(yōu)點是可簡化電源濾波、PCB設計和布局。
多頻支持
除標準單頻有源時鐘振蕩器外,也有使用 Silicon Labs 第四代 DSPLL 體系結構的雙頻或四頻有源時鐘振蕩器。這些設備可用一個 IC 替代兩個或更多離散有源時鐘振蕩器,將 BOM 成本和復雜性降至最低。多頻有源時鐘振蕩器有多個優(yōu)點:
-
采用單個設備即可支持多協(xié)議SerDes
-
簡化設置/保持時間測試
-
頻率容限(例如:156.25 MHz + 50 ppm,156.25 MHz,156.25 MHz -50ppm)
-
簡化原型設計。使用一個多頻有源時鐘振蕩器用多種參考時鐘測試新的SerDes和ASIC。選定最終頻率后,轉(zhuǎn)換為固定單一頻率有源時鐘振蕩器
單一電源
Silicon Labs 的 Ultra Series 有源時鐘振蕩器有一個高度靈活的輸出驅(qū)動器,可以在工廠自定義,以支持任何常用信號格式:LVDS、LVPECL、HCSL、CML、CMOS 和雙 CMOS。此外,輸出驅(qū)動器支持的電源電壓范圍較寬。一個 Si54x 設備即可支持 1.8V-3.3V 的運行電壓范圍,僅使用單一部件編號的有源時鐘振蕩器即可替代 1.8V、2.5V 和 3.3V 等固定電壓的多個有源時鐘振蕩器。
-
振蕩器
+關注
關注
28文章
4195瀏覽量
143201 -
Silicon
+關注
關注
0文章
137瀏覽量
40018
發(fā)布評論請先 登錄
低功耗DS1090:低頻率擴頻經(jīng)濟振蕩器的詳細解析
深入解析CDCS502:高性能晶體振蕩器與時鐘發(fā)生器
高性能超低抖動振蕩器LMK61XX的深度解析
探索MAX5075:集成振蕩器與時鐘輸出的推挽式FET驅(qū)動器
國產(chǎn)有源振蕩器(Oscillator)國產(chǎn)化替代項目
時鐘振蕩器的類型分類單片機電路晶振不起振的原因
汽車時鐘MC - K系列時鐘振蕩器:設計與應用指南
OC-X87系列微型恒溫晶體振蕩器
SiTime MEMS振蕩器助力通信模塊抗振動性能
Microchip DSC12X2/3/4高性能差分MEMS振蕩器技術解析
CS-23系列低相位噪聲恒溫晶體振蕩器
NUC123 是否可以使用其內(nèi)部振蕩器 (22.1184 MHz) 作為 USB 設備的時鐘源,還是需要外部振蕩器?
晶體振蕩器如何失效?
低抖動VCXO振蕩器:SONET時鐘與高速通信的核心時序方案
差分振蕩器:支持0.15ps超低抖動的高速時鐘核心
有源時鐘振蕩器可有效降低通信應用開發(fā)風險的應用
評論