chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

有源時鐘振蕩器可有效降低通信應(yīng)用開發(fā)風(fēng)險的應(yīng)用

電子設(shè)計 ? 作者:工程師飛燕 ? 2018-10-11 08:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著通信和數(shù)據(jù)中心應(yīng)用升級至更高的數(shù)據(jù)傳輸率以支持迅速增長的互聯(lián)網(wǎng)流量需求,SerDes 參考時鐘的性能正變得日益重要。如果參考時鐘抖動太高,會導(dǎo)致比特誤碼率 (BER) 過高、流量丟失或系統(tǒng)通信丟失。此外,56G PAM4 PHY、100G/200G/400G 以太網(wǎng)和 100G/400G OTN 需要多種頻率組合,進一步增加了時序的復(fù)雜性。

為此,Silicon Labs提供了全新有源時鐘振蕩器,其采用第四代 DSPLL 技術(shù)驅(qū)動,有效解決了 25/40/50/100/400Gbps 時序問題。本篇技術(shù)文章-“使用高性能有源時鐘振蕩器降低通信應(yīng)用開發(fā)風(fēng)險”將詳細分析高速通信和數(shù)據(jù)中心的時序要求,并介紹Silicon Labs經(jīng)市場驗證的時鐘振蕩器解決方案,幫助工程人員克服日益艱鉅的高速網(wǎng)絡(luò)定時設(shè)計挑戰(zhàn)。

高速通信和數(shù)據(jù)中心的時序要求

Silicon Labs 的最新 Si54x Ultra Series 有源時鐘振蕩器產(chǎn)品專為這些要求高的高速通信和數(shù)據(jù)中心應(yīng)用而打造。這些高性能有源時鐘振蕩器具有任意頻率合成和 80 fs RMS 超低抖動的特點,有標準尺寸和小封裝尺寸有源時鐘振蕩器供選擇。Ultra Series 具有領(lǐng)先的抖動容限和頻率靈活性,可為硬件設(shè)計者帶來設(shè)計自信,同時降低產(chǎn)品開發(fā)風(fēng)險。

圖 1. 高速通信和數(shù)據(jù)中心的時序要求

*注意:直接根據(jù)參考時鐘或傳輸器眼閉規(guī)格計算,符合原始(未經(jīng) FEC)的 BER 要求,眼閉預(yù)算為 50/50 的確定性抖動/rms 抖動和 33%/67% 的時鐘/傳輸器。

圖 2 Ultra Series DSPLL 體系結(jié)構(gòu)

圖 2 為 Silicon Labs 全新 Ultra Series 第四代 DSPLL 的體系結(jié)構(gòu)。不同于需要復(fù)雜批次制造過程、不同頻率使用不同晶體的傳統(tǒng)有源時鐘振蕩器技術(shù),Si54x 體系結(jié)構(gòu)結(jié)合了簡單的高質(zhì)量固定頻率晶體和 Silicon Labs 最新一代的 DSPLL,可產(chǎn)生任意頻率。輸出測試期間,設(shè)備可設(shè)為自定義的目標頻率。采用這種創(chuàng)新方法,可輕松對 Si54x 進行批量自定義,以滿足不同客戶的不同需求。Si54x Ultra Series 支持 200 kHz 至 1.5 GHz 之間的任意頻率,僅通過一個產(chǎn)品系列便可輕松同時支持標準頻率和自定義頻率應(yīng)用。

采用行業(yè)領(lǐng)先的 55 nm CMOS 技術(shù)設(shè)計,第四代 DSPLL 利用高度數(shù)字化的體系結(jié)構(gòu)來實現(xiàn)最優(yōu)的頻率靈活性和抖動性能。DSPLL 相位探測器的輸入會從模擬輸入轉(zhuǎn)換為數(shù)字輸入,使 DSPLL 完全在數(shù)字域內(nèi)運行。這種全面數(shù)字化方法有諸多優(yōu)點。首先,可用低于 1 ppb 的步長來精確控制數(shù)字控制有源時鐘振蕩器 (DCO),以追蹤參考時鐘與反饋時鐘之間的相位延遲。DCO 增益較小,因此電路出現(xiàn)噪聲的可能性較傳統(tǒng)模擬 PLL 更低。其次,DSPLL 支持創(chuàng)新型相位誤差消除電路,利用高級數(shù)字信號處理器來消除延遲、非線性和溫度影響導(dǎo)致的 PLL 噪聲。這些體系結(jié)構(gòu)特點確保設(shè)備在不同過程、電壓和溫度下有一致的性能。因此,Silicon Labs 的第四代 DSPLL 體系結(jié)構(gòu)在整個運行范圍都可實現(xiàn)超低抖動。

兼具頻率靈活性和超低抖動

下圖為 Ultra Series 抖動性能與運行頻率和溫度對比圖。有兩個可用性能等級。Si545/6/7 設(shè)備的典型相位抖動性能為 80 fs RMS(12kHz - 20MHz),而 Si540/1/2 設(shè)備的典型相位抖動性能為 125 fs RMS (12kHz - 20MHz)。由于其抖動性能,Si54x 可將抖動容限最大化,為硬件客戶帶來設(shè)計自信。

圖 3 Si54x Ultra Series XO 抖動性能與頻率

為了進一步簡化設(shè)備評估,Silicon Labs 提供了 XO 相位噪聲查找實用工具,可用于檢索超過 1000 個常見頻率范圍下的 Silicon Labs 有源時鐘振蕩器相位噪聲圖。若想使用此免費實用工具,請訪問:
。

集成電源噪聲控制

第四代 DSPLL 有廣泛的集成低壓差穩(wěn)壓器網(wǎng)絡(luò),具備電源噪聲抑制特性功能,確保即使在有噪聲的系統(tǒng)環(huán)境下也始終可實現(xiàn)低抖動運行。集成電源噪聲抑制的另一個優(yōu)點是可簡化電源濾波、PCB設(shè)計和布局。

圖 4 最小化附加抖動的集成 PSNR

多頻支持

除標準單頻有源時鐘振蕩器外,也有使用 Silicon Labs 第四代 DSPLL 體系結(jié)構(gòu)的雙頻或四頻有源時鐘振蕩器。這些設(shè)備可用一個 IC 替代兩個或更多離散有源時鐘振蕩器,將 BOM 成本和復(fù)雜性降至最低。多頻有源時鐘振蕩器有多個優(yōu)點:

  • 采用單個設(shè)備即可支持多協(xié)議SerDes

  • 簡化設(shè)置/保持時間測試

  • 頻率容限(例如:156.25 MHz + 50 ppm,156.25 MHz,156.25 MHz -50ppm)

  • 簡化原型設(shè)計。使用一個多頻有源時鐘振蕩器用多種參考時鐘測試新的SerDes和ASIC。選定最終頻率后,轉(zhuǎn)換為固定單一頻率有源時鐘振蕩器

單一電源

Silicon Labs 的 Ultra Series 有源時鐘振蕩器有一個高度靈活的輸出驅(qū)動器,可以在工廠自定義,以支持任何常用信號格式:LVDS、LVPECL、HCSL、CML、CMOS 和雙 CMOS。此外,輸出驅(qū)動器支持的電源電壓范圍較寬。一個 Si54x 設(shè)備即可支持 1.8V-3.3V 的運行電壓范圍,僅使用單一部件編號的有源時鐘振蕩器即可替代 1.8V、2.5V 和 3.3V 等固定電壓的多個有源時鐘振蕩器。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    4104

    瀏覽量

    141936
  • Silicon
    +關(guān)注

    關(guān)注

    0

    文章

    136

    瀏覽量

    39623
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Microchip DSC12X2/3/4高性能差分MEMS振蕩器技術(shù)解析

    振蕩器無需石英或SAW技術(shù)。這大大提高了可靠性并加快了產(chǎn)品開發(fā)速度。該器件符合各種通信、存儲和網(wǎng)絡(luò)應(yīng)用的嚴格時鐘性能標準。
    的頭像 發(fā)表于 10-13 14:47 ?115次閱讀
    Microchip DSC12X2/3/4高性能差分MEMS<b class='flag-5'>振蕩器</b>技術(shù)解析

    CS-23系列低相位噪聲恒溫晶體振蕩器

    ),CS-23系列低相位噪聲恒溫晶體振蕩器憑借卓越的頻率穩(wěn)定性和極低的相位噪聲特性,廣泛應(yīng)用于儀器儀表、電信通信及全球定位系統(tǒng)等高精度需求領(lǐng)域,為各類電子設(shè)備提供穩(wěn)定可靠的時鐘信號支持。關(guān)鍵參數(shù)頻率范圍:8
    發(fā)表于 09-23 08:58

    NUC123 是否可以使用其內(nèi)部振蕩器 (22.1184 MHz) 作為 USB 設(shè)備的時鐘源,還是需要外部振蕩器?

    NUC123 是否可以使用其內(nèi)部振蕩器 (22.1184 MHz) 作為 USB 設(shè)備的時鐘源,還是需要外部振蕩器?
    發(fā)表于 08-27 06:07

    Spread Spectrum XO在醫(yī)療設(shè)備EMI控制中的關(guān)鍵應(yīng)用

    通過使用擴頻晶體振蕩器(Spread Spectrum XO),醫(yī)療設(shè)備可有效降低EMI輻射,提升系統(tǒng)電磁兼容性。FCom富士晶振提供多款符合醫(yī)療標準的低EMI時鐘解決方案。
    的頭像 發(fā)表于 07-01 10:30 ?6023次閱讀
    Spread Spectrum XO在醫(yī)療設(shè)備EMI控制中的關(guān)鍵應(yīng)用

    晶體振蕩器如何失效?

    晶體振蕩器故障的原因有很多,但制造晶體振蕩器所用石英晶體材料的質(zhì)量以及制造工藝的精度和準確度會對晶體振蕩器有效性和壽命產(chǎn)生重大影響。這就是為什么在SCTF 的所有電子設(shè)備和產(chǎn)品中發(fā)現(xiàn)
    發(fā)表于 06-16 09:20

    低抖動VCXO振蕩器:SONET時鐘與高速通信的核心時序方案

    隨著同步光網(wǎng)絡(luò)(SONET)與高速數(shù)字通信的發(fā)展,對時鐘源的抖動控制與動態(tài)調(diào)節(jié)能力提出了更高要求。VCXO振蕩器(Voltage-Controlled Crystal Oscillator,電壓控制晶體
    的頭像 發(fā)表于 05-29 10:00 ?755次閱讀
    低抖動VCXO<b class='flag-5'>振蕩器</b>:SONET<b class='flag-5'>時鐘</b>與高速<b class='flag-5'>通信</b>的核心時序方案

    【新品來襲】功耗降低56%!愛普生研發(fā)新款晶體振蕩器

    愛普生開發(fā)出一款恒溫晶體振蕩器(OCXO)“OG7050CAN”,其功耗比愛普生早期的OG1409系列產(chǎn)品(“早期產(chǎn)品”)低56%*1。新款OCXO尺寸為7.0×5.0毫米,高度為3.3毫米(典型值
    的頭像 發(fā)表于 05-23 15:39 ?640次閱讀
    【新品來襲】功耗<b class='flag-5'>降低</b>56%!愛普生研發(fā)新款晶體<b class='flag-5'>振蕩器</b>

    差分振蕩器:支持0.15ps超低抖動的高速時鐘核心

    在高帶寬、高頻率、高同步精度的電子系統(tǒng)中,傳統(tǒng)單端晶體振蕩器已難以滿足系統(tǒng)對信號完整性與誤碼率控制的嚴苛要求。差分振蕩器憑借其抗干擾能力強、信號穩(wěn)定性高、驅(qū)動能力優(yōu)異的特性,逐步取代傳統(tǒng)晶振,成為
    的頭像 發(fā)表于 05-15 11:00 ?1342次閱讀
    差分<b class='flag-5'>振蕩器</b>:支持0.15ps超低抖動的高速<b class='flag-5'>時鐘</b>核心

    全硅MEMS振蕩器-MST8011,助力國產(chǎn)MEMS振蕩器實現(xiàn)進口替代

    在當今科技飛速發(fā)展的時代,MEMS(微電子機械系統(tǒng))振蕩器作為一種新型的時鐘解決方案,正逐漸成為電子設(shè)備中的核心組件。與傳統(tǒng)的石英振蕩器相比,MEMS振蕩器具有體積小、功耗低、抗振動、
    的頭像 發(fā)表于 04-15 14:40 ?651次閱讀
    全硅MEMS<b class='flag-5'>振蕩器</b>-MST8011,助力國產(chǎn)MEMS<b class='flag-5'>振蕩器</b>實現(xiàn)進口替代

    27MHz HCSL晶體振蕩器選型與PHY對接設(shè)計指南

    針對網(wǎng)絡(luò)通信優(yōu)化的差分晶體振蕩器,滿足高帶寬低延遲的時鐘需求。 二、產(chǎn)品介紹:FCO5L02700033HDY00在網(wǎng)絡(luò)系統(tǒng)中的優(yōu)勢 * 輸出頻率:27.000 MHz,兼容主流SoC與PHY
    發(fā)表于 04-09 12:27

    愛普生SG3225CAN有源石英晶體振蕩器的特點和多領(lǐng)域應(yīng)用

    在現(xiàn)代電子設(shè)備的復(fù)雜架構(gòu)中,晶體振蕩器作為提供穩(wěn)定時鐘信號的核心元件,其性能優(yōu)劣直接關(guān)系到設(shè)備整體功能的實現(xiàn)與穩(wěn)定性。愛普生SG3225CAN有源石英晶體振蕩器(SPXO)憑借其卓越性
    的頭像 發(fā)表于 03-20 11:36 ?735次閱讀
    愛普生SG3225CAN<b class='flag-5'>有源</b>石英晶體<b class='flag-5'>振蕩器</b>的特點和多領(lǐng)域應(yīng)用

    醫(yī)療環(huán)境穩(wěn)定時鐘信號可選擇國芯思辰MEMS振蕩器,替換SiTime

    醫(yī)療環(huán)境穩(wěn)定時鐘信號可選擇國芯思辰MEMS振蕩器,替換SiTime
    的頭像 發(fā)表于 02-08 09:43 ?586次閱讀
    醫(yī)療環(huán)境穩(wěn)定<b class='flag-5'>時鐘</b>信號可選擇國芯思辰MEMS<b class='flag-5'>振蕩器</b>,替換SiTime

    AN-616:AD9430評估板對XTAL振蕩器時鐘的修改

    電子發(fā)燒友網(wǎng)站提供《AN-616:AD9430評估板對XTAL振蕩器時鐘的修改.pdf》資料免費下載
    發(fā)表于 01-13 14:31 ?0次下載
    AN-616:AD9430評估板對XTAL<b class='flag-5'>振蕩器</b><b class='flag-5'>時鐘</b>的修改

    請問ADS1274的時鐘可以使用外部振蕩器提供嗎?

    請問ADS1274的時鐘可以使用外部振蕩器提供嗎,因為看到數(shù)據(jù)手冊上使用DSP的CLKOUT所以不太確定,感覺應(yīng)該可以的是嗎?
    發(fā)表于 01-02 07:51

    3ms之內(nèi)起振!Epson低功耗晶體振蕩器助力FA相機的時鐘振蕩電路設(shè)計

    本文介紹EPSON(愛普生)公司的SG-210STF晶體振蕩器在FA相機中的應(yīng)用。在下圖1所示的FA相機系統(tǒng)中,為了保證處理(Processor)正常有序地工作,需要接入時鐘信號(如圖1中的A
    發(fā)表于 11-29 13:34 ?0次下載