Robert Ioffe描述了一系列一致的優(yōu)化,可以提高英特爾?上的OpenCL內(nèi)核性能 Iris?圖形或英特爾?Iris?Pro圖形,使用英特爾?SDKfor OpenCL?應(yīng)用程序2013。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
-
內(nèi)核
+關(guān)注
關(guān)注
4文章
1427瀏覽量
42225 -
intel
+關(guān)注
關(guān)注
19文章
3503瀏覽量
190015 -
應(yīng)用程序
+關(guān)注
關(guān)注
38文章
3339瀏覽量
59706
發(fā)布評論請先 登錄
相關(guān)推薦
熱點(diǎn)推薦
嵌入式Linux啟動時(shí)間優(yōu)化的秘密之三-內(nèi)核
本文主要講述嵌入式Linux啟動時(shí)間優(yōu)化的秘密之三-內(nèi)核,我們繼續(xù)上篇沒有講完的嵌入式Linux啟動時(shí)間優(yōu)化方法,本文主要會講內(nèi)核系統(tǒng)。想看上一篇的請查看本文結(jié)尾的鏈接。
發(fā)表于 04-20 18:09
?2834次閱讀
使用FPGA優(yōu)化視頻水印操作的OpenCL應(yīng)用
SDAccel為內(nèi)核提供的最大AXI互聯(lián)寬度一致。鑒于最大帶寬為512位,該應(yīng)用調(diào)整為每次處理20個(gè)像素(24位/像素×20像素=504位)。SDAccel完全支持矢量數(shù)據(jù)類型。因此就本應(yīng)用而言,代碼的矢量化
發(fā)表于 06-19 07:27
TI OpenCL應(yīng)用指南
TI OpenCL 用戶指南3Optimization TipsOpenCL應(yīng)用程序由主機(jī)應(yīng)用程序和一組設(shè)備內(nèi)核組成。主機(jī)代碼和設(shè)備代碼都有優(yōu)化技術(shù)。存在跨越主機(jī)和設(shè)備之間的邊界的一些技術(shù)。本節(jié)提供
發(fā)表于 08-06 09:33
Actel推出具有優(yōu)化FFT內(nèi)核的IP內(nèi)核發(fā)生器
Actel公司推出一種知道產(chǎn)權(quán)(IP)內(nèi)核發(fā)生器CoreFFT,針對快速傅利葉變換內(nèi)核進(jìn)行了優(yōu)化,適合該公司基于閃存和反熔絲的系列FPGA。 &nbs
發(fā)表于 03-13 13:07
?978次閱讀
Arduino開發(fā)的內(nèi)核與程序優(yōu)化方法
原版 Arduino 技術(shù)內(nèi)幕,詳細(xì)介紹了Arduino開發(fā)的內(nèi)核與程序優(yōu)化方法,最大程度挖掘開發(fā)板的設(shè)計(jì)潛力
發(fā)表于 05-02 10:55
?6次下載
PGI推出基于ARM內(nèi)核的專用OpenCL開發(fā)框架
意法半導(dǎo)體全資子公司、全球領(lǐng)先的獨(dú)立的高性能計(jì)算技術(shù)編譯器及開發(fā)工具供應(yīng)商 Portland Group (PGI),發(fā)布 基于 ARM 內(nèi)核的 ST-Ericsson NovaThor 移動平臺
發(fā)表于 09-14 15:26
?3次下載

如何使用英特爾SDK for OpenCL調(diào)試工具調(diào)試OpenCL主機(jī)和內(nèi)核代碼
了解如何使用英特爾?SDKfor OpenCL?調(diào)試工具來調(diào)試OpenCL?主機(jī)和內(nèi)核代碼
英特爾上OpenCL內(nèi)核性能的優(yōu)化
Robert Ioffe描述了一系列一致的優(yōu)化,可以提高英特爾?上的OpenCL內(nèi)核性能Iris?圖形或英特爾?Iris?Pro圖形,使用英特爾?SDKfor OpenCL?應(yīng)用程序2
OpenCL應(yīng)用程序的主機(jī)代碼和內(nèi)核元素
用于異構(gòu)計(jì)算的OpenCL標(biāo)準(zhǔn)為實(shí)現(xiàn)OpenCL標(biāo)準(zhǔn)的所有計(jì)算設(shè)備定義了基本編程模型。
該視頻介紹了OpenCL應(yīng)用程序的主機(jī)代碼和內(nèi)核元素。
這些映射......
如何使用SLX FPGA優(yōu)化人臉檢測數(shù)據(jù)中心的OpenCL AI內(nèi)核?
本案例介紹了如何使用Silexica的SLX FPGA優(yōu)化人臉檢測數(shù)據(jù)中心的OpenCL AI內(nèi)核。 引言 FPGA正越來越多地被用作數(shù)據(jù)中心的協(xié)處理器。這一轉(zhuǎn)變背后的驅(qū)動力是利用FPGA的并行特性

硬件電路如何設(shè)計(jì)調(diào)整內(nèi)核供電
DVFS 即動態(tài)電壓頻率調(diào)整,針對 SOC主頻的不同,需要動態(tài)調(diào)整 SOC 的 Core Power。通過調(diào)整內(nèi)核供電電壓,實(shí)現(xiàn)SOC主頻的調(diào)整

如何優(yōu)化Linux內(nèi)核UDP收包效率低
真的很低,這是為什么?有沒有辦法去嘗試著優(yōu)化?而不是動不動就DPDK。 我們從最開始說起。 Linux內(nèi)核作為一個(gè)通用操作系統(tǒng)內(nèi)核,脫胎于UNIX那一套現(xiàn)代操作系統(tǒng)理論。 但一開始不知道怎么回事將網(wǎng)絡(luò)協(xié)議棧的實(shí)現(xiàn)塞進(jìn)了

Linux內(nèi)核slab性能優(yōu)化的核心思想
不同的場景下面),并給出了這些問題的優(yōu)化方案,這個(gè)對我們實(shí)現(xiàn)高性能內(nèi)存池算法,或以后遇到內(nèi)存性能問題的時(shí)候,有一定的啟發(fā),值得我們學(xué)習(xí)。 Linux內(nèi)核的slab來自一種很簡單的思想,即事先準(zhǔn)備好一些會頻繁分配,釋放的數(shù)據(jù)結(jié)構(gòu)。

TI Arm內(nèi)核三角函數(shù)的優(yōu)化
電子發(fā)燒友網(wǎng)站提供《TI Arm內(nèi)核三角函數(shù)的優(yōu)化.pdf》資料免費(fèi)下載
發(fā)表于 09-11 09:19
?1次下載

評論