chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

摩爾定律放緩的節(jié)奏給eFPGA帶來了發(fā)展機遇

電子工程師 ? 來源:cg ? 2018-12-06 08:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

自摩爾定律被提出到現(xiàn)在,它已經(jīng)伴隨著半導體產(chǎn)業(yè)走過了半個多世紀,這個規(guī)律揭示了信息技術進步的神速,它讓人們相信,IC制程技術是可以呈現(xiàn)直線式的發(fā)展,通過先進的工藝能讓IC產(chǎn)品持續(xù)地降低成本,同時提升產(chǎn)品性能。但在今年,這樣的想法或許被打破,業(yè)界對摩爾定律的懷疑聲連綿不斷,先是格芯宣布放棄7nm FinFET項目,隨后英特爾延緩7nm工藝的研究進程等等,這些動作凸顯了企業(yè)對行業(yè)新的看法。未來幾年,摩爾定律是否會真的消失?它是否會改變如今的產(chǎn)業(yè)格局?這個不好說,但是放緩的節(jié)奏是不可否認的,摩爾定律的變化,給半導體產(chǎn)業(yè)帶來了很多的不確定性,這也給eFPGA帶來了發(fā)展機遇。

(圖片來源于Achronix公司)

eFPGA迎來了發(fā)展良機

對于業(yè)界而言,eFPGA并非一種新的技術,早在十多年前就已經(jīng)出現(xiàn)過,它是嵌入式的FPGA技術。大家對FPGA技術更熟悉,F(xiàn)PGA和ASIC芯片都是應用非常廣泛的,但一直以來,似乎ASIC芯片才是真正的市場主流,并非是FPGA技術的原因,而是它們的制造成本和應用場景所致,相對而言,F(xiàn)PGA或eFPGA的成本更高,除非有特定的場景需求,客戶并不愿意采用價格更昂貴的技術。

隨著芯片技術的發(fā)展,ASIC芯片也出現(xiàn)了發(fā)展瓶頸,材料和架構的局限讓它們很難滿足某些場景,如AI帶來的算力需求、機器學習應用以及云計算等,大數(shù)據(jù)和物聯(lián)網(wǎng)的進步,帶來了更大的運算需求,eFPGA重新成為市場的香餑餑,這種全新的、異構的、自帶可編程硬件加速器的新技術成為推動半導體產(chǎn)業(yè)向前的關鍵驅動力。

據(jù)OFweek電子工程網(wǎng)獲悉,目前市面上提供完整的eFPGA技術解決方案的公司并不多,Achronix是其中的佼佼者,它們剛剛入圍全球半導體聯(lián)盟2018年最受尊敬的私有半導體公司獎,具備將eFPGA技術嵌入到ASIC芯片中實現(xiàn)量產(chǎn)的能力,Achronix的Speedcore是業(yè)界首款向客戶出貨的eFPGA IP產(chǎn)品。

eFPGA技術的優(yōu)勢和應用

隨著人工智能和機器學習等對大數(shù)據(jù)處理能力的更高要求,處理器核心數(shù)量的增加并不能帶來計算能力的成倍增長,而eFPGA的SoC不僅可以更快速地進行數(shù)據(jù)處理,同時功耗也更低。但想把FPGA嵌入到SoC中并不是一件簡單的事情,不僅需要擁有FPGA經(jīng)驗,更需要有IP集成的經(jīng)驗。Achronix是第一家提供帶有嵌入式系統(tǒng)級別IP的高密度FPGA的供應商,因此使用相同的、經(jīng)過驗證的技術最終推出了eFPGA產(chǎn)品。

“Achronix很高興能夠走在嵌入式FPGA市場的最前沿,該技術正在迅速地成為許多需要硬件加速的應用的首要選擇”,Achronix市場營銷副總裁Steve Mensor說道?!斑@些全新的eFPGA Accelerator應用加速項目將使創(chuàng)新的公司和研究機構能夠使用我們的IP和工具去構建下一代的可編程芯片,從而滿足AI / ML和其他計算密集型應用不斷增長的數(shù)據(jù)和計算量需求?!?/p>

人工智能和機器學習的加速器

針對人工智能的應用特點,eFPGA技術提供了一種新的解決方案,利用它在自定義處理器和內存管理技術的優(yōu)點,嵌入式可編程邏輯通過消除對面積大、功耗高的I/ O電路的需求,縮減了芯片的總面積。Achronix亞太區(qū)總經(jīng)理羅煒亮表示,Achronix的Speedster等許多FPGA架構提供了完全可自定義的邏輯和數(shù)字信號處理引擎的混合結構,它們可支持固定和浮點運算,DSP引擎可采用由8位或16位單元來組成一種構建模塊,這種方法可以將它們組合起來以支持更高精度的數(shù)據(jù)類型,通過用邏輯陣列中的查找表來實現(xiàn)相關邏輯也能夠適用于低精度。Achronix的Speedcore可集成在芯片上的嵌入式FPGA半導體知識產(chǎn)權模塊。

除了計算和網(wǎng)絡基礎設施的通用要求之外,人工智能/機器學習還對高密度和針對性計算產(chǎn)生了顯著增加的需求,MLP模塊是一種高度靈活的計算引擎,它與存儲器緊密耦合,從而為人工智能和機器學習應用提供了性能/功耗比最高和成本最低的解決方案。

Steve Mensor表示,與以前的Achronix FPGA產(chǎn)品相比,新的Achronix機器學習處理器利用了人工智能/機器學習處理的特定屬性,并將這些應用的性能提高了300%。這是通過多種架構性創(chuàng)新來實現(xiàn)的,這些創(chuàng)新可以同時提高每個時鐘周期的性能和操作次數(shù)。他提到,Achronix推出的用于人工智能、機器學習和網(wǎng)絡硬件加速應用的第四代Speedcore eFPGA IP產(chǎn)品,與之前一代的Speedcore eFPGA產(chǎn)品相比,Speedcore Gen4的性能提速60%、功耗降低50%、芯片面積縮小65%;新的機器學習處理器單元模塊為人工智能/機器學習應用提供高出300%的性能。這些機器學習處理器支持各種定點和浮點格式,包括Bfloat16、16位、半精度、24位和單元塊浮點,用戶可以通過為其應用選擇最佳精度來實現(xiàn)精度和性能的均衡。

eFPGA技術被稱為最佳的硬件加速器

大數(shù)據(jù)和網(wǎng)絡帶來巨大的數(shù)據(jù)處理需求,傳統(tǒng)的多核CPU和SoC需要可編程硬件加速器來預處理和卸載數(shù)據(jù),從而提升其計算性能,對于低至中容量應用,獨立的FPGA芯片是一種方便且實際的解決方案,對于高容量應用,eFPGA是最佳解決方案。Steve Mensor表示,要將FPGA嵌入到SoC中首先需要解決FPGA芯片的面積問題,標準的FPGA內核與可編程IO、控制器等面積比接近1:1,Achronix的Speedcoree FPGA直接連接至SoC,不僅能夠將FPGA芯片面積減少一半,使FPGA能夠嵌入到SoC中,還能夠減小CB的尺寸、減少PCB的層數(shù)以及提高信號完整性。

Achronix市場營銷副總裁Steve Mensor

Steve Mensor繼續(xù)說道,Speedcore以內部連線方式直接連接至SoC,省去了在外置獨立FPGA中可見的大型可編程輸入輸出緩沖,能耗得到了降低。Speedcore省去了對獨立FPGA周邊所有支持性元器件的需求,這些元器件包括電源調節(jié)器、時鐘發(fā)生器、電平位移器、無源元件和FPGA冷卻器件,成本也就相應的降低。

對于FPGA開發(fā)者而言,軟件工具的重要性不言而喻,Achronix為客戶提供ACE設計工具。Steve Mensor表示,Achronix的研究類eFPGA Accelerator應用加速項目和測試芯片類eFPGA Accelerator應用加速項目,將支持研究機構和測試芯片開發(fā)人員輕松地獲得Achronix的Speedcore eFPGA技術的許可授權,該項許可包括對接預先配置的、經(jīng)過流片驗證的Speedcore eFPGA IP以及該公司業(yè)內一流的ACE設計工具。

最后,Steve Mensor提到,Achronix已經(jīng)可以提供基于臺積電(TSMC)的16納米FinFETPlus(16FF)工藝的SpeedcoreIP產(chǎn)品,并且正在開發(fā)基于臺積電的7納米工藝的IP。

總結:

隨著機器學習和人工智能的發(fā)展,市場對芯片算力的要求與日俱增,廠商在架構和工藝上提升性能的瓶頸逐漸出現(xiàn),新的FPGA技術可以幫助它們解決這些難題,Achronix的eFPGA技術在性能和功耗上找到了一個平衡點,解決了企業(yè)的難題。高性能計算將成為主流的應用,未來eFPGA技術定會在市場上大放異彩,市場份額逐漸增加。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 摩爾定律
    +關注

    關注

    4

    文章

    640

    瀏覽量

    80622
  • efpga
    +關注

    關注

    1

    文章

    34

    瀏覽量

    16016

原文標題:摩爾定律放緩,eFPGA技術迎來了最好的發(fā)展時機

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新機遇

    ,揭示行業(yè)正處于從“晶體管密度驅動”向“系統(tǒng)級創(chuàng)新”轉型的關鍵節(jié)點。隨著摩爾定律放緩、供應鏈分散化政策推進,一場融合制造技術革新與供應鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1073次閱讀
    當<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新<b class='flag-5'>機遇</b>

    AI狂飆, FPGA會掉隊嗎? (上)

    摩爾定律說,集成電路上的晶體管數(shù)量大約每兩年翻一番。隨著晶體管尺寸接近物理極限,摩爾定律的原始含義已不再適用,但計算能力的提升并沒有停止。英偉達的SOC在過去幾年的發(fā)展中,AI算力大致為每兩年翻一番
    的頭像 發(fā)表于 08-07 09:03 ?963次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會掉隊嗎? (上)

    Chiplet與3D封裝技術:后摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術和3D封裝成為半導體行業(yè)突破性能與集成度瓶頸的關鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?749次閱讀
    Chiplet與3D封裝技術:后<b class='flag-5'>摩爾</b>時代的芯片革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數(shù)據(jù),或是超級電腦,只要設計或計算系統(tǒng)符合三項之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領導廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?4027次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b><b class='flag-5'>放緩</b>,RISC-V在高性能計算的重要性突顯

    鰭式場效應晶體管的原理和優(yōu)勢

    自半導體晶體管問世以來,集成電路技術便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預言,單位面積上的晶體管數(shù)量每兩年翻一番,而這一進步在過去幾十年里得到了充分驗證。
    的頭像 發(fā)表于 06-03 18:24 ?1334次閱讀
    鰭式場效應晶體管的原理和優(yōu)勢

    電力電子中的“摩爾定律”(2)

    04平面磁集成技術的發(fā)展在此基礎上,平面磁集成技術開始廣泛應用于高功率密度場景,通過將變壓器的繞組(winding)設計在pcb電路板上從而代替利茲線,從而極大降低了變壓器的高度。然而pcb的銅帶厚度并不大,一般不會超過4oz(140μm),因此想要通過pcb傳輸大電流會有極大的損耗。為
    的頭像 發(fā)表于 05-17 08:33 ?539次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(2)

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?5460次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上??萍即髮W劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?684次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    淺談Chiplet與先進封裝

    隨著半導體行業(yè)的技術進步,尤其是摩爾定律放緩,芯片設計和制造商們逐漸轉向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1014次閱讀
    淺談Chiplet與先進封裝

    瑞沃微先進封裝:突破摩爾定律枷鎖,助力半導體新飛躍

    在半導體行業(yè)的發(fā)展歷程中,技術創(chuàng)新始終是推動行業(yè)前進的核心動力。深圳瑞沃微半導體憑借其先進封裝技術,用強大的實力和創(chuàng)新理念,立志將半導體行業(yè)邁向新的高度。 回溯半導體行業(yè)的發(fā)展軌跡,摩爾定律無疑是一個重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?717次閱讀
    瑞沃微先進封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導體新飛躍

    混合鍵合中的銅連接:或成摩爾定律救星

    將兩塊或多塊芯片疊放在同一個封裝中。這使芯片制造商能夠增加處理器和內存中的晶體管數(shù)量,雖然晶體管的縮小速度已普遍放緩,但這曾推動摩爾定律發(fā)展。2024年5月,在美國丹佛舉行的IEEE電子器件與技術大會(ECTC)上,來自世界各地
    的頭像 發(fā)表于 02-09 09:21 ?1131次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術:延續(xù)摩爾定律的新希望

    減少它們可承載的信息量并增加能耗。 該行業(yè)一直在尋找替代的互連材料,以讓摩爾定律發(fā)展進程延續(xù)得更久一點。從很多方面來說,石墨烯是一個非常有吸引力的選擇:這種薄片狀的碳材料具有優(yōu)異的導電性和導熱性,并且比金
    的頭像 發(fā)表于 01-09 11:34 ?877次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個月增加一倍的趨勢。該定律不僅推動了計算機硬件的快速發(fā)展,也對多個領域產(chǎn)生了深遠影響。
    的頭像 發(fā)表于 01-07 18:31 ?2931次閱讀

    玻璃基板面臨的四大核心技術攻關難點

    人工智能的發(fā)展對高性能計算、可持續(xù)技術和網(wǎng)絡硅片的需求激增,這推動了研發(fā)投資的增加,加速了半導體技術的創(chuàng)新進程。然而,隨著摩爾定律在單個芯片層面逐漸放緩,業(yè)界開始探索在ASIC封裝中集成更多芯片
    的頭像 發(fā)表于 12-22 15:27 ?2390次閱讀
    玻璃基板面臨的四大核心技術攻關難點