chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用FPGA設(shè)計(jì)工具減少設(shè)計(jì)周期時(shí)間和降低風(fēng)險(xiǎn)

YCqV_FPGA_EETre ? 來源:未知 ? 作者:劉勇 ? 2019-02-13 10:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當(dāng)面對(duì)一個(gè)項(xiàng)目計(jì)劃時(shí),你最后一次聽到“需要多長(zhǎng)時(shí)間就花多長(zhǎng)時(shí)間”或者“如果第一次不成功,不要擔(dān)心,你總能搞定的”這些話大概是什么時(shí)候的事?很可能從來就沒有過。隨著FPGA變得越來越強(qiáng)大,處理的任務(wù)范圍也越來越廣,縮短設(shè)計(jì)周期并且最小化風(fēng)險(xiǎn)變得前所未有的重要。

Pentek公司作為一家商用現(xiàn)貨(COTS)FPGA的數(shù)據(jù)處理和采集產(chǎn)品制造商,通常是FPGA技術(shù)與最終用戶應(yīng)用之間的接口。這使得Pentek處于支持客戶作為工程合作伙伴的獨(dú)特位置,其最終共同目標(biāo)是解決他們的最終需求。 Pentek已經(jīng)學(xué)到了很多關(guān)于如何縮短設(shè)計(jì)周期和最小化客戶風(fēng)險(xiǎn)的知識(shí)。 以下是Pentek及其客戶發(fā)現(xiàn)的有價(jià)值的一系列策略。

1. 利用FPGA設(shè)計(jì)工具

Pentek公司推出的每一款基于FPGA的產(chǎn)品交付時(shí)都附帶一整套功能包,作為IP來進(jìn)行安裝。盡管這些產(chǎn)品可以直接用來實(shí)現(xiàn)數(shù)據(jù)采集和處理的解決方案,但是大多數(shù)用戶都會(huì)安裝自己自定義的IP來進(jìn)行特定應(yīng)用的處理。Pentek公司推出的FPGA設(shè)計(jì)工具集搭配Zynq UltraScale+ RFSoC會(huì)提供所有生產(chǎn)用的IP以及一些通用功能的IP庫(kù),用戶在搭建自己設(shè)計(jì)時(shí)可以用到。這些IP集成模塊可以輕松的導(dǎo)入Xilinx Vivado設(shè)計(jì)工具,所有IP都支持AXI4協(xié)議并且可以無縫對(duì)接Xilinx提供的IP資源。這可以讓我們快速訪問整個(gè)設(shè)計(jì),不用再去學(xué)習(xí)新的工具或者了解IP設(shè)計(jì)定義,從而節(jié)省了項(xiàng)目啟動(dòng)時(shí)間。

圖1:利用Xilinx和Pentek向?qū)K組合開展的FPGA設(shè)計(jì)

2. 使用廠家提供的IP功能

雖然每個(gè)用戶的設(shè)計(jì)都是不同的,但是所需的許多功能都是相似的,每一款硬件產(chǎn)品所提供的IP不僅支持硬件特性,比如A/D轉(zhuǎn)換板卡的數(shù)據(jù)采集或者D/A轉(zhuǎn)換板卡的波形發(fā)生器,而且還支持一些比較常見的高級(jí)功能,原本這些功能可能是由硬件來處理的。Pentek公司推出的基于Zynq UltraScale+ RFSoCs的產(chǎn)品支持以下功能庫(kù):? 數(shù)據(jù)采集用于抓取和傳輸A/D數(shù)據(jù)? 波形生成,將數(shù)據(jù)傳輸給D/A或者讀取存儲(chǔ)在內(nèi)存中的波形數(shù)據(jù)? 用于雷達(dá)測(cè)試應(yīng)用的雷達(dá)啁啾聲和信號(hào)發(fā)生器? A/D校正功能? 100GigE UDP引擎? DMA引擎用于高速數(shù)據(jù)流設(shè)計(jì)

在每種情況下用戶都可以通過編輯提供的VHDL源代碼來使用這些IP功能,在所有情況下從競(jìng)爭(zhēng)的角度來看經(jīng)過測(cè)試的IP加速了產(chǎn)品開發(fā)并且降低了風(fēng)險(xiǎn)。

3. 簡(jiǎn)化從開發(fā)到部署的流程

Pentek公司推出的Quartz系列采用的是Zynq UltraScale+ RFSoCs,而且都是基于QuartzXM,它是一款緊湊的模塊系統(tǒng),包括了Zynq UltraScale+ RFSoC所需的所有電路設(shè)計(jì)。

圖2:Model 6001 QuartzXM RFSoC模塊化系統(tǒng)

這個(gè)設(shè)計(jì)背后的想法很簡(jiǎn)單:解決模塊電路設(shè)計(jì)和PCB方面面臨的最大挑戰(zhàn),并且保證Zynq UltraScale+ RFSoC最佳的模擬和數(shù)字性能。當(dāng)這款模塊設(shè)計(jì)完成并且經(jīng)過驗(yàn)證,Pentek公司可以擴(kuò)展為各種接口形式的模塊,比如PCIe和3U VPX。

圖3:Model 5950,3U VPX RFSoC模塊板卡(拆下蓋子顯示的是QuartzXM)

雖然以標(biāo)準(zhǔn)的形式提供這種設(shè)計(jì)非常重要,但是用戶所能看到的最大好處是可以在有限的空間或者不滿足標(biāo)準(zhǔn)形式應(yīng)用部署Zynq UltraScale+ RFSoC。Pentek公司提供的工具集包含所需的電氣、機(jī)械和散熱設(shè)計(jì)指導(dǎo),讓客戶能夠?yàn)镼uartzXM設(shè)計(jì)自己的承載板卡。將如此多的功能封裝在QuartzXM模塊中,用戶可以從一款經(jīng)過驗(yàn)證的Zynq UltraScale+ RFSoC平臺(tái)開始,專注于更簡(jiǎn)單的承載板卡設(shè)計(jì)。此外它還提供了一套標(biāo)準(zhǔn)的、低成本的、易于操作的原型開發(fā)流程,用戶可以根據(jù)自己情況選擇PCIe接口的Quartz模塊,或者使用3U VPX形式的模塊,還提供低成本的Model 8257開發(fā)模塊共用戶選擇。開發(fā)好應(yīng)用程序IP和軟件之后,在需要時(shí)可以通過設(shè)計(jì)定制的載板將解決方案部署到系統(tǒng)中,因?yàn)檫@兩個(gè)系統(tǒng)的硬件核心是相同的,所有IP和軟件可以在不做任何更改的情況下從開發(fā)移植到部署系統(tǒng)中,所以這些設(shè)計(jì)技術(shù)都大大降低了風(fēng)險(xiǎn),縮短了開發(fā)時(shí)間。

4. 提供工程師對(duì)工程師的支持方式,確保產(chǎn)品的成功

即使提供最好的產(chǎn)品文檔也抵不上工程師對(duì)工程師的對(duì)話交流,這對(duì)于設(shè)計(jì)的整個(gè)周期可以最小化風(fēng)險(xiǎn)同時(shí)節(jié)省時(shí)間。Pentek公司推出的所有產(chǎn)品都提供免費(fèi)的終身技術(shù)支持服務(wù),如果出現(xiàn)問題客戶可以隨時(shí)聯(lián)系到Pentek公司的工程師。

設(shè)計(jì)周期時(shí)間和降低風(fēng)險(xiǎn)是整個(gè)項(xiàng)目過程中非常真實(shí)重要的一部分,盡管風(fēng)險(xiǎn)永遠(yuǎn)是開發(fā)創(chuàng)新過程中固有的一部分,Pentek公司的態(tài)度是認(rèn)為降低風(fēng)險(xiǎn)縮短設(shè)計(jì)周期與為客戶提供最高性能和創(chuàng)新產(chǎn)品是同等重要的事情。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22503

    瀏覽量

    639286
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2206

    瀏覽量

    131906
  • Zynq-7000
    +關(guān)注

    關(guān)注

    3

    文章

    144

    瀏覽量

    38114

原文標(biāo)題:借助Zynq UltraScale+ RFSoCs縮短設(shè)計(jì)周期同時(shí)最小化風(fēng)險(xiǎn)

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Altera三大FPGA系列產(chǎn)品生命周期支持延至2045年

    近日,全球最大專注于 FPGA 解決方案的提供商 Altera 宣布,將其 Agilex、MAX 10 和 Cyclone V FPGA 系列的產(chǎn)品生命周期支持延長(zhǎng)至 2045 年。
    的頭像 發(fā)表于 04-13 16:30 ?1047次閱讀

    Enclustra將亮相2026年美國(guó)FPGA Horizons展

    到量產(chǎn)最危險(xiǎn)的“坑”。一個(gè)扎心的事實(shí)很多FPGA/SoC項(xiàng)目,原型跑得飛快,一上量產(chǎn)就翻車。工程風(fēng)險(xiǎn)失控、開發(fā)周期拉長(zhǎng)、成本超支……最后掉進(jìn)“反復(fù)改板”的死循環(huán)。
    的頭像 發(fā)表于 04-10 08:00 ?351次閱讀
    Enclustra將亮相2026年美國(guó)<b class='flag-5'>FPGA</b> Horizons展

    圖文學(xué)習(xí)PWM,怎么輸出直流信號(hào)?

    PWM是脈沖寬度調(diào)制的意思,是一個(gè)周期內(nèi)的高電平時(shí)間周期時(shí)間之比,圖3-9 所示,它與傅里葉變換有不解之緣。
    的頭像 發(fā)表于 03-12 18:48 ?1734次閱讀
    圖文學(xué)習(xí)PWM,怎么輸出直流信號(hào)?

    智多晶重磅發(fā)布HQPEP功耗評(píng)估工具

    FPGA功耗受工藝、電壓、溫度、資源占用等多重因素影響,傳統(tǒng)評(píng)估依賴后期板級(jí)實(shí)測(cè),易引發(fā)電源重構(gòu)、散熱返工等風(fēng)險(xiǎn)。為此,智多晶重磅發(fā)布HQPEP(HqFpga Power Estimation Platform)功耗評(píng)估
    的頭像 發(fā)表于 01-23 16:01 ?2461次閱讀
    智多晶重磅發(fā)布HQPEP功耗評(píng)估<b class='flag-5'>工具</b>

    RUI Builder 圖形化UI設(shè)計(jì)工具

    RUI Builder 圖形化UI設(shè)計(jì)工具 該軟件為圖形化UI設(shè)計(jì)軟件,搭配瑞佑圖形處理器,輕松設(shè)計(jì)UI界面!主要特色功能: 在PC上直接設(shè)計(jì)界面,再生成UI渲染源碼(.c),程序中直接引用即可
    發(fā)表于 12-12 20:14

    利用DMA如何降低MCU功耗?

    利用DMA(直接內(nèi)存訪問)降低MCU功耗的核心在于最小化CPU介入,通過硬件自動(dòng)完成數(shù)據(jù)傳輸任務(wù),使CPU能盡可能長(zhǎng)時(shí)間處于休眠狀態(tài)。 CPU休眠時(shí)間最大化 DMA接管數(shù)據(jù)搬運(yùn)(如外
    發(fā)表于 11-18 07:34

    簡(jiǎn)單認(rèn)識(shí)eSchema電路設(shè)計(jì)工具

    eSchema電路設(shè)計(jì)工具作為一款面向?qū)I(yè)IC設(shè)計(jì)者的綜合解決方案,通過集成原理圖設(shè)計(jì)、電氣規(guī)則檢查(ERC)及SPICE網(wǎng)表生成功能,構(gòu)建了從概念驗(yàn)證到仿真分析的高效閉環(huán),為復(fù)雜芯片設(shè)計(jì)提供了可靠的技術(shù)支撐。
    的頭像 發(fā)表于 11-17 10:22 ?755次閱讀
    簡(jiǎn)單認(rèn)識(shí)eSchema電路設(shè)<b class='flag-5'>計(jì)工具</b>

    智多晶EDA工具HqFpga軟件的主要重大進(jìn)展

    智多晶EDA工具HqFpga(簡(jiǎn)稱HQ),是自主研發(fā)的一款系統(tǒng)級(jí)的設(shè)計(jì)套件,集成了Hqui主界面、工程界面、以及內(nèi)嵌的HqInsight調(diào)試工具、IP Creator IP生成工具、布
    的頭像 發(fā)表于 11-08 10:15 ?4012次閱讀
    智多晶EDA<b class='flag-5'>工具</b>Hq<b class='flag-5'>Fpga</b>軟件的主要重大進(jìn)展

    京微齊力新版福晞軟件工具全面優(yōu)化FPGA設(shè)計(jì)環(huán)境

    FPGA 設(shè)計(jì)開發(fā)過程中,軟件是工程師必不可少的工具,好的軟件開發(fā)環(huán)境可以簡(jiǎn)化設(shè)計(jì)者的設(shè)計(jì)流程,縮短開發(fā)時(shí)間,提升整體設(shè)計(jì)效率。
    的頭像 發(fā)表于 10-23 17:48 ?5100次閱讀
    京微齊力新版福晞軟件<b class='flag-5'>工具</b>全面優(yōu)化<b class='flag-5'>FPGA</b>設(shè)計(jì)環(huán)境

    PathFinder在FPGA中的角色與缺陷

    自 1990 年代末以來,PathFinder 一直是 FPGA 布線(routing)階段的主力算法,為設(shè)計(jì)工具提供“能連通又不重疊”的路徑規(guī)劃方案。
    的頭像 發(fā)表于 10-15 10:44 ?643次閱讀
    PathFinder在<b class='flag-5'>FPGA</b>中的角色與缺陷

    如何利用技術(shù)實(shí)現(xiàn)裝置數(shù)據(jù)驗(yàn)證的全生命周期管理?

    裝置數(shù)據(jù)驗(yàn)證的全生命周期管理,需覆蓋 需求規(guī)劃、數(shù)據(jù)采集、自動(dòng)化驗(yàn)證、存儲(chǔ)歸檔、應(yīng)用迭代、退役審計(jì) 6 大核心階段。利用技術(shù)實(shí)現(xiàn)這一閉環(huán),需針對(duì)各階段的痛點(diǎn)匹配工具與方案,同時(shí)兼顧數(shù)據(jù)準(zhǔn)確性、流程
    的頭像 發(fā)表于 09-05 15:23 ?932次閱讀
    如何<b class='flag-5'>利用</b>技術(shù)實(shí)現(xiàn)裝置數(shù)據(jù)驗(yàn)證的全生命<b class='flag-5'>周期</b>管理?

    如何通過API優(yōu)化電商庫(kù)存管理,減少缺貨風(fēng)險(xiǎn)

    ? 電商庫(kù)存管理是業(yè)務(wù)成功的關(guān)鍵,缺貨不僅導(dǎo)致銷售損失,還損害客戶忠誠(chéng)度。傳統(tǒng)方法依賴人工跟蹤,易出錯(cuò)且響應(yīng)慢。通過API(應(yīng)用程序編程接口)實(shí)現(xiàn)系統(tǒng)自動(dòng)化,能顯著優(yōu)化庫(kù)存管理,降低缺貨風(fēng)險(xiǎn)。本文將
    的頭像 發(fā)表于 07-10 14:28 ?798次閱讀
    如何通過API優(yōu)化電商庫(kù)存管理,<b class='flag-5'>減少</b>缺貨<b class='flag-5'>風(fēng)險(xiǎn)</b>

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助
    的頭像 發(fā)表于 06-06 17:06 ?1755次閱讀

    ReviewHub:實(shí)現(xiàn)Booster與設(shè)計(jì)工具端無縫鏈接的評(píng)審協(xié)作平臺(tái)

    在電子產(chǎn)品設(shè)計(jì)與質(zhì)量管理中,跨部門的高效評(píng)審協(xié)作至關(guān)重要。傳統(tǒng)線下評(píng)審方式因時(shí)間、地點(diǎn)和信息孤島等限制,效率低下且易出錯(cuò)。ReviewHub作為一款貫穿Booster與設(shè)計(jì)工具端的線上評(píng)審平臺(tái),憑借
    的頭像 發(fā)表于 06-04 11:46 ?995次閱讀
    ReviewHub:實(shí)現(xiàn)Booster與設(shè)<b class='flag-5'>計(jì)工具</b>端無縫鏈接的評(píng)審協(xié)作平臺(tái)

    安森美WebDesigner+設(shè)計(jì)工具使用心得

    WebDesigner+ 設(shè)計(jì)工具完成120W DC-DC隔離電源設(shè)計(jì)、通過Elite Power仿真工具,簡(jiǎn)化125KW 儲(chǔ)能系統(tǒng)設(shè)計(jì),今天分享的試用報(bào)告聚焦WebDesigner工具,一起來了解下。
    的頭像 發(fā)表于 05-16 15:19 ?1058次閱讀
    安森美WebDesigner+設(shè)<b class='flag-5'>計(jì)工具</b>使用心得