chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

兩種JESD204B A/D轉換器轉FPGA設置與實現技巧

EE techvideo ? 來源:EE techvideo ? 2019-06-21 06:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來自ADI公司和Xilinx公司的專家共同展示兩種JESD204B A/D轉換器FPGA設置,同時介紹其實現技巧。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1659

    文章

    22365

    瀏覽量

    632999
  • 轉換器
    +關注

    關注

    27

    文章

    9396

    瀏覽量

    155716
  • ADI
    ADI
    +關注

    關注

    151

    文章

    46095

    瀏覽量

    274091
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    LMK04828 超低噪聲JESD204B兼容時鐘抖動清除技術手冊

    轉換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能輸出。
    的頭像 發(fā)表于 09-15 10:10 ?892次閱讀
    LMK04828 超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除<b class='flag-5'>器</b>技術手冊

    ?LMK0482x系列超低噪聲JESD204B兼容時鐘抖動清除技術文檔總結

    轉換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能輸出。
    的頭像 發(fā)表于 09-15 10:03 ?698次閱讀
    ?LMK0482x系列超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除<b class='flag-5'>器</b>技術文檔總結

    LMK04616 超低噪聲低功耗JESD204B兼容時鐘抖動清除總結

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動清除,支持 JESD204B。16 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅動 8 個 JESD204B 轉換器或其
    的頭像 發(fā)表于 09-12 16:50 ?932次閱讀
    LMK04616 超低噪聲低功耗<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除<b class='flag-5'>器</b>總結

    ?LMK04828-EP 超低噪聲JESD204B兼容時鐘抖動清除總結

    LMK04828-EP 器件是業(yè)界性能最高的時鐘調理,支持 JESD204B。 PLL2的14個時鐘輸出可配置為使用器件和SYSREF時鐘驅動7個JESD204B轉換器或其他邏
    的頭像 發(fā)表于 09-12 16:13 ?868次閱讀
    ?LMK04828-EP 超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除<b class='flag-5'>器</b>總結

    LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時鐘抖動清除技術手冊

    JESD204B轉換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能輸出。
    的頭像 發(fā)表于 09-12 14:11 ?1017次閱讀
    LMK04832 超低噪聲、3.2 GHz、15 輸出、<b class='flag-5'>JESD204B</b> 時鐘抖動清除<b class='flag-5'>器</b>技術手冊

    ?LMK04368-EP 超低噪聲JESD204B/C雙環(huán)路時鐘抖動清除總結

    JESD204B/C 轉換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于 JESD204B/C 應用,14 個輸出中的每一個都可以單獨配置為傳統時鐘系統的高性能輸出。
    的頭像 發(fā)表于 09-11 10:23 ?682次閱讀
    ?LMK04368-EP 超低噪聲<b class='flag-5'>JESD204B</b>/C雙環(huán)路時鐘抖動清除<b class='flag-5'>器</b>總結

    JESD204B生存指南

    實用JESD204B來自全球數據轉換器市場份額領導 者的技術信息、提示和建議
    發(fā)表于 05-30 16:31 ?0次下載

    JESD204B IP核的配置與使用

    物理層的位置,一是物理層在JESD204 IP里;另外一是物理層在JESD204 IP外部,需要再配置JESD204 phy IP核進行
    的頭像 發(fā)表于 05-24 15:05 ?2060次閱讀
    <b class='flag-5'>JESD204B</b> IP核的配置與使用

    替代HMC7044超低噪高性能時鐘抖動消除支持JESD204B

    1. 概述PC7044是一款高性能雙環(huán)路的整數時鐘抖動消除,可以為具有并行或串(JESD204B型)接口的高速數據轉換器執(zhí)行參考時鐘選擇和超低噪聲頻率的生成。 PC7044具有個整
    發(fā)表于 05-08 15:57

    一文詳解JESD204B高速接口協議

    JESD204B是邏輯器件和高速ADC/DAC通信的一個串行接口協議,在此之前,ADC/DAC與邏輯器件交互的接口大致分為如下幾種。
    的頭像 發(fā)表于 04-24 15:18 ?4663次閱讀
    一文詳解<b class='flag-5'>JESD204B</b>高速接口協議

    LTC6953具有11個輸出并支持JESD204B/JESD204C協議的超低抖動、4.5GHz時鐘分配器技術手冊

    C subclass 1 器件時鐘 / SYSREF 對以及一個通用輸出,或者就是 11 個面向非 JESD204B/JESD204C 應用的通用時鐘輸出。每個輸出都有自己的可個別編程分頻和輸出驅動
    的頭像 發(fā)表于 04-16 14:28 ?1068次閱讀
    LTC6953具有11個輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協議的超低抖動、4.5GHz時鐘分配器技術手冊

    HMC7044B支持JESD204BJESD204C的高性能、3.2GHz、14輸出抖動衰減技術手冊

    HMC7044B 是 [HMC7044]的修訂版本,是一款高性能、雙環(huán)路、整數 N 抖動衰減,能夠為具有并行或串行(JESD204BJESD204C 類型)接口的高速數據
    的頭像 發(fā)表于 04-16 11:27 ?1690次閱讀
    HMC7044<b class='flag-5'>B</b>支持<b class='flag-5'>JESD204B</b>和<b class='flag-5'>JESD204</b>C的高性能、3.2GHz、14輸出抖動衰減<b class='flag-5'>器</b>技術手冊

    AD9680 JESD204B接口的不穩(wěn)定會導致較大的電流波動,怎么解決?

    AD采集芯片為AD9680-1000,時鐘芯片為AD9528。當 AD 采樣時鐘為 500MHz 時,jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當 AD 采樣時鐘為 800MHz
    發(fā)表于 04-15 06:43

    使用jesd204b IP核時,無法完成綜合,找不到jesd204_0.v

    做的,但是去問的時候人家說是根據個IP核的示例工程中的某個文件來在jesd204b_base.v中例化,其他的對方不記得了,這里想問下這個問題該怎么解決?
    發(fā)表于 03-12 22:21

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10