電路板設計是一項非常耗時且耗時的任務,任何問題都需要工程師在逐個組件的基礎上檢查整個設計??梢哉f電路板的設計要求與芯片設計一樣好。
典型的電路板設計流程包括以下步驟:
前三個步驟占用的時間最多,因為原理圖檢查是一個手動過程。想象一下?lián)碛?000個或更多連接的SoC板。手動檢查每個連接是一項繁瑣的工作。實際上,幾乎不可能檢查每個連接,這可能導致最終板中出現(xiàn)問題,例如錯誤連接,浮動節(jié)點等。
原理圖捕獲階段通常面臨以下類型的問題:
下劃線錯誤:例如APLLVDD和APLL_VDD
案例問題:例如VDDE和vdde
拼寫錯誤
信號短路問題
還有更多......
為了避免這些錯誤,應該有一種方法可以在幾秒鐘內(nèi)檢查完整的原理圖。該方法可以通過原理圖仿真實現(xiàn),這在當前的電路板設計流程中很少見。原理圖模擬允許您在所需節(jié)點上查看最終輸出,因此它會自動檢查所有連接問題。
以下內(nèi)容由項目示例解釋。考慮一個典型的電路板框圖:
在復雜的電路板設計中,數(shù)字連接可以達到數(shù)千個,很少有變化可能會浪費大量時間進行檢查。
原理圖仿真不僅可以節(jié)省設計時間,還可以提高電路板質量并提高整體工藝效率。
典型的待測設備(DUT)具有以下信號:
經(jīng)過一些預調(diào)整后,被測設備會有各種信號并且存在用于信號調(diào)整的各種模塊,例如電壓調(diào)節(jié)器,運算放大器等??紤]一個由電壓調(diào)節(jié)器獲得的電源信號的示例:
按順序為了驗證連接并執(zhí)行整體檢查,使用了原理圖模擬。原理圖仿真包括原理圖創(chuàng)建,測試平臺創(chuàng)建和仿真。
在測試平臺創(chuàng)建過程中,激勵信號被發(fā)送到必要的輸入,然后輸出是在感興趣的信號點觀察到。
上述過程可以通過將探針連接到要觀察的節(jié)點來實現(xiàn)。節(jié)點電壓和波形可以指示原理圖中是否存在錯誤。所有信號連接都會自動檢查。
讓我們來看一下在上面的圖片中,檢測到的節(jié)點和電壓清晰可見:
所以在幫助下在模擬中,我們可以直接觀察結果并確認PCB板的原理圖是正確的。此外,可以通過仔細調(diào)整刺激信號或元件值來進行設計變更的調(diào)查。因此,原理圖仿真可以節(jié)省電路板設計和檢查人員的大量時間,并增加設計正確性的可能性。
-
PCB設計
+關注
關注
396文章
4801瀏覽量
90394 -
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
43913
發(fā)布評論請先 登錄
軟件仿真提高PCB設計效率

PCB設計布通率及設計效率技巧
(多圖) PCB設計:如何減少錯誤并提高效率

如何減少PCB設計的錯誤并提高效率

PCB設計過程和提高布線效率的步驟
PCB設計:如何減少錯誤并提高效率?

13種最常見的PCB設計錯誤,我們該如何避免這些錯誤
3種常見的PCB設計錯誤

評論