1.引言
本文針對(duì)紅外圖像處理系統(tǒng)的實(shí)時(shí)性要求,提出了基于DSP+FPGA+ASIC的圖像處理架構(gòu)。
隨著紅外焦
2010-07-22 15:18:50
1160 由于受到無(wú)線傳輸帶寬的限制, 無(wú)人機(jī)對(duì)地面目標(biāo)偵察獲得的高分辨率視頻圖像必須經(jīng)過(guò)有效壓縮才能實(shí)時(shí)傳輸給地面接收處理系統(tǒng)?,F(xiàn)有的視頻壓縮標(biāo)準(zhǔn)有H.261、H. 262、H . 263 及MPEG-
2011-10-11 18:20:42
1897 
聲學(xué)回聲消除器一直是視頻會(huì)議系統(tǒng)不可缺少的組件。將回聲消除算法結(jié)合噪音消除和靜音檢測(cè)算法等,提出一種改進(jìn)的實(shí)時(shí)音頻處理系統(tǒng)方法,并在TMS320C6713B 上實(shí)現(xiàn),能夠有效改善噪
2011-10-24 15:20:52
6571 
(FPGA)和軌跡識(shí)別算法(DSP),與嵌入式圖像處理硬件構(gòu)成一個(gè)完整的圖像處理系統(tǒng)共同完成空間觀測(cè)任務(wù),識(shí)別算法主要負(fù)責(zé)對(duì)空間監(jiān)測(cè)圖像的分析和判讀,重點(diǎn)是濾除背景
2021-10-29 08:52:35
5867 
目標(biāo)。模板就是我們已知的在圖中要找的目標(biāo),且該目標(biāo)同模板有相同的尺寸、方向和圖像,通過(guò)一定的算法可以在圖中找到目標(biāo),確定其坐標(biāo)位置。 二:模板匹配的原理 用通俗的語(yǔ)言來(lái)解釋模板的匹配原理: 在要檢測(cè)的圖像上,從左到右,從上到
2022-05-05 09:25:07
37165 
什么是DSP圖像處理系統(tǒng)?DSP圖像處理系統(tǒng)中信號(hào)完整性的問(wèn)題是什么?有哪些解決方案?
2021-06-01 06:40:35
為什么要推出DM642型處理器?DM642的EDMA控制器是什么?它有什么功能?EDMA的控制機(jī)制是怎樣的?EDMA是如何進(jìn)行傳輸操作的?EDMA在實(shí)時(shí)圖像處理系統(tǒng)中有哪些應(yīng)用?
2021-04-19 10:27:02
來(lái)說(shuō),濾除噪聲、擴(kuò)展對(duì)比度、銳化以及色彩增強(qiáng)等處理能顯著提升視覺(jué)效果。這里設(shè)計(jì)一個(gè)基于FPGA的實(shí)時(shí)視頻圖像處理系統(tǒng),包含增強(qiáng)對(duì)比度擴(kuò)展和色飽和度兩種處理方法,相比于DSP和ASIC方案來(lái)說(shuō),F(xiàn)PGA在性能和靈活性方面具有絕對(duì)優(yōu)勢(shì),應(yīng)用FPGA設(shè)計(jì)視頻通信系統(tǒng)更普遍。
2019-08-22 08:22:29
和視頻處理算法程序的編寫工作,希望在DSP平臺(tái)實(shí)現(xiàn)算法,并對(duì)算法做些優(yōu)化工作。三、對(duì)各種視頻圖像處理算法程序模塊化,便于用戶使用。
2015-11-06 10:01:48
申請(qǐng)理由:TMS320C6748是TI公司推出的高速DSP,將其應(yīng)用于微光視頻圖像的實(shí)時(shí)處理,對(duì)于提高系統(tǒng)的實(shí)時(shí)性和采集具有十分重要的意義,同時(shí)也可以講更加復(fù)雜的算法加入其中,對(duì)于微光視頻圖像處理算法
2015-10-09 15:12:31
申請(qǐng)理由:本人為北工大的研究生,專業(yè)為DSP與嵌入式系統(tǒng)。熟悉DSP和某些圖像算法?,F(xiàn)在課題在研究跟蹤算法以及優(yōu)化實(shí)現(xiàn),所以想申請(qǐng)次開發(fā)板!望通過(guò)項(xiàng)目描述:項(xiàng)目主要實(shí)現(xiàn)功能是通過(guò)Mean-shift
2015-09-09 16:59:45
申請(qǐng)理由:我是一名嵌入式系統(tǒng)開發(fā)工程師,長(zhǎng)期駐足致力于通信和圖像信息處理的算法程序設(shè)計(jì)。我想將自己的經(jīng)驗(yàn)分享給初學(xué)者,讓他們?cè)?b class="flag-6" style="color: red">DSP學(xué)習(xí)的路上不再那么迷茫和痛苦。項(xiàng)目描述:現(xiàn)代成像系統(tǒng)須具備高精度
2015-09-10 11:12:24
接下來(lái),我會(huì)開一系列學(xué)習(xí)使用MATLAB來(lái)設(shè)計(jì)FPGA為DSP的過(guò)程實(shí)時(shí)信號(hào)處理系統(tǒng)要求必須具有處理大數(shù)據(jù)量的能力,以保證系統(tǒng)的實(shí)時(shí)性;其次對(duì)系統(tǒng)的體積、功耗、穩(wěn)定性等也有較嚴(yán)格的要求。實(shí)時(shí)信號(hào)處理算法
2015-06-01 11:47:36
本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進(jìn)行視頻處理的方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過(guò)程。實(shí)時(shí)視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對(duì)處理速度要求高,但算法相對(duì)比較簡(jiǎn)單,適合于用
2019-07-01 07:38:06
為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場(chǎng)可編程門陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2021-04-28 06:14:48
電視圖像或紅外兩個(gè)波段,實(shí)現(xiàn)圖像跟蹤各項(xiàng)功能。本文提出的跟蹤算法與設(shè)計(jì)的跟蹤裝置可在一定程度上解決視頻跟蹤精度低、處理速度慢的問(wèn)題,同時(shí)本視頻跟蹤裝置也可作為進(jìn)一步研究圖像處理與跟蹤控制的平臺(tái)。
2019-06-26 06:09:46
基于DSP的圖像處理系統(tǒng)的應(yīng)用研究摘要 本文介紹了一種基于FPGA+DSP結(jié)構(gòu)的具有通用性、可擴(kuò)充性的高速數(shù)字圖像處理系統(tǒng)硬件平臺(tái)。重點(diǎn)介紹了以高速數(shù)字信號(hào)處理器TMS320DM642
2012-12-19 11:05:08
本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進(jìn)行視頻處理的方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過(guò)程?! ?b class="flag-6" style="color: red">實(shí)時(shí)視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對(duì)處理速度要求高,但算法相對(duì)比較簡(jiǎn)單,適合于
2019-06-28 08:10:26
圖像數(shù)據(jù)處理的工作原理是什么?基于FPGA+DSP的圖像處理系統(tǒng)待如何去設(shè)計(jì)?
2021-06-02 06:54:28
數(shù)據(jù)量特別大、運(yùn)算復(fù)雜,單純依靠通用PC很難達(dá)到實(shí)時(shí)性要求,不能滿足現(xiàn)行高速三維圖像處理應(yīng)用。 本系統(tǒng)中,采用FPGA實(shí)現(xiàn)底層的信號(hào)預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對(duì)
2019-06-24 06:11:03
本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進(jìn)行視頻處理的方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過(guò)程。 實(shí)時(shí)視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對(duì)處理速度要求高,但算法相對(duì)比較簡(jiǎn)單,適合于
2019-06-19 06:12:05
處理系統(tǒng)的發(fā)展有著千絲萬(wàn)縷的聯(lián)系。在實(shí)時(shí)圖像處理系統(tǒng)中,關(guān)鍵的技術(shù)是對(duì)實(shí)時(shí)圖像的采集和處理,圖像采集的速度、質(zhì)量直接影響到這個(gè)系統(tǒng)的性能。
2019-09-27 07:19:37
對(duì)象跟蹤這些研究,從中取得較好地效果,簡(jiǎn)化了用其他工具,比如VC++來(lái)開發(fā)地過(guò)程。在 VC下往往針對(duì)不同地圖像格式,就會(huì)弄地很頭疼,更不用說(shuō)編寫圖像特征提取、模板建立和搜尋模板地代碼呢,我想其中間過(guò)程會(huì)很復(fù)雜,效果也不一定會(huì)顯著。下面我就具體地談?wù)劵贖ALCON地形狀匹配算法地研究和心得總結(jié)。
2023-09-19 06:13:48
圖像跟蹤系統(tǒng)。一方面,采用雙DSP體系結(jié)構(gòu)實(shí)現(xiàn)系統(tǒng)任務(wù)的并行劃分使本系統(tǒng)具備極高的運(yùn)算處理速度;另一方面,現(xiàn)場(chǎng)可編程邏輯器件FPGA的引入使系統(tǒng)的靈活性也得到極大的提高。而將兩者結(jié)合可使本系統(tǒng)充分體現(xiàn)新一代機(jī)載實(shí)時(shí)圖像跟蹤系統(tǒng)更快速、更精確、更靈活的特點(diǎn)。
2019-07-02 06:57:27
:給出了以兩片高性能TMS320C6414作為核心處理器,并輔以FPGA來(lái)實(shí)現(xiàn)系統(tǒng)邏輯時(shí)序控制,從而組成雙DSP柔性機(jī)載實(shí)時(shí)圖像處理系統(tǒng)的設(shè)計(jì)方案。同時(shí)對(duì)系統(tǒng)的硬件資源選擇及工作流程進(jìn)行了討論。&
2008-09-05 08:40:02
隨著紅外探測(cè)技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來(lái)越大,速度要求也越來(lái)越快,利用目前主流的單DSP+ FPGA硬件架構(gòu)進(jìn)行較為復(fù)雜的圖像處理算法運(yùn)算時(shí),有時(shí)就顯得有些捉襟見肘了
2019-11-08 06:31:26
目前,由于運(yùn)算速度快、片上資源豐富和能夠?qū)崿F(xiàn)復(fù)雜的線性和非線性算法等原因,DSP已成為通信、計(jì)算機(jī)和消費(fèi)電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件,其中在數(shù)字圖像處理技術(shù)中顯得尤為突出。本文就是介紹基于DSP的數(shù)字圖像處理系統(tǒng)中的抗干擾設(shè)計(jì)。
2019-10-17 06:14:39
所處理的數(shù)據(jù)量少,算法結(jié)構(gòu)復(fù)雜,適于運(yùn)算速度快,尋址靈活的DSP數(shù)字信號(hào)處理器進(jìn)行處理。這里提出了一種FPGA+DSP相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng),并應(yīng)用于傳像光線束傳遞圖像。
2019-10-16 07:14:00
隨著圖像處理技術(shù)及傳感器技術(shù)的不斷發(fā)展,高清數(shù)字圖像取代模擬圖像成為一種趨勢(shì)。設(shè)計(jì)了一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng),可通過(guò)FPGA+DSP架構(gòu)對(duì)1080P全高清圖像進(jìn)行采集和字符疊加,并
2021-06-01 07:03:16
隨著紅外探測(cè)技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來(lái)越大,速度要求也越來(lái)越快,利用目前主流的單DSP+ FPGA硬件架構(gòu)進(jìn)行較為復(fù)雜的圖像處理算法運(yùn)算時(shí),有時(shí)就顯得有些捉襟見肘了
2019-08-23 08:29:27
怎么設(shè)計(jì)一個(gè)基于FPGA的實(shí)時(shí)視頻圖像處理系統(tǒng)?
2021-05-06 08:21:45
應(yīng)用兩片TI公司的數(shù)字信號(hào)處理器TMS320C6416為核心,以可編程邏輯陣列CPLD進(jìn)行邏輯控制,采用2片現(xiàn)場(chǎng)可編程門陣列FPGA分別作為圖像預(yù)處理和2片DSP之間的通信,實(shí)現(xiàn)了實(shí)時(shí)的基于
2009-05-09 14:41:20
21 本文研究了一種基于TMS320C5402 芯片的數(shù)字圖像處理硬件系統(tǒng),并使用VB 進(jìn)行可視化的處理。在該圖像處理系統(tǒng)中,利用DSP 上的鍵盤模塊將各種圖像處理方法結(jié)合起來(lái),利用DSP 串
2009-06-06 13:36:50
26 本文詳細(xì)介紹了基于高性能TigerSHARC DSP 處理模塊和模板匹配算法(templatematching)的實(shí)時(shí)圖像跟蹤處理系統(tǒng)的優(yōu)化設(shè)計(jì)方法;深入分析了SAD 操作中涉及到的地址對(duì)齊問(wèn)題,提出了一種
2009-06-10 14:16:56
18 為了對(duì)給定的標(biāo)記圖像進(jìn)行識(shí)別定位,該文討論了一種基于嵌入式操作系統(tǒng)VxWorks 的實(shí)時(shí)圖像采集及處理系統(tǒng),給出了該系統(tǒng)的主要架構(gòu)和系統(tǒng)采用的圖像處理算法,并對(duì)上位機(jī)和下
2009-06-11 10:27:27
23 設(shè)計(jì)了一種基于FPGA 和DSP 的光纖信號(hào)實(shí)時(shí)處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用FPGA 實(shí)現(xiàn)數(shù)據(jù)的高速采集和邏輯控制,用DSP 實(shí)現(xiàn)傳感信號(hào)的全數(shù)字解調(diào),分析了載
2009-06-19 11:17:43
24 本文對(duì)傳統(tǒng)的模板匹配跟蹤方法進(jìn)行了改進(jìn)。在跟蹤過(guò)程中采用了變模板匹配方法,彌補(bǔ)了固定模板跟蹤的不足,提高了跟蹤的穩(wěn)定性。最后,本文給出了使用變模板匹配方法跟
2009-07-16 08:56:30
25 以電視跟蹤為應(yīng)用背景,對(duì)圖像相關(guān)匹配算法進(jìn)行了研究。并以特征像素統(tǒng)計(jì)為基本手段,提出了基于MCD 距離相關(guān)匹配法的改進(jìn)算法,降低了匹配計(jì)算量,改善了跟蹤實(shí)時(shí)性。由
2009-08-07 09:51:56
14 以DSP TMS320C6416 為核心處理器, 設(shè)計(jì)了一種通用的MPEG-4實(shí)時(shí)圖象處理系統(tǒng)。文中對(duì)系統(tǒng)的硬件系統(tǒng)及軟件設(shè)計(jì)進(jìn)行了詳細(xì)的介紹。其中視頻采集、運(yùn)動(dòng)估計(jì)算法和軟件的優(yōu)化是保證本
2009-08-21 11:07:29
15 基于DSP和DSP/BIOS的實(shí)時(shí)雷達(dá)信號(hào)采集與處理系統(tǒng):介紹了一種在實(shí)時(shí)操作系統(tǒng)DSP和DSP/BIOS 平臺(tái)下的雷達(dá)信號(hào)實(shí)時(shí)采集" 處理與傳輸系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)! 利用Tms320c6416DSP強(qiáng)大的數(shù)據(jù)處理
2010-01-16 16:59:46
25 提出了基于定點(diǎn)DSP 的人工混響算法實(shí)時(shí)處理系統(tǒng)。討論了DSP芯片TMS320VC5509與音頻編解碼芯片TLV320AIC23的硬件接口和軟件設(shè)計(jì),并在此基礎(chǔ)上論述人工混響算法實(shí)時(shí)播放的設(shè)計(jì)方法和
2010-07-27 16:22:42
46 為了解決傳統(tǒng)模板匹配方法跟蹤圖像時(shí)遇到的問(wèn)題,提出了在跟蹤過(guò)程中采用變模板匹配的方法。該方法較好地解決了傳統(tǒng)方法的局限性,通過(guò)實(shí)驗(yàn)比較了使用模板匹配和變模板法
2010-12-20 17:01:08
0 基于DSP的圖象采集與處理系統(tǒng)的設(shè)計(jì)
圖像處理系統(tǒng)的一個(gè)關(guān)鍵問(wèn)題就是數(shù)據(jù)量龐大,數(shù)據(jù)處理相關(guān)性高,實(shí)時(shí)實(shí)現(xiàn)比較困難。即使采用高速單片機(jī)也無(wú)法
2009-04-22 20:01:19
1658 
基于DSP的數(shù)字圖像處理系統(tǒng)中的抗干擾設(shè)計(jì)
隨著人類文明的進(jìn)步和電子科技的快速發(fā)展,視頻通信作為人類視野的延伸,被廣泛應(yīng)用于各行各業(yè)。應(yīng)運(yùn)而生的數(shù)字圖像處理
2009-04-24 12:14:45
983 
基于DSP的實(shí)時(shí)圖像處理系統(tǒng)
引言
本文設(shè)計(jì)了基于TMS320C6000系列DSP的MPEG-4編碼器。將攝像頭獲取的圖像以MPEG-4標(biāo)準(zhǔn)進(jìn)行實(shí)時(shí)壓縮并通過(guò)VGA實(shí)時(shí)顯示,
2009-11-23 17:26:40
5345 
基于DSP TMS320C6416的實(shí)時(shí)圖像處理系統(tǒng)
本文設(shè)計(jì)了基于TMS320C6000系列DSP的MPEG-4編碼器。將攝像頭獲取的圖像以MPEG-4標(biāo)準(zhǔn)進(jìn)行實(shí)時(shí)壓縮并通過(guò)VGA實(shí)時(shí)顯示,
2009-11-25 10:00:35
2945 
基于雙DSP的實(shí)時(shí)圖像處理系統(tǒng)
介紹了基于雙DSP的實(shí)時(shí)圖像處理系統(tǒng)。該系統(tǒng)通過(guò)兩片TMS320C6201作為系統(tǒng)計(jì)算中心,通過(guò)可重構(gòu)成的FPGA計(jì)算系統(tǒng)獲得系
2009-12-08 14:25:35
1215 
基于DSP的最小圖像采集處理系統(tǒng)設(shè)計(jì)
采用TI公司的TMS320C6713,通過(guò)地址譯碼和總線隔離,直接將數(shù)字圖像傳感器芯片OV7620接入;利用EDMA獨(dú)立傳送的特點(diǎn),在不增加DSP軟
2010-01-12 10:44:03
1277 
基于DSP+FPGA+ASIC的實(shí)時(shí)圖像處理系統(tǒng)
1.引言
隨著紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統(tǒng)實(shí)現(xiàn)了高幀頻、高分辨率、高可靠性及微型化,在目標(biāo)跟蹤
2010-01-13 10:39:49
1356 
摘要:介紹了基于浮點(diǎn)DSP處理器與雙CMOS頭的數(shù)字圖像采集處理系統(tǒng),探討了系統(tǒng)的基本原理和設(shè)計(jì)方法,并給出了系統(tǒng)的實(shí)現(xiàn)方案。在該系統(tǒng)中,數(shù)據(jù)采集由兩個(gè)相互獨(dú)立的CMOS攝像頭完成,并由DSP進(jìn)行圖像處理,F(xiàn)PGA協(xié)同DSP完成時(shí)序邏輯控制和組合邏輯控制。處理
2011-02-24 23:23:41
491 摘要:以開發(fā)的實(shí)際系統(tǒng)為背景,論述了基于PCI總線和DSP的實(shí)時(shí)圖像采集與處理系統(tǒng)的硬件及軟件設(shè)計(jì)方案和實(shí)現(xiàn)方法。系統(tǒng)以數(shù)字CCD相機(jī)為圖像采集設(shè)備,利用PCI總線的高速數(shù)據(jù)傳輸能力和DSP強(qiáng)大的數(shù)據(jù)處理能力,實(shí)現(xiàn)了圖像的實(shí)時(shí)采集、處理和傳輸。 關(guān)鍵詞:C
2011-02-25 23:24:41
40 摘要:研究了一種基于DSP+FPGA結(jié)構(gòu)的跟蹤系統(tǒng),實(shí)現(xiàn)了對(duì)紅外成像目標(biāo)的實(shí)時(shí)跟蹤。硬件上以DSP為主控制器件,大規(guī)?,F(xiàn)場(chǎng)可編程邏輯器件(FPGA)為輔助控制器件;軟件算法以經(jīng)典相關(guān)匹配算法為基礎(chǔ),建立了相關(guān)置信度評(píng)估,模板更新,目標(biāo)丟失判斷以及目標(biāo)再捕獲
2011-02-27 15:42:32
64 DSP+FPGA混用設(shè)計(jì) 為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。本系統(tǒng)要求DSP可以滿足算法控制結(jié)構(gòu)復(fù)雜、運(yùn)算速度高、尋址靈活、通信能力強(qiáng)大的
2011-09-08 11:55:37
2171 
針對(duì)圖像處理要求運(yùn)行復(fù)雜靈活的圖像處理算法和大數(shù)據(jù)量的數(shù)據(jù)傳輸處理的要求,提出了一種基于DSP和FPGA架構(gòu)的嵌入式圖像處理系統(tǒng),簡(jiǎn)要介紹了系統(tǒng)的工作原理,詳細(xì)介紹了系統(tǒng)硬
2011-12-05 14:12:28
63 為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。業(yè)務(wù)板以FPGA為處理核心,實(shí)現(xiàn)數(shù)字視頻信號(hào)的實(shí)時(shí)圖像處理,DSP實(shí)現(xiàn)了部分的圖像處理算法和FPGA的控
2012-10-16 11:02:47
4096 
基于USB的眼科B超圖像實(shí)時(shí)采集與處理系統(tǒng),感興趣的可以看看。
2016-09-22 14:08:55
21 基于FPGA+DSP實(shí)時(shí)圖像采集處理系統(tǒng)設(shè)計(jì)
2017-01-03 11:41:35
9 基于模板匹配的目標(biāo)跟蹤算法在紅外熱成像跟蹤技術(shù)上的應(yīng)用
2017-02-08 00:57:36
19 基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計(jì)_吳雷
2017-03-16 09:28:51
2 基于FPGA和DSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:31
20 本文介紹了一種基于雙TMS320VC5416處理器的實(shí)時(shí)圖像搜索跟蹤處理系統(tǒng),詳細(xì)闡述了該系統(tǒng)的硬件設(shè)計(jì)思想,并結(jié)合一種跟蹤算法實(shí)例敘述了基于DSP的圖像搜索與跟蹤處理系統(tǒng)軟件設(shè)計(jì)的一般流程。該系統(tǒng)
2017-10-23 11:53:18
0 基于DSP和FPGA的模塊化實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)
2017-10-23 14:09:42
9 基于雙DSP的全方位視覺(jué)圖像處理系統(tǒng)硬件設(shè)計(jì)與研究
2017-10-23 14:16:16
11 實(shí)時(shí)跟蹤系統(tǒng)中目標(biāo)的捕獲和跟蹤是圖像處理、計(jì)算機(jī)視覺(jué)和模式識(shí)別等領(lǐng)域的重要課題,在軍事、工業(yè)、醫(yī)學(xué)和交通等方面有著廣泛的應(yīng)用前景。傳統(tǒng)的圖像處理系統(tǒng)是一般是針對(duì)8位的數(shù)字圖像,大多數(shù)的跟蹤器采用TI
2017-10-23 15:09:20
0 隨著多媒體圖像處理應(yīng)用的迅速發(fā)展,體積小、重量輕、結(jié)構(gòu)靈活、處理能力強(qiáng)的嵌入式數(shù)字圖像處理系統(tǒng)在工業(yè)、醫(yī)學(xué)等方面都有越來(lái)越廣泛的需求。實(shí)時(shí)性高、計(jì)算復(fù)雜、數(shù)據(jù)量大是圖像處理系統(tǒng)面臨的重大挑戰(zhàn)
2017-10-24 11:39:15
0 所處理的數(shù)據(jù)量少,算法結(jié)構(gòu)復(fù)雜,適于運(yùn)算速度快,尋址靈活的DSP數(shù)字信號(hào)處理器進(jìn)行處理。這里提出了一種FPGA+DSP相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng),并應(yīng)用于傳像光線束傳遞圖像。CMOS實(shí)際采集的是光線束的出端圖像,F(xiàn)PGA將CMOS采集的Bayer格式的
2017-10-26 15:44:56
3 隨著紅外探測(cè)技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來(lái)越大,速度要求也越來(lái)越快,利用目前主流的單DSP+ FPGA硬件架構(gòu)進(jìn)行較為復(fù)雜的圖像處理算法運(yùn)算時(shí),有時(shí)就顯得有些捉襟見肘了
2017-10-31 11:02:41
0 本文提出了一種實(shí)時(shí)圖像采集和處理系統(tǒng)的設(shè)計(jì)方法,該系統(tǒng)以TMS320DM642[1-2]為核心,結(jié)合視頻解碼芯片SAA7115H和OSD FPGA構(gòu)成實(shí)時(shí)圖像采集和處理系統(tǒng)電路。 1 系統(tǒng)總體設(shè)計(jì)
2017-10-31 16:56:33
7 所處理的數(shù)據(jù)量少,算法結(jié)構(gòu)復(fù)雜,適于運(yùn)算速度快,尋址靈活的DSP數(shù)字信號(hào)處理器進(jìn)行處理。這里提出了一種FPGA+DSP相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng),并應(yīng)用于傳像光線束傳遞圖像。CMOS實(shí)際采集的是光線束的出端圖像,F(xiàn)PGA將CMOS采集的Bayer格式的
2017-10-31 17:00:34
14 為了提高一鍵式檢測(cè)中圖像匹配精度和速度,提出一種基于輪廓曲線的快速高精度圖像配準(zhǔn)算法:根據(jù)定義的圖像匹配差異度度量,采用圖像金字塔搜索匹配策略,利用相應(yīng)的相似性度量進(jìn)行圖像匹配。具體流程為:對(duì)采集
2017-11-02 10:47:55
5 為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場(chǎng)可編程門陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2017-11-18 12:34:02
4704 
通過(guò)研究視頻圖像處理和視頻圖像幀格式以及FIF0緩存技術(shù),提出了基于FPGA的視頻圖像處理系統(tǒng)設(shè)計(jì)。該設(shè)計(jì)運(yùn)用幀間差分法、同步FIF0緩存設(shè)計(jì),有效避免了圖像處理系統(tǒng)設(shè)計(jì)中亞穩(wěn)態(tài)和異步信號(hào)處理等時(shí)序
2017-11-22 09:13:03
5331 在分析傳統(tǒng)DMA控制器結(jié)構(gòu)的基礎(chǔ)上,針對(duì)實(shí)時(shí)圖象處理系統(tǒng)的數(shù)據(jù)傳輸要求,提出了多端口模塊設(shè)計(jì)、增加RoundRobin通道優(yōu)先級(jí)仲裁算法和優(yōu)化數(shù)據(jù)傳輸通道等優(yōu)化方法,以提高數(shù)據(jù)傳輸速度,并改進(jìn)了地址產(chǎn)生模式來(lái)滿足圖像算法的要求。
2017-12-06 10:43:48
3030 
本文主要介紹了一種基于DSP+FPGA的實(shí)時(shí)圖像去霧增強(qiáng)系統(tǒng)設(shè)計(jì),F(xiàn)PGA通常作為一種調(diào)度使用,圖像處理算法實(shí)現(xiàn)主要靠高速處理信號(hào)處理芯片DSP完成,在跟蹤等領(lǐng)域圖像數(shù)據(jù)只需單向進(jìn)入DSP,處理后輸出相應(yīng)參數(shù)即可,在實(shí)時(shí)視頻圖像處理中大量圖像數(shù)據(jù)只需通過(guò)EMIF輸入,且輸出數(shù)據(jù)量較小可以實(shí)時(shí)完成。
2017-12-25 10:24:21
4379 
本文主要介紹了一種基于DSP+FPGA視頻圖像采集處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),DSP-BF561作為主處理器,負(fù)責(zé)整個(gè)算法的調(diào)度和數(shù)據(jù)流的控制,完成圖像數(shù)據(jù)的采集與顯示及核心算法的實(shí)現(xiàn),F(xiàn)PGA作為DSP的協(xié)處理器,依托其高度的并行處理能力,完成圖像預(yù)處理中大量的累乘加運(yùn)算。實(shí)驗(yàn)證明系統(tǒng)達(dá)到了實(shí)時(shí)性要求。
2017-12-25 10:39:47
5649 
隨著圖像處理技術(shù)及傳感器技術(shù)的不斷發(fā)展,高清數(shù)字圖像取代模擬圖像成為一種趨勢(shì)。設(shè)計(jì)了一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng),可通過(guò)FPGA+DSP架構(gòu)對(duì)1080P全高清圖像進(jìn)行采集和字符疊加,并
2018-01-22 07:02:13
2755 
由于現(xiàn)場(chǎng)實(shí)時(shí)測(cè)量的需要,機(jī)器視覺(jué)技術(shù)越來(lái)越多地借助硬件來(lái)完成,如DSP芯片、專用圖像信號(hào)處理卡等。但是,DSP做圖像處理也面臨著由于數(shù)據(jù)存儲(chǔ)與處理量大,導(dǎo)致處理速度較慢,系統(tǒng)實(shí)時(shí)性較差的問(wèn)題。本文將
2018-10-23 17:34:44
18 實(shí)時(shí)視頻信號(hào)處理的實(shí)時(shí)性和跟蹤算法的復(fù)雜性是一對(duì)矛盾,為此采用DSP+FPGA 的架構(gòu)設(shè)計(jì),同時(shí)滿足實(shí)時(shí)性和復(fù)雜性的要求,提高了系統(tǒng)的整體性能。DSP 作為主處理器,利用其高速的運(yùn)算能力,快速有效地處理
2018-12-18 19:27:46
15 的具體什么位置噴涂交通標(biāo)識(shí)符。本文介紹的基于TMS320C6201高速實(shí)時(shí)道路圖像處理系統(tǒng)可以利用此開發(fā)過(guò)程檢測(cè)新算法的可行性,可以進(jìn)行圖像增強(qiáng)去噪、視頻壓縮、邊緣檢測(cè)、視覺(jué)定位等算法的研究。
2020-08-18 17:20:00
2 目前國(guó)內(nèi)多數(shù)紅外圖像實(shí)時(shí)跟蹤系統(tǒng)采用DSP為核心處理器的結(jié)構(gòu),存在電路復(fù)雜、成本高的缺點(diǎn)。開發(fā)在FPGA中實(shí)現(xiàn)以NiosII為核心的紅外圖像實(shí)時(shí)跟蹤系統(tǒng),采用NioslI實(shí)現(xiàn)目標(biāo)跟蹤算法,利用硬件
2021-02-01 11:53:00
3 ,使用~tera的Quartus II軟件,完成了其中的核心模塊——F盯算法的硬件實(shí)現(xiàn),提高了處理速度;并運(yùn)用DSP處理器,設(shè)計(jì)了一個(gè)基于FPGA的實(shí)時(shí)數(shù)字圖像處理系統(tǒng).文中給出了系統(tǒng)的硬件電路和軟件算法模塊.仿真和調(diào)試結(jié)果表明:用FPGA與高速數(shù)字信
2021-02-05 15:54:00
142 實(shí)時(shí)圖像處理系統(tǒng)的顯著特點(diǎn)是數(shù)據(jù)量大,有效地處理和傳輸圖像數(shù)據(jù)是實(shí)現(xiàn)實(shí)時(shí)圖像處理系統(tǒng)的關(guān)鍵,TI公司推出了高性能多媒體雙核處理器OMAP5910,是將高性能、低功耗的TMS320C55x DSP
2021-06-15 14:52:05
3154 
基于HDMI的全高清實(shí)時(shí)視頻采集與圖像處理系統(tǒng)
2021-06-23 12:00:46
26 VivadoHLS嵌入式實(shí)時(shí)圖像處理系統(tǒng)的構(gòu)建與實(shí)現(xiàn)優(yōu)先出版(嵌入式開發(fā)電腦推薦)-VivadoHLS嵌入式實(shí)時(shí)圖像處理系統(tǒng)的構(gòu)建與實(shí)現(xiàn)優(yōu)先出版 ? ? ? ? ?
2021-07-30 12:39:03
0 ,系統(tǒng)實(shí)時(shí)性較差的問(wèn)題。本文將FPGA的IP核內(nèi)置緩存模塊和乒乓讀寫結(jié)構(gòu)相結(jié)合,實(shí)現(xiàn)了圖像數(shù)據(jù)的緩存與提取,節(jié)省了存儲(chǔ)芯片所占用的片上空間,并且利用圖像預(yù)處理重復(fù)率高,但算法相對(duì)簡(jiǎn)單的特點(diǎn)和FPGA數(shù)據(jù)并行處理,結(jié)合流水線的結(jié)構(gòu),大大
2023-06-15 15:20:02
2926 
,悲喜交加,充分感受到了理想與現(xiàn)實(shí)的距離,不過(guò)沒(méi)關(guān)系,這里介紹一種新的模板匹配算法,主要是基于圖像邊緣梯度,它對(duì)圖像光照與像素遷移都有很強(qiáng)的抗干擾能力,據(jù)說(shuō)Halcon的模板匹配就是基于此的加速版本,在工業(yè)應(yīng)用場(chǎng)景中已經(jīng)得到廣泛使用。
2023-12-07 10:56:03
3025 
評(píng)論