1.引言
本文針對(duì)紅外圖像處理系統(tǒng)的實(shí)時(shí)性要求,提出了基于DSP+FPGA+ASIC的圖像處理架構(gòu)。
隨著紅外焦
2010-07-22 15:18:50
1160 隨著科學(xué)技術(shù)的迅猛發(fā)展,越來(lái)越大的數(shù)據(jù)傳輸量和越來(lái)越高的數(shù)據(jù)傳輸速率成為信號(hào)處理系統(tǒng)亟待解決的問(wèn)題。因而,開(kāi)發(fā)一種能夠實(shí)時(shí)處理大量高速數(shù)據(jù),同時(shí)兼具穩(wěn)定性和通用性的新總線成為整個(gè)數(shù)據(jù)鏈技術(shù)中迫切需要
2020-01-26 16:08:00
5245 
`基于TMS320C6678+XC7K325T的6U CPCI Full Camera Link圖像處理平臺(tái)1、板卡概述 板卡由我公司自主研發(fā),基于6UCPCI架構(gòu),處理板包含一片TI
2015-09-17 14:19:02
基于TMS320C6678+XC7K325T的6U CPCI Full Camera Link圖像處理平臺(tái)1、板卡概述 板卡由我公司自主研發(fā),基于6UCPCI架構(gòu),處理板包含一片TI
2015-09-11 16:52:44
基于TMS320C6678+XC7K325T的6U CPCI Full Camera Link圖像處理平臺(tái)1、板卡概述 板卡由我公司自主研發(fā),基于6UCPCI架構(gòu),處理板包含一片TI
2015-09-18 15:31:01
,信號(hào)仿真平臺(tái),圖像處理分析,網(wǎng)絡(luò)數(shù)據(jù)收發(fā)。與后板結(jié)合可以用于A/D,D/A收發(fā),ASI/SDI等接口等設(shè)計(jì)。[img][/img]2、CPCI-DSP性能指標(biāo) 1. 支持PICMG2.0 R3.0
2014-06-11 11:11:47
。 紋波:≤10%6、應(yīng)用領(lǐng)域 軟件無(wú)線電系統(tǒng),基帶信號(hào)處理,無(wú)線仿真平臺(tái),高速圖像采集、處理等。[/td][td]北京太速科技有限公司在線客服:QQ:448468544 淘寶網(wǎng)站:orihard.taobao.com/?聯(lián)系電話:***歡迎關(guān)注微信公眾號(hào) 啊智能時(shí)代
2015-09-11 16:55:46
。 紋波:≤10%6、應(yīng)用領(lǐng)域 軟件無(wú)線電系統(tǒng),基帶信號(hào)處理,無(wú)線仿真平臺(tái),高速圖像采集、處理等。北京太速科技有限公司在線客服:QQ:448468544 淘寶網(wǎng)站:orihard.taobao.com/?聯(lián)系電話:***歡迎關(guān)注微信公眾號(hào) 啊智能時(shí)代`
2015-09-17 14:38:59
基于TMS320C6678、FPGA XC5VLX110T的6U CPCI 8路光纖信號(hào)處理卡1、板卡概述 本板卡由我公司自主研發(fā),基于CPCI架構(gòu),符合CPCI2.0標(biāo)準(zhǔn),采用兩片TI DSP
2015-05-11 17:14:29
基于TMS320C6678、FPGA XC5VSX95T的6U CPCI 8路光纖信號(hào)處理卡1、板卡概述 本板卡由我公司自主研發(fā),基于CPCI架構(gòu),符合CPCI2.0標(biāo)準(zhǔn),采用兩片TI DSP
2015-09-14 11:56:15
基于TMS320C6678、FPGA XC5VSX95T的6U CPCI 8路光纖信號(hào)處理卡1、板卡概述 本板卡由我公司自主研發(fā),基于CPCI架構(gòu),符合CPCI2.0標(biāo)準(zhǔn),采用兩片TI DSP
2015-09-18 15:24:37
技術(shù)與PCI總線不兼容的問(wèn)題,使得基于PC的x86架構(gòu)、硬盤存儲(chǔ)等技術(shù)能在工業(yè)領(lǐng)域使用。同時(shí)由于在接口等地方做了重大改進(jìn),使得采用CPCI技術(shù)的服務(wù)器、工控電腦等擁有了高可靠性、高密度的優(yōu)點(diǎn)。在機(jī)械
2013-01-12 11:46:35
和高可靠性 ,以及 支持熱插拔的特性 ,使得該技術(shù)在工業(yè)自動(dòng)化、軍事、航空航天等領(lǐng)域得到了廣泛應(yīng)用。
此外,由于CPCI總線擁有較高的帶寬,它也適用于一些高速數(shù)據(jù)通信的應(yīng)用,例如網(wǎng)絡(luò)通信、圖像處理等。在高速
2024-03-26 18:34:48
本人剛接觸cpci總線,自己做的背板(兩槽),一塊插計(jì)算機(jī),一塊自己做的電路板,出現(xiàn)如下
2008-12-29 18:35:26
)。ETest_RT由軟件和硬件組成,軟件采用ETest,硬件包括實(shí)時(shí)下位機(jī)和通用上位機(jī)兩部分。
實(shí)時(shí)下位機(jī)采用PXI/CPCI架構(gòu)的測(cè)控計(jì)算機(jī),具有實(shí)時(shí)性高、仿真能力強(qiáng)、板卡間同步效果好的特點(diǎn),適合于航空航天、武器裝備、汽車電子、儀器儀表等領(lǐng)域的測(cè)試與驗(yàn)證需求。
2024-04-25 17:01:07
XC5VSX95T-1FF1136芯片。包含PCI接口、GMII的以太網(wǎng)接口、Nor Flash接口、8路SFP光 纖,4路RS232??捎糜谲浖o(wú)線電系統(tǒng),基帶信號(hào)處理,無(wú)線仿真平臺(tái),高速圖像采集、處理等。支持熱插拔,設(shè)計(jì)芯片可以滿足工業(yè)級(jí)要求。
2021-07-27 08:00:04
圖像的實(shí)時(shí)采集以及處理利用生產(chǎn)者消費(fèi)者模式寫了一個(gè)圖像實(shí)時(shí)采集以及處理的程序,但是在處理到骨架化時(shí),出現(xiàn)了問(wèn)題。。。附上程序圖,希望大家?guī)兔鉀Q
2018-10-13 21:28:04
哪位大神知道如何實(shí)時(shí)的采集圖像并進(jìn)行圖像處理(比如我用grab.vi實(shí)時(shí)采集圖像,在這個(gè)過(guò)程中我能對(duì)實(shí)時(shí)采集到的圖像進(jìn)行處理如濾波,邊緣檢測(cè)等),求大神告知
2017-06-06 21:10:40
,乃至更高幅度的接口電平,通常為功率型電流驅(qū)動(dòng)信號(hào)。本文提出了一種兩級(jí)測(cè)試系統(tǒng)的設(shè)計(jì)思路,給出了在較寬的范圍內(nèi)兼容不同接口電平的脈沖信號(hào)檢測(cè)系統(tǒng)的設(shè)計(jì)方案,采用標(biāo)準(zhǔn)CPCI總線接口設(shè)計(jì),具有良好的兼容性
2012-09-01 16:09:40
,信號(hào)仿真平臺(tái),圖像處理分析,網(wǎng)絡(luò)數(shù)據(jù)收發(fā)。與后板結(jié)合可以用于A/D,D/A收發(fā),ASI/SDI等接口等設(shè)計(jì)。[img][/img]2、CPCI-DSP性能指標(biāo) 1. 支持PICMG2.0 R3.0
2014-06-10 10:16:14
我想用DSP能夠和CPCI總線連接。C6000系列的。不知道有什么方案?不想用PCI2040
2018-06-21 01:00:59
?! ≌麄€(gè)系統(tǒng)以FPGA作為核心控制單元并完成視頻信號(hào)的中值濾波工作;以DSP作為整個(gè)系統(tǒng)的核心處理單元對(duì)采集的視頻圖像信息進(jìn)行JPEG壓縮;在視頻傳輸單元設(shè)計(jì)了以PDIUSBD12芯片為基礎(chǔ)的USB總線,負(fù)責(zé)視頻信號(hào)的傳輸。
2019-06-28 08:10:26
摘 要: 為了提高航空航天領(lǐng)域?qū)?b class="flag-6" style="color: red">信號(hào)處理、傳輸?shù)?b class="flag-6" style="color: red">實(shí)時(shí)性及可靠性,以CycloneIII系列EP3C40F324I7為核心處理器,設(shè)計(jì)了一種基于CPCI總線的多功能通信卡。結(jié)合高效的FPGA算法
2016-01-14 10:59:18
圖像處理的速度大大提高,這正好適合映射到FPGA架構(gòu)中用硬件算法得以實(shí)現(xiàn)。
本篇闡述了基于FPGA設(shè)計(jì)一個(gè)能夠實(shí)時(shí)采集、實(shí)時(shí)處理并實(shí)時(shí)顯示的數(shù)字圖像處理系統(tǒng)的設(shè)計(jì)思想和流程,分析了攝像頭接口的時(shí)序
2023-06-21 18:47:51
計(jì)算機(jī)軟件實(shí)現(xiàn)方式有更快的處理速度。 經(jīng)驗(yàn)證,系統(tǒng)工作穩(wěn)定,滿足實(shí)時(shí)性要求 。
MATLAB 與 FPGA無(wú)線通信、圖像處理、數(shù)字信號(hào)處理系列
引言
圖像的邊緣包含一副圖像的大部分信息,是圖像分析和模式識(shí)別
2024-05-24 07:45:44
基于TMS320C6455、XC5VSX95T 的6U CPCI無(wú)線通信處理平臺(tái)1、 板卡概述 本板卡由我公司自主研發(fā),基于CPCI架構(gòu),符合PICMG2.0 D3.0標(biāo)準(zhǔn),包含雙TI
2012-06-13 11:31:41
總線速度提高到了320 MB/s。歷史上,VME總線由于其眾多的功能、強(qiáng)大的兼容性、并行性和高可靠性一直是實(shí)時(shí)嵌入式系統(tǒng)的首選機(jī)型,主要應(yīng)用于圖像處理、軍事通信、雷達(dá)信號(hào)處理等眾多領(lǐng)域。本文基于雷達(dá)
2019-04-15 07:00:07
CPCI的特點(diǎn)是什么?CPCI總線與Intel 82551是如何連接的?如何去實(shí)現(xiàn)一種基于CPCI總線的以太網(wǎng)卡?
2021-06-03 06:49:06
文中采用Ahera公司最新、具有最佳性能、最大密度和最低功耗的高端FPGA StratixⅢ設(shè)計(jì)了基于CPCI總線的通用FPGA信號(hào)處理板,并在某雷達(dá)系統(tǒng)中進(jìn)行了實(shí)際應(yīng)用。
2021-05-07 06:54:25
隨著紅外探測(cè)技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來(lái)越大,速度要求也越來(lái)越快,利用目前主流的單DSP+ FPGA硬件架構(gòu)進(jìn)行較為復(fù)雜的圖像處理算法運(yùn)算時(shí),有時(shí)就顯得有些捉襟見(jiàn)肘了
2019-11-08 06:31:26
怎么實(shí)現(xiàn)基于CPCI總線的多網(wǎng)口卡設(shè)計(jì)?
2021-06-02 06:15:08
隨著紅外探測(cè)技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來(lái)越大,速度要求也越來(lái)越快,利用目前主流的單DSP+ FPGA硬件架構(gòu)進(jìn)行較為復(fù)雜的圖像處理算法運(yùn)算時(shí),有時(shí)就顯得有些捉襟見(jiàn)肘了
2019-08-23 08:29:27
擴(kuò)展來(lái)適應(yīng)規(guī)模的變化,使系統(tǒng)的靈活性大大提高,研制周期、費(fèi)用大為減少。要支持這種設(shè)計(jì)思路,必須研制出組成通用計(jì)算平臺(tái)的信號(hào)處理模塊,該模塊既能滿足系統(tǒng)實(shí)時(shí)處理需求,又具備通用性、可擴(kuò)展性。本文提出
2016-05-31 17:53:59
產(chǎn)品主要特點(diǎn) 符合CPCI總線標(biāo)準(zhǔn)規(guī)范國(guó)產(chǎn)加固機(jī)架式CPCI測(cè)控平臺(tái)標(biāo)準(zhǔn)19寸機(jī)架式安裝CPCI模塊信號(hào)后出線設(shè)計(jì)內(nèi)置厚物科技CPCI-9333或CPCI-9363控制器內(nèi)置厚物科技3U
2022-04-26 11:11:10
介紹了一種基于CPCI總線并采用TS201,stratix和GA3816作為系統(tǒng)信號(hào)的高速信號(hào)處理平臺(tái)。同時(shí)簡(jiǎn)單介紹了GA3816芯片的一些特點(diǎn),詳細(xì)說(shuō)明了該信號(hào)處理系統(tǒng)的結(jié)構(gòu)和功能,給出了系統(tǒng)
2009-03-07 10:01:32
4 以TMS320C6701 為例,說(shuō)明在實(shí)時(shí)圖像處理系統(tǒng)中使用DMA 的必要性,同時(shí)給出DMA 在實(shí)時(shí)圖像處理中幾種典型的應(yīng)用例子。
2009-04-16 13:59:48
17 為了對(duì)給定的標(biāo)記圖像進(jìn)行識(shí)別定位,該文討論了一種基于嵌入式操作系統(tǒng)VxWorks 的實(shí)時(shí)圖像采集及處理系統(tǒng),給出了該系統(tǒng)的主要架構(gòu)和系統(tǒng)采用的圖像處理算法,并對(duì)上位機(jī)和下
2009-06-11 10:27:27
23 CPCI 總線是一種兼容性強(qiáng)、功能全面的計(jì)算機(jī)總線。文章通過(guò)對(duì)TI 公司推出的DSP 芯片(TMS320F2812)、FPGA 芯片(EPF10K30A)和CPCI 接口芯片(PCI9054)的功能和特點(diǎn)的深入分析,討論了
2009-12-19 12:08:10
35 設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP進(jìn)行復(fù)雜圖像處理算法和邏輯控制,實(shí)現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:54
62 摘要:以交通十字路口實(shí)時(shí)DSP圖像采集系統(tǒng)為例,說(shuō)明了基于PCI總線的DSP圖像采集系統(tǒng)的優(yōu)點(diǎn),并詳細(xì)闡明了系統(tǒng)的硬件結(jié)構(gòu)和基于VxWorks操作平臺(tái)的軟件實(shí)現(xiàn),最后介紹了系統(tǒng)
2006-03-11 12:44:12
792 
處理地震儀信號(hào)的實(shí)時(shí)信號(hào)處理儀
2008-02-25 21:10:47
1005 
板卡概述TES817是一款基于ZU19EG FPGA的高性能實(shí)時(shí)信號(hào)處理平臺(tái),該平臺(tái)采用1片高性能的FPGA:XCZU19EG-2FFVC1760I作為主處理器,F(xiàn)PGA的PL端外掛1組72位
2025-08-29 15:28:59
板卡概述 VPX637 是一款基于 6U VPX 總線架構(gòu)的通用實(shí)時(shí)信號(hào)處理平 臺(tái),該平臺(tái)采用一片 Xilinx 的高性能 Kintex UltraScale 系列 FPGA
2025-09-01 14:05:53
產(chǎn)品概述 VPX315 是一款基于 3U VPX 總線架構(gòu)的 JFMQL100TAI + FT-M6678 DSP 的高性能智能信號(hào)處理平臺(tái),板載 1 片國(guó)防科大銀河 飛騰
2025-10-16 10:15:58
基于CPCI總線的通用FPGA信號(hào)處理板的設(shè)計(jì)
?隨著雷達(dá)信號(hào)處理技術(shù)的不斷發(fā)展以及現(xiàn)代國(guó)防對(duì)雷達(dá)技術(shù)的需求,系統(tǒng)對(duì)雷達(dá)信號(hào)處理的要求也越來(lái)越高,需要實(shí)時(shí)處
2009-11-28 15:07:38
1356 
基于cPCI總線的嵌入式遙測(cè)前端處理器系統(tǒng)設(shè)計(jì)
遙測(cè)數(shù)據(jù)處理系統(tǒng)在航空、航天等軍工試驗(yàn)領(lǐng)域有著廣泛的應(yīng)用。在航空飛行試驗(yàn)中.遙測(cè)數(shù)據(jù)處理系統(tǒng)為各類試飛測(cè)
2010-01-25 09:21:13
1252 
基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì)
摘要:設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP
2010-02-01 11:10:21
1683 
Compact PCI(簡(jiǎn)稱CPCI)總線是“PCI總線工業(yè)計(jì)算機(jī)制造商組織”推出的一種工業(yè)計(jì)算機(jī)總線標(biāo)準(zhǔn),近年來(lái)應(yīng)用發(fā)展最為迅速。它由PC機(jī)上的通用總線PCI發(fā)展而來(lái),既有PC
2010-07-21 09:11:40
6068 
以太網(wǎng)(Ethernet)作為應(yīng)用最廣泛的局域網(wǎng)技術(shù)異軍突起,已經(jīng)迅速走向工業(yè)自動(dòng)化控制領(lǐng)域的前臺(tái)。CPCI總線系統(tǒng)插槽有限,設(shè)計(jì)基于CPCI總線的多網(wǎng)口卡可節(jié)省空間,又可以滿
2010-09-10 09:56:34
2027 
摘 要:以兩片由TI公司生產(chǎn)的數(shù)字信號(hào)處理器TMS320C6203B為核心,用可編程邏輯陣列CPLD進(jìn)行邏輯控制,采用現(xiàn)場(chǎng)可編程門陣列FPGA作圖像的預(yù)處理和進(jìn)行雙數(shù)字信號(hào)處理器(DSP)之間的通訊,實(shí)現(xiàn)了實(shí)時(shí)相關(guān)的圖像處理。此系統(tǒng)實(shí)時(shí)性好,可直接利用數(shù)字圖像的灰度特征,
2011-02-24 22:51:12
60 摘要:以開(kāi)發(fā)的實(shí)際系統(tǒng)為背景,論述了基于PCI總線和DSP的實(shí)時(shí)圖像采集與處理系統(tǒng)的硬件及軟件設(shè)計(jì)方案和實(shí)現(xiàn)方法。系統(tǒng)以數(shù)字CCD相機(jī)為圖像采集設(shè)備,利用PCI總線的高速數(shù)據(jù)傳輸能力和DSP強(qiáng)大的數(shù)據(jù)處理能力,實(shí)現(xiàn)了圖像的實(shí)時(shí)采集、處理和傳輸。 關(guān)鍵詞:C
2011-02-25 23:24:41
40 摘要:針對(duì)現(xiàn)代雷達(dá)信號(hào)處理,介紹了CPCI總線信號(hào)處理模塊與主機(jī)間的通信方法,分析了Win2000下WDM驅(qū)動(dòng)程序的開(kāi)發(fā)。借助Win2000操作系統(tǒng),靈活組建了多板卡通用信號(hào)處理平臺(tái),可以滿足不同信號(hào)處理任務(wù)需求。 關(guān)鍵詞:信號(hào)處理 WDMC PCI 并行處理
2011-02-27 22:42:08
71 本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過(guò)Verilog HDL語(yǔ)言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫,從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。
2011-07-17 10:47:57
15048 
介紹了嵌入式系統(tǒng)中使用的基于CPCI總線的PowerPC主處理板的設(shè)計(jì)方法,以目前廣泛應(yīng)用的G4系列RISC微處理器MPC7410作為核心處理器,以PC107作為控制器,PCI6150作為PCI-to-PCI橋,加上FPGA控制電
2011-07-22 10:53:29
2986 
本文利用TMS320C6416T內(nèi)部集成的32位、33MHz PCI主/從接口,給出了6U的CPCI信號(hào)處理板卡設(shè)計(jì)方案,并對(duì)其軟件設(shè)計(jì)特別是DSP的二次引導(dǎo)程序做了說(shuō)明。
2011-08-25 14:07:10
4028 
DSP+FPGA混用設(shè)計(jì) 為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。本系統(tǒng)要求DSP可以滿足算法控制結(jié)構(gòu)復(fù)雜、運(yùn)算速度高、尋址靈活、通信能力強(qiáng)大的
2011-09-08 11:55:37
2171 
本文在詳細(xì)闡述處理板的整體結(jié)構(gòu)和DSP與PCI9656的接口電路設(shè)計(jì)原理的基礎(chǔ)上,提出一種ADSPTS201基于橋芯片PCI9656實(shí)現(xiàn)與CPCI總線通信的雷達(dá)信號(hào)處理板的設(shè)計(jì)方案,實(shí)現(xiàn)RocketIO到DSP數(shù)據(jù)的
2011-09-08 13:56:47
2671 
本文首先介紹了多DSP共享總線的通用信號(hào)處理板卡的硬件結(jié)構(gòu),介紹了基于PCI9054的CPCI總線接口設(shè)計(jì)和FPGA控制的通用信號(hào)處理板的板間通信過(guò)程。深入討論了基于Windows2000系統(tǒng)的WDM驅(qū)動(dòng)
2011-09-09 11:51:25
72 CPCI總線是一個(gè)開(kāi)放式、國(guó)際性技術(shù)標(biāo)準(zhǔn),由PCI總線工業(yè)計(jì)算機(jī)制造商組織PICMG(PCI Industrial Computer Manufacturer Group)負(fù)責(zé)制定和支持。CPCI總線具有嚴(yán)格的標(biāo)準(zhǔn)和規(guī)范,保證其具有良好的兼
2011-09-09 11:53:16
22 本文根據(jù)通用數(shù)字圖像系統(tǒng)的構(gòu)成,給出了一個(gè)應(yīng)用于圖像處理技術(shù)研究的試驗(yàn)平臺(tái)的設(shè)計(jì)方案.論述了基于PCI總線DSP圖像系統(tǒng)的相關(guān)技術(shù)和模塊的設(shè)計(jì)方案。
2011-11-01 18:43:31
28 通過(guò)在FPGA中編寫Verilog HDL語(yǔ)言控制CPCI協(xié)議轉(zhuǎn)換芯片,從而實(shí)現(xiàn)與CPCI總線之間的高速通信。實(shí)驗(yàn)結(jié)果證明,該設(shè)計(jì)方案工作穩(wěn)定、傳輸速度快、數(shù)據(jù)準(zhǔn)確,并可擴(kuò)展到其他需要通過(guò)CPCI總線的
2011-12-07 14:22:06
53
已全部加載完成
評(píng)論