Zynq構(gòu)建SoC系統(tǒng)深度學(xué)習(xí)教程之PL與CPU通過DDR3進(jìn)行數(shù)據(jù)交互
資料介紹
通過之前的學(xué)習(xí),CPU可以讀寫DDR3了,PL端的Master IP也可以讀寫DDR3了,那二者就可以以DDR3為紐帶,實(shí)現(xiàn)大批量數(shù)據(jù)交互傳輸。
這樣的話,整個(gè)系統(tǒng)將會有兩個(gè)master,即CPU和PL端的Master IP核,共同訪問操作一個(gè)Slave端即DDR3 Controllor。
本次實(shí)驗(yàn)就是構(gòu)建一個(gè)這樣的驗(yàn)證系統(tǒng)。當(dāng)然了在真正的工程系統(tǒng)中,還需要設(shè)計(jì)良好的讀寫同步,防止競爭沖突,這就屬于系統(tǒng)設(shè)計(jì)層面的了,本實(shí)驗(yàn)依靠按鈕觸發(fā)有用戶來進(jìn)行讀寫同步。
在zynq子系統(tǒng)中,配置UART硬核,DDR3 Controllor硬核,GP AXI Master Port和GP AXI Slave Port硬核。
在PL端,設(shè)計(jì)一個(gè)Master IP核,用來實(shí)現(xiàn)對DDR3的讀寫操作。
在PL端,設(shè)計(jì)一個(gè)Slave IP核,檢測外部的觸發(fā)按鍵,如有按鍵按下,與CPU進(jìn)行數(shù)據(jù)交互,從而觸發(fā)CPU對DDR3進(jìn)行讀寫操作。從而實(shí)現(xiàn)同步,避免競爭沖突,更好的方法是Slave IP產(chǎn)生中斷(暫時(shí)還沒研究如何實(shí)現(xiàn)),或者Zynq子系統(tǒng)使用MIO管腳直接采樣判決(開發(fā)板沒有連接到按鍵上)

業(yè)務(wù)流程設(shè)計(jì):
按下觸發(fā)按鍵A,PL端的Master IP核向地址0x0080_0000~0x0080_0010地址空間寫入一組32bits的數(shù)據(jù)。
按下觸發(fā)按鈕1,CPU去依次讀取0x0080_0000~0x0080_0010地址空間的數(shù)據(jù),然后通過UART格式化輸出顯示。
從而判斷數(shù)據(jù)流“PL端的Master IP核”--》“DDR3”--》“CPU”數(shù)據(jù)是否正確。
按下觸發(fā)按鈕2,PL端向0x0090_0000地址寫入一個(gè)8bits數(shù)據(jù)。
按下觸發(fā)按鍵B,PL端的Master IP核從地址0x0090_0000讀取32bits數(shù)據(jù),將低8bits驅(qū)動(dòng)到LED燈上顯示。
從而判斷數(shù)據(jù)流“CPU”--》“DDR3”--》“PL端的Master IP核”數(shù)據(jù)是否正確。
- ZYNQ學(xué)習(xí)筆記_ZYNQ簡介和Hello World
- Zynq-7000 SoC數(shù)據(jù)手冊下載 34次下載
- DDR和DDR2與DDR3的設(shè)計(jì)資料總結(jié) 0次下載
- iMX6平臺的DRAM接口高階應(yīng)用指南DDR3的資料說明 79次下載
- DDR3和DDR4的設(shè)計(jì)與仿真學(xué)習(xí)教程免費(fèi)下載 0次下載
- FPGA視頻教程之使用BJ-EPM240學(xué)習(xí)板進(jìn)行數(shù)碼管顯示實(shí)驗(yàn)的資料說明 5次下載
- Zynq-7000 SoC和7系列FPGA設(shè)備內(nèi)存接口解決方案資料說明 18次下載
- 數(shù)據(jù)庫教程之如何進(jìn)行數(shù)據(jù)庫設(shè)計(jì) 21次下載
- 基于FPGA的DDR3協(xié)議解析邏輯設(shè)計(jì) 10次下載
- PL與CPU通過DDR3進(jìn)行數(shù)據(jù)交互的應(yīng)用設(shè)計(jì) 24次下載
- Xilinx DDR3最新VHDL代碼(通過調(diào)試) 77次下載
- xilinx平臺DDR3設(shè)計(jì)教程之仿真篇_中文版教程 0次下載
- DDR和DDR2 DDR3 區(qū)別在那里 36次下載
- CPU_之間通過_PROFIBUS_DP_進(jìn)行數(shù)據(jù)交換的方法
- 檢驗(yàn)DDR, DDR2 和DDR3 SDRAM命令和協(xié)議
- Virtex7上DDR3的測試?yán)?/a> 1969次閱讀
- 使用AXI-Full接口的IP進(jìn)行DDR的讀寫測試 5377次閱讀
- 常規(guī)DDR3的布局需要滿足哪些要求? 3425次閱讀
- 基于Digilent介紹DDR3和mig 2214次閱讀
- DDR2與DDR的區(qū)別,DDR3與DDR2的區(qū)別 1.5w次閱讀
- 關(guān)于DDR3信號扇出和走線問題解析 9771次閱讀
- 基于Zynq SoC架構(gòu)在器件的可編程邏輯內(nèi)構(gòu)建外設(shè)來加快處理速度 961次閱讀
- 基于FPGA的DDR3多端口讀寫存儲管理的設(shè)計(jì)與實(shí)現(xiàn) 7171次閱讀
- 基于FPGA的DDR3 SDRAM控制器用戶接口設(shè)計(jì) 3662次閱讀
- 基于Zynq的圖像視頻處理、顯示平臺 7601次閱讀
- Zynq PS / PL 第四篇:Adam Taylor MicroZed系列之 24 1153次閱讀
- 如何在芯片的PL上構(gòu)建軟核處理器? 1132次閱讀
- 基于FPGA的DDR3多端口讀寫存儲管理系統(tǒng)設(shè)計(jì) 1.3w次閱讀
- DDR3內(nèi)存的PCB仿真與設(shè)計(jì) 5288次閱讀
- DDR2和DDR3內(nèi)存的創(chuàng)新電源方案 5557次閱讀
下載排行
本周
- 1RK3588數(shù)據(jù)手冊
- 2.24 MB | 7次下載 | 免費(fèi)
- 2臺達(dá)變頻器VFD-M使用手冊
- 2.51 MB | 2次下載 | 免費(fèi)
- 3DAP03變頻器使用手冊
- 5.72 MB | 2次下載 | 免費(fèi)
- 4PC0310 高亮度恒流LED驅(qū)動(dòng)控制電路數(shù)據(jù)手冊
- 0.54 MB | 1次下載 | 免費(fèi)
- 5SAJ8000變頻器使用手冊
- 1.37 MB | 1次下載 | 免費(fèi)
- 6HSJ08 電機(jī)驅(qū)動(dòng)芯片數(shù)據(jù)手冊
- 1.00 MB | 次下載 | 免費(fèi)
- 7超大量程數(shù)字電容表BK-820電路原理圖資料
- 0.14 MB | 次下載 | 10 積分
- 8ZYNQ UltraScalePlus RFSOC QSPI Flash固化常見問題說明
- 1.31 MB | 次下載 | 免費(fèi)
本月
- 1常用電子元器件集錦
- 1.72 MB | 24500次下載 | 免費(fèi)
- 2如何看懂電子電路圖
- 12.88 MB | 137次下載 | 免費(fèi)
- 3PC2456高壓浪涌抑制器控制器數(shù)據(jù)手冊
- 3.03 MB | 14次下載 | 免費(fèi)
- 4ssd1306單片 CMOS OLED/PLED 驅(qū)動(dòng)芯片中文手冊
- 1.66 MB | 11次下載 | 1 積分
- 5PC5502負(fù)載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 11次下載 | 免費(fèi)
- 6PC2464具理想二極管的浪涌抑制控制器數(shù)據(jù)手冊
- 4.42 MB | 9次下載 | 免費(fèi)
- 7PC2466高電壓浪涌抑制器數(shù)據(jù)手冊
- 3.37 MB | 8次下載 | 免費(fèi)
- 8ESP32開發(fā)板元件資料
- 0.03 MB | 7次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935132次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191409次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183345次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81593次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73818次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65990次下載 | 10 積分
電子發(fā)燒友App






創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論