完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 可編程器件
文章:52個(gè) 瀏覽:21108次 帖子:19個(gè)
了解Xilinx SDK如何為您提供在Zynq全可編程器件上創(chuàng)建,開發(fā),調(diào)試和部署嵌入式軟件應(yīng)用所需的所有工具。 該視頻為您提供了Xilinx SDK...
賽靈思的 FPGA已經(jīng)翻天覆地 并且提出三大愿景
30多年過去,RossFreeman最初構(gòu)建的可編程器件帝國已經(jīng)發(fā)生了翻天覆地的變化,恰如人間的滄海桑田,賽靈思還是賽靈思 ,但是FPGA已經(jīng)不是原來的...
賽靈思FPGA架構(gòu)白皮書簡介:機(jī)器學(xué)習(xí)、片上存儲器、任意I/O
為了滿足不斷攀升的數(shù)據(jù)處理需求,未來系統(tǒng)需要在計(jì)算能力上大幅改進(jìn)。傳統(tǒng)解決方案(例如 x86 處理器)再也無法以高效、低成本的方式提供所需的計(jì)算帶寬,系...
FPGA(現(xiàn)場可編程門陣列),是在可編程器件(如PAL,GAL,CPLD等)的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域的半定制電路開發(fā)的,不僅解決了...
Quartus Prime設(shè)計(jì)出高效利用硅性能的新一代可編程器件
加利福尼亞州圣何塞。, 11月。 2015年2月//PRNewswire/- 為新一代可編程邏輯器件設(shè)計(jì)生產(chǎn)力的新紀(jì)元,Altera公司(納斯達(dá)克股票代...
2019-08-09 標(biāo)簽:可編程器件PCB打樣華強(qiáng)PCB 3325 0
FPGA是英文Field Programmable Gate Array的縮寫,意為“現(xiàn)場可編程門陣列”。它是一種可編程邏輯器件,是在可編程陣列邏輯PA...
通用陣列邏輯(GAL)電路結(jié)構(gòu)設(shè)計(jì)分析
通用陣列邏輯(GAL)是一種可編程邏輯器件,由Lattice公司在PAL(可編程陣列邏輯)的基礎(chǔ)上設(shè)計(jì)出來。GAL采用可編程的輸出邏輯宏單元OLMC(O...
雖然本指南以大型復(fù)雜設(shè)計(jì)為重點(diǎn),討論的實(shí)踐也適用于且已被成功地應(yīng)用到各種類型的設(shè)計(jì)中,包括: 數(shù)字信號處理 | 處理器加速 | 無線 | 存儲 | 控制系統(tǒng)。
基于萊迪思Nexus FPGA技術(shù)平臺產(chǎn)品的主要特性分析
萊迪思半導(dǎo)體公司(NASDAQ:LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布推出首款基于萊迪思Nexus? FPGA技術(shù)平臺的產(chǎn)品——CrossL...
10
0
電子工程師創(chuàng)新設(shè)計(jì)必備寶典之FPGA開發(fā)全攻略(基礎(chǔ)篇)
標(biāo)簽:電子工程師SoC設(shè)計(jì)可編程器件 5103 10
MCS一51單片機(jī)與PLD可編程器件接口設(shè)計(jì)立即下載
類別:嵌入式技術(shù)論文 2009-11-17 標(biāo)簽:PLD可編程器件 742 0
在系統(tǒng)可編程器件在模擬電路中的應(yīng)用立即下載
類別:PLC技術(shù)論文 2010-04-25 標(biāo)簽:可編程器件 670 0
邏輯芯片又叫可編程邏輯器件,英文全稱為:programmable logic device 即 PLD。PLD是做為一種通用集成電路產(chǎn)生的,他的邏輯功能...
什么是運(yùn)動控制卡以及其應(yīng)用領(lǐng)域?
庫函數(shù)包括S型、T型加速,直線插補(bǔ)和圓弧插補(bǔ),多軸聯(lián)動函數(shù)等。產(chǎn)品廣泛應(yīng)用于工業(yè)自動化控制領(lǐng)域中需要精確定位、定長的位置控制系統(tǒng)和基于PC的NC控制系...
2021-03-25 標(biāo)簽:PC總線可編程器件運(yùn)動控制卡 4229 0
簡單分析基于CPLD的數(shù)字電路設(shè)計(jì)原理
可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設(shè)計(jì)問題。
傳統(tǒng)與創(chuàng)新設(shè)計(jì)的區(qū)別有多大?
應(yīng)對這些設(shè)計(jì)挑戰(zhàn)的高效方法之一是將更多時(shí)間投入到更高的抽象層,這樣即可最大程度縮短驗(yàn)證時(shí)間和提升工作效率。對新設(shè)計(jì)方法的需求在下圖中得到了充分體現(xiàn),其中...
萊迪思sensAI解決方案集合榮膺《電子發(fā)燒友》人工智能卓越創(chuàng)新獎,六度斬獲行業(yè)獎項(xiàng)
今日宣布萊迪思sensAITM解決方案集合榮獲《電子發(fā)燒友》2021年中國人工智能卓越創(chuàng)新獎最具創(chuàng)新價(jià)值產(chǎn)品。
萊迪思解決方案集合提供全面、現(xiàn)成的軟件、IP、硬件演示和參考設(shè)計(jì)來幫助客戶更輕松地采用新興技術(shù),這些資源也將幫助他們在目前和未來的產(chǎn)品設(shè)計(jì)中快速部署嵌入...
艾威圖技術(shù)有限公司采用萊迪思FPGA開發(fā)多軸伺服驅(qū)動器FOC電源環(huán)加速應(yīng)用
萊迪思半導(dǎo)體公司今日宣布國內(nèi)技術(shù)領(lǐng)先的伺服系統(tǒng)專業(yè)制造商深圳艾威圖技術(shù)有限公司采用了萊迪思小尺寸、低功耗FPGA加速了其最新的ID500平臺的開發(fā)并大大...
賽靈思公司宣布開發(fā)了一款16nm FinFET+ 可編程器件
我們的客戶早已翹首期盼如何加速下一代應(yīng)用,這讓我們認(rèn)識到現(xiàn)在必須提升大家對 56G PAM4 技術(shù)解決方案的認(rèn)知度,從而幫助他們更好地推進(jìn)自身設(shè)計(jì)轉(zhuǎn)型。...
萊迪思FPGA助力聯(lián)想下一代網(wǎng)絡(luò)邊緣AI體驗(yàn)
萊迪思低功耗FPGA和機(jī)器視覺軟件解決方案為聯(lián)想(Lenovo?)最新的ThinkPad? X1系列產(chǎn)品開啟優(yōu)質(zhì)PC體驗(yàn)新時(shí)代.
偉創(chuàng)電氣(VEICHI)攜手萊迪思實(shí)現(xiàn)工業(yè)伺服驅(qū)動應(yīng)用
萊迪思半導(dǎo)體公司宣布偉創(chuàng)電氣選擇萊迪思低功耗FPGA來提升用于工業(yè)系統(tǒng)的全新伺服驅(qū)動應(yīng)用的性能。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |