完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12745個(gè) 瀏覽:626837次 帖子:7950個(gè)
SoC FPGA與MCU的優(yōu)勢對比,應(yīng)如何選擇
MCU對應(yīng)用優(yōu)勢的挑戰(zhàn)已經(jīng)開始。具有片上固定功能處理子系統(tǒng)(即片上系統(tǒng)(SoC)FPGA)的現(xiàn)場可編程邏輯器件(FPGA)最近已成為高端處理應(yīng)用的潛在競...
本文主要介紹Xilinx FPGA的GTx的參考時(shí)鐘。下面就從參考時(shí)鐘的模式、參考時(shí)鐘的選擇等方面進(jìn)行介紹。 參考時(shí)鐘的模式 參考時(shí)鐘可以配置為輸入模式...
FPGA學(xué)習(xí)系列:30. 數(shù)模轉(zhuǎn)換的設(shè)計(jì)(DA)
設(shè)計(jì)背景: 數(shù)模轉(zhuǎn)換器( Digital to Analog Converter)即DAC,是數(shù)字世界和模擬世界之間的橋梁。人類生活在模擬世界中,雖然數(shù)...
2018-08-17 標(biāo)簽:fpga數(shù)模轉(zhuǎn)換器 1.7萬 0
瘋狂硬件設(shè)計(jì),美國NASA火星探測車內(nèi)部架構(gòu)曝光
這項(xiàng)特殊技術(shù)讓人感覺太瘋狂而不可能是真的──即使是在工程團(tuán)隊(duì)中的工程師們都忍不住要問:‘這真的是我們要開發(fā)的系統(tǒng)嗎?’
2013-04-25 標(biāo)簽:處理器FPGA電源系統(tǒng) 1.7萬 6
基于FPGA的I2C SLAVE模式總線的設(shè)計(jì)方案
本文以標(biāo)準(zhǔn)的I2C 總線協(xié)議為基礎(chǔ),提出了一種基于FPGA的I2C SLAVE 模式總線的設(shè)計(jì)方案。方案主要介紹了SLAVE 模式的特點(diǎn)。給出了設(shè)計(jì)的原...
FPGA是什么FPGA芯片的特點(diǎn)工作原理和編程技術(shù)等等資料詳解
隨著半導(dǎo)體產(chǎn)業(yè)的發(fā)展以及新興產(chǎn)業(yè)的需要,F(xiàn)PGA的作用逐漸突顯。相比于CPU、GPU,F(xiàn)PGA并不為大眾所熟知。那什么是FPGA?它有什么特點(diǎn)?又是如何...
FPGA設(shè)計(jì)中兩種IO約束:管腳約束,延遲約束
I/O約束 I/O約束是必須要用的約束,又包括管腳約束和延遲約束。 管腳約束 管腳約束就是指管腳分配,我們要指定管腳的PACKAGE_PIN和IOSTA...
項(xiàng)目中主要用到的原語與IO端口有關(guān),所以基本在Input/Output Functions 和IO兩類中。下面著重介紹實(shí)際中所用到的幾個(gè)原語,芯片A7系列。
專家支招:使用MATLAB和Simulink算法創(chuàng)建FPGA原型
本文將介紹使用MATLAB和Simulink創(chuàng)建FPGA原型的最佳方法。這些最佳方法包括:在設(shè)計(jì)過程初期分析定點(diǎn)量化的效應(yīng)并優(yōu)化字長,產(chǎn)生更小、更高效的...
在進(jìn)行FPGA硬件設(shè)計(jì)時(shí),引腳分配是非常重要的一個(gè)環(huán)節(jié),特別是在硬件電路上需要與其他芯片通行的引腳。Xilinx FPGA從上電之后到正常工作整個(gè)過程中...
基于fpga的數(shù)字時(shí)鐘設(shè)計(jì)應(yīng)用
本工程包括矩陣鍵盤和數(shù)碼管顯示模塊,共同實(shí)現(xiàn)一個(gè)帶有鬧鐘功能、可以設(shè)置時(shí)間的數(shù)字時(shí)鐘。具體功能如下:1. 數(shù)碼管可以顯示時(shí)十位、時(shí)個(gè)位、分十位、分個(gè)位、...
2018-04-19 標(biāo)簽:fpga數(shù)字時(shí)鐘 1.7萬 1
關(guān)于使用FPGA三段式狀態(tài)機(jī)的三點(diǎn)好處,你有什么看法?
用三段式描述狀態(tài)機(jī)的好處,國內(nèi)外各位大牛都已經(jīng)說的很多了,大致可歸為以下三點(diǎn):
2018-08-17 標(biāo)簽:FPGA狀態(tài)機(jī) 1.7萬 0
了解一些基礎(chǔ)的、用來處理數(shù)據(jù)的集成電路芯片
可是,這么多芯片,按照功能分類,有專門用于計(jì)算的、有專門用于控制的、有專門用于存儲(chǔ)的……按照集成電路規(guī)模分,有超大規(guī)模,大規(guī)模,和古老的中規(guī)模、小規(guī)模。...
【無線通信篇】ASK調(diào)制信號(hào)的MATLAB仿真
1.ASK信號(hào)的調(diào)制原理 數(shù)字信號(hào)對載波信號(hào)的振幅調(diào)制稱為振幅鍵控,即ASK。 在2ASK調(diào)制系統(tǒng)中,數(shù)字信息只有0和1兩種,所調(diào)制的載波信號(hào)的幅度變化...
數(shù)字圖像是怎么通過模擬轉(zhuǎn)為數(shù)字的?
還記得數(shù)字電路上對應(yīng)的實(shí)驗(yàn)都是VHDL的實(shí)驗(yàn)嗎?數(shù)字電路告訴我們各種數(shù)字邏輯:非或與異。這些邏輯讓我們能夠通過底層的邏輯來實(shí)現(xiàn)各種復(fù)雜的處理邏輯。還記得...
如何實(shí)現(xiàn)用Python開發(fā)FPGA?
近日,想必各位科技愛好者的朋友圈都被一篇發(fā)表在第25屆IEEE國際討論會(huì)上,用Python開發(fā)FPGA的論文刷屏了吧,那么這是如何實(shí)現(xiàn)的呢?今天,就請各...
基于聲納探測技術(shù)的水下三維場景實(shí)時(shí)成像系統(tǒng)
針對目前水下三維聲納實(shí)時(shí)成像系統(tǒng)前端信號(hào)通道多、波束形成計(jì)算量大的問題,提出一種基于現(xiàn)場可編程門陣列(FPGA)的水下三維場景實(shí)時(shí)成像系統(tǒng)。采用FPGA...
【紫光同創(chuàng)國產(chǎn)FPGA教程】【第二十二章】RTC時(shí)間實(shí)驗(yàn)
RTC(Real-Time Clock)實(shí)時(shí)時(shí)鐘為系統(tǒng)提供一個(gè)可靠的時(shí)間,并且在斷電的情況下,RTC實(shí)時(shí)時(shí)鐘也可以通過電池供電,一直運(yùn)行下去。RTC通過...
本文主要詳細(xì)介紹了使用QuartusⅡ軟件來編寫FPGA的方法及步驟,另外還介紹了Quartus II仿真的入門詳細(xì)教程分享。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |