完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12748個(gè) 瀏覽:627161次 帖子:7950個(gè)
基于可編輯邏輯器件和VHDL語言實(shí)現(xiàn)猝發(fā)多脈沖產(chǎn)生系統(tǒng)的應(yīng)用方案
脈沖功率技術(shù)是一種功率壓縮技術(shù),以較低的輸入功率將能量緩慢存儲起來,隨后在極短時(shí)間內(nèi)釋放,以獲得極高的峰值輸出功率。該技術(shù)是應(yīng)國防科技需要而發(fā)展起來的一...
基于FPGA的猝發(fā)多脈沖產(chǎn)生系統(tǒng)可以運(yùn)用到其他時(shí)序控制電路中去
脈沖功率技術(shù)是一種功率壓縮技術(shù),以較低的輸入功率將能量緩慢存儲起來,隨后在極短時(shí)間內(nèi)釋放,以獲得極高的峰值輸出功率。該技術(shù)是應(yīng)國防科技需要而發(fā)展起來的一...
米爾ARM+FPGA架構(gòu)開發(fā)板PCIE2SCREEN示例分析與測試
本次測試內(nèi)容為基于ARM+FPGA架構(gòu)的米爾MYD-JX8MMA7開發(fā)板其ARM端的測試?yán)?/p>
AMD下一代FPGA Chiplet關(guān)鍵技術(shù)分析
模擬有數(shù)十億個(gè)晶體管的現(xiàn)代SoC相當(dāng)耗費(fèi)資源,依芯片大小和復(fù)雜性,可能需要跨越多個(gè)機(jī)架、數(shù)十甚至數(shù)百個(gè)FPGA。
基于FPGA實(shí)現(xiàn)圖像直方圖設(shè)計(jì)
直方圖統(tǒng)計(jì)的原理 直方圖統(tǒng)計(jì)從數(shù)學(xué)上來說,是對圖像中的像素點(diǎn)進(jìn)行統(tǒng)計(jì)。圖像直方圖統(tǒng)計(jì)常用于統(tǒng)計(jì)灰度圖像,表示圖像中各個(gè)灰度級出現(xiàn)的次數(shù)或者概率。統(tǒng)計(jì)直方...
利用中間件可將Zynq SoC轉(zhuǎn)變?yōu)閯?dòng)態(tài)再分配處理平臺
過去三十多年來,F(xiàn)PGA 技術(shù)已從最初帶有少量寄存器的可編程邏輯陣列演變?yōu)槿缃裎覀兯吹降母呒壖墒较到y(tǒng)器件。大約在十多年前,各大廠商首次開始在他們的F...
FPGA與處理器技術(shù)的的應(yīng)用領(lǐng)域
對更高性能和功耗的無窮無盡的需求促使FPGA供應(yīng)商將越來越多的固定功能IP集成到他們的產(chǎn)品中。雖然stalwart可能認(rèn)為這是對FPGA技術(shù)優(yōu)勢的侵蝕,...
采用可編程邏輯器件和VHDL語言實(shí)現(xiàn)CF卡接口的設(shè)計(jì)
CF卡是目前應(yīng)用最為廣泛的存儲卡,由于它不帶驅(qū)動(dòng)器,也沒有其它的移動(dòng)部件,因此,極少出現(xiàn)機(jī)械故障,使存儲的圖像數(shù)據(jù)更加安全。CF卡的使用壽命也非常長,即...
基于Xilinx FPGA平臺和TI DSP平臺的編碼器應(yīng)用模塊的設(shè)計(jì)
隨著科學(xué)技術(shù)的飛速發(fā)展,自動(dòng)控制系統(tǒng)在各領(lǐng)域中的應(yīng)用越來越多,特別是計(jì)算機(jī)自動(dòng)控制系統(tǒng)已成為現(xiàn)代科學(xué)技術(shù)、軍事工程和現(xiàn)代工業(yè)等領(lǐng)域不可缺少的部分。因而,...
FPGA原型驗(yàn)證的原理是將芯片RTL代碼綜合到FPGA上來驗(yàn)證芯片的功能。對于目前主流行業(yè)應(yīng)用而言,芯片規(guī)模通常達(dá)到上億門甚至數(shù)十億門,一顆FPGA的容...
通過交互式用戶界面和CompactRIO實(shí)現(xiàn)變壓器監(jiān)測系統(tǒng)的設(shè)計(jì)
配電變壓器是配電系統(tǒng)的重要組成部分。我們決定開發(fā)一套遠(yuǎn)程系統(tǒng)以實(shí)現(xiàn)對變壓器的定期監(jiān)測,因?yàn)槿斯z測的成本較高,不夠經(jīng)濟(jì)。雖然我們很早以前就需要對變壓器進(jìn)...
FPGA開發(fā)與學(xué)習(xí)連載:Verilog設(shè)計(jì)經(jīng)驗(yàn)談
Verilog中,用always塊設(shè)計(jì)組合邏輯電路時(shí),在賦值表達(dá)式右端參與賦值的所有信號都必須在 always @(敏感電平列表)中列出,always中...
UART 是一種舊的串行通信機(jī)制,但仍在很多平臺中使用。它在 HDL 語言中的實(shí)現(xiàn)并不棘手,可以被視為本科生的作業(yè)。在這里,我將通過這個(gè)例子來展示在 H...
2023-11-20 標(biāo)簽:fpga計(jì)算機(jī)uart 1k 0
基于現(xiàn)場可編程門陣列技術(shù)設(shè)計(jì)時(shí)鐘分配網(wǎng)絡(luò)的應(yīng)用方案
自產(chǎn)生到現(xiàn)在,現(xiàn)場可編程門陣列(FPGA)以其獨(dú)特的優(yōu)點(diǎn)被成功應(yīng)用在工業(yè)控制、數(shù)據(jù)通信、計(jì)算機(jī)硬件等領(lǐng)域,也成功應(yīng)用在保密通信和多種先進(jìn)的武器系統(tǒng)中。
基于紫光FPGA的CAN控制器系統(tǒng)架構(gòu)
通過用戶接口管理配置,控制CAN寄存器的尋址。向位時(shí)序模塊、can發(fā)送模塊和can接收模塊提供配置信息和操作指令,并接收來自can接收模塊的狀態(tài)信息。
基于DE1-SOC的String Art實(shí)現(xiàn)
String Art起源于19世紀(jì)的數(shù)學(xué)家Mary Everest Boole的設(shè)計(jì),隨后發(fā)展成一種利用釘子和線進(jìn)行作畫的藝術(shù),主要是通過線的稠密度來表...
使用帶有片上高速網(wǎng)絡(luò)的FPGA的八大好處
自從幾十年前首次推出FPGA 以來,每種新架構(gòu)都繼續(xù)在采用按位(bit-wise)的布線 結(jié)構(gòu)。 雖然這種方法一直是成功的,但是隨著高速通信標(biāo)準(zhǔn)的興起,...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |