完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12587個(gè) 瀏覽:618110次 帖子:7903個(gè)
采用SOPC技術(shù)和VHDL語言實(shí)現(xiàn)圖像增強(qiáng)處理系統(tǒng)的應(yīng)用方案
圖像增強(qiáng)最早起源于人類的空間探索計(jì)劃。從衛(wèi)星或飛船上獲得的關(guān)于地球和太陽系中行星的圖像因?yàn)槎喾N原因而降質(zhì),這些原因如成像設(shè)備受使用環(huán)境的限制,相機(jī)和對(duì)象...
AMD下一代FPGA Chiplet關(guān)鍵技術(shù)分析
模擬有數(shù)十億個(gè)晶體管的現(xiàn)代SoC相當(dāng)耗費(fèi)資源,依芯片大小和復(fù)雜性,可能需要跨越多個(gè)機(jī)架、數(shù)十甚至數(shù)百個(gè)FPGA。
看一下多片F(xiàn)PGA原型驗(yàn)證系統(tǒng)的時(shí)鐘同步
SoC設(shè)計(jì)是一個(gè)整體的芯片設(shè)計(jì),最終整個(gè)設(shè)計(jì)將在統(tǒng)一到一塊硅片上完成整個(gè)芯片
2023-05-16 標(biāo)簽:fpga緩沖器SoC設(shè)計(jì) 878 0
“深化大數(shù)據(jù)、人工智能等研發(fā)應(yīng)用,培育新一代信息技術(shù)、高端裝備、生物醫(yī)藥、新能源汽車、新材料等新興產(chǎn)業(yè)集群,壯大數(shù)字經(jīng)濟(jì)?!?,“打造工業(yè)互聯(lián)網(wǎng)平臺(tái),拓展...
DVP接口(Digital Video Port)是一種用于數(shù)字視頻傳輸?shù)牟⑿薪涌?,常見于嵌入式系統(tǒng)和圖像傳感器中。DVP直接傳輸數(shù)字視頻信號(hào),減少模數(shù)...
基于Verilog HDL的FPGA圖像濾波處理仿真實(shí)現(xiàn)
注意這里的A是double類型的,直接進(jìn)行imshow會(huì)全白,要轉(zhuǎn)化到0-1:A=A./255,或者把double類型轉(zhuǎn)化為整形。
利用可編程器件設(shè)計(jì)車用顯示系統(tǒng)的方案
電子設(shè)備正在迅速發(fā)展,尤其是車用顯示系統(tǒng),視頻和視頻處理正成為汽車應(yīng)用中增長(zhǎng)較快的技術(shù)。像車道保持、駕駛監(jiān)控、夜視以及車載娛樂設(shè)備等都是典型的應(yīng)用需求。
今天給大俠帶來PCI-Express transaction Layer specification(處理層協(xié)議),本次PCIE TLP 學(xué)習(xí)經(jīng)驗(yàn)分享分...
FPGA可以用來對(duì)FPGA EDA進(jìn)行加速設(shè)計(jì)
這本書研究了加速EDA算法的硬件平臺(tái),如ASIC,F(xiàn)PGA和GPU。覆蓋范圍包括討論在何種條件下使用一個(gè)平臺(tái)優(yōu)于另一個(gè)平臺(tái),例如,當(dāng)EDA問題具有高度的...
Spartan-3E顯示器解決方案板增強(qiáng)顯示器圖像質(zhì)量和色彩設(shè)置
現(xiàn)在,消費(fèi)者希望這些平板電視能有一些新的特性,使它們有別于那些擁有較高分辨率、更佳彩色重現(xiàn)和短響應(yīng)時(shí)間的產(chǎn)品型號(hào)。
我們所說的FPGA配置電路,一方面要完成從PC上把bit文件下載到FPGA或存儲(chǔ)器的任務(wù),另一方面則要完成FPGA上電啟動(dòng)時(shí)加載配置數(shù)據(jù)的任務(wù)。
可編程邏輯器件在高速DDR SDRAM中的應(yīng)用優(yōu)勢(shì)
DDR SDRAM的原理及特點(diǎn):DDR SDRAM不需要提高時(shí)鐘頻率就能加倍提高SDRAM的速度,因?yàn)樗试S在時(shí)鐘脈沖的上升沿和下降沿讀寫數(shù)據(jù)。至于地址...
基于無線通信技術(shù)的數(shù)據(jù)記錄系統(tǒng)設(shè)計(jì)
“黑匣子”是比較流行的電子記錄設(shè)備之一,廣泛應(yīng)用于實(shí)時(shí)記錄飛機(jī)、船舶、汽車等行進(jìn)過程中的重要數(shù)據(jù),包括速度、方向、高度、偏轉(zhuǎn)角、發(fā)動(dòng)機(jī)的轉(zhuǎn)速和溫度等。通...
基于紫光FPGA的CAN控制器系統(tǒng)架構(gòu)
通過用戶接口管理配置,控制CAN寄存器的尋址。向位時(shí)序模塊、can發(fā)送模塊和can接收模塊提供配置信息和操作指令,并接收來自can接收模塊的狀態(tài)信息。
FPGA(Field-Programmable Gate Array)即現(xiàn)場(chǎng)可編程門陣列,是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)...
用FPGA和完整的IP解決方案優(yōu)化汽車電氣架構(gòu)設(shè)計(jì)
過去十年來,車載網(wǎng)絡(luò)架構(gòu)變得越來越復(fù)雜。雖然車載網(wǎng)絡(luò)協(xié)議的數(shù)量有所減少,但實(shí)際部署的網(wǎng)絡(luò)數(shù)量卻有顯著增加。這就提出了網(wǎng)絡(luò)架構(gòu)的可縮放性問題,并且要求為滿...
2014-03-31 標(biāo)簽:FPGA 868 0
全國(guó)產(chǎn)RK3568J + FPGA的PCIe、FSPI通信實(shí)測(cè)數(shù)據(jù)分享!
測(cè)試數(shù)據(jù)匯總案例時(shí)鐘頻率理論速率測(cè)試結(jié)果FSPI通信案例150MHz71.53MB/s讀速率:67.452MB/s寫速率:52.638MB/sPCIe通...
驗(yàn)證設(shè)計(jì)和創(chuàng)建可實(shí)現(xiàn)的設(shè)計(jì)
驗(yàn)證RTL模塊或FPGA是否滿足要求可能頗具挑戰(zhàn)。但有些方法可用來優(yōu)化驗(yàn)證流程,以確保驗(yàn)證成功。驗(yàn)證FPGA或RTL模塊可能是一個(gè)非常耗時(shí)的過程,因?yàn)楣?..
2017-11-18 標(biāo)簽:fpga 864 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |