完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12748個(gè) 瀏覽:627161次 帖子:7950個(gè)
FPGA的多通道數(shù)據(jù)采集傳輸系統(tǒng)
一、系統(tǒng)總體方案設(shè)計(jì) 為了滿(mǎn)足油田增壓站對(duì)數(shù)據(jù)采集的需求,我們?cè)O(shè)計(jì)了一套基于FPGA的多通道數(shù)據(jù)采集與傳輸系統(tǒng)。系統(tǒng)以FPGA作為主控制器,利用外部AD...
2024-12-09 標(biāo)簽:FPGA數(shù)據(jù)采集傳輸系統(tǒng) 1.1k 0
使用Altera CycloneIIEP2C35評(píng)估板實(shí)現(xiàn)UPFC控制器IP核的設(shè)計(jì)
UPFC控制器的IP主要用來(lái)輸出3路相位分別相差2π/3的正弦波形數(shù)據(jù)和3路相位分別相差2π/3的三角載波波形數(shù)據(jù)。由于UPFC控制系統(tǒng)采用SPWM調(diào)制...
基于可重構(gòu)Virtex FPGA的天基系統(tǒng)
目前,天基電子系統(tǒng)開(kāi)發(fā)人員面臨的壓力越來(lái)越大,在項(xiàng)目日程安排越來(lái)越緊張且預(yù)算一再削減的情況下,他們卻需要提供更高的系統(tǒng)性能。然而,天基系統(tǒng)具有一套獨(dú)特而...
相比CPU、GPU、ASIC,F(xiàn)PGA的優(yōu)勢(shì)
通用處理器(CPU)的摩爾定律已入暮年,而機(jī)器學(xué)習(xí)和 Web 服務(wù)的規(guī)模卻在指數(shù)級(jí)增長(zhǎng)。 人們使用定制硬件來(lái)加速常見(jiàn)的計(jì)算任務(wù),然而日新月異的行業(yè)又要求...
大唐電信FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享(2)
異步設(shè)計(jì)不是總能滿(mǎn)足(它們所饋送的觸發(fā)器的)建立和保持時(shí)間的要求。因此,異步輸入常常會(huì)把錯(cuò)誤的數(shù)據(jù)鎖存到觸發(fā)器,或者使觸發(fā)器進(jìn)入亞穩(wěn)定的狀態(tài),在該狀態(tài)下...
Agilex 7 FPGA和SoC的基準(zhǔn)測(cè)試
與同類(lèi)FPGA相比,Agilex 7 FPGA可為OpenCores公開(kāi)發(fā)布的設(shè)計(jì)提供超過(guò)一個(gè)速度等級(jí)的內(nèi)核性能提升。
可編程AES加解密IP內(nèi)建密鑰擴(kuò)展功能,使用初始密鑰產(chǎn)生擴(kuò)展密鑰,用于加解密過(guò)程。可編程AES加解密IP處理128-bit分組數(shù)據(jù),并且支持可編程的密鑰...
2024-01-09 標(biāo)簽:fpga數(shù)據(jù)通路數(shù)據(jù)總線(xiàn) 1.1k 0
為什么需要高速轉(zhuǎn)換器轉(zhuǎn)FPGA串行接口
通道數(shù)據(jù)速率定義為312.5 Mbps與3.125 Gbps之間,源阻抗與負(fù)載阻抗定義為100 Ω ±20%。差分電平定義為標(biāo)稱(chēng)800 mV峰峰值、共模...
2023-06-17 標(biāo)簽:fpgaadc無(wú)線(xiàn)電 1.1k 0
采用可編輯邏輯器件實(shí)現(xiàn)VGA顯示系統(tǒng)的設(shè)計(jì)
VGA(視頻圖形陣列Video Graphics Array)是IBM在1987年隨PS/2機(jī)一起推出的一種視頻傳輸標(biāo)準(zhǔn),具有分辨率高、顯示速率快、顏色...
FPGA應(yīng)用--易靈思Programming Mode的幾種配置模式
實(shí)際項(xiàng)目中,SPI Active using JTAG Bridge是經(jīng)常用到的模式,只需要將JTAG口引出了,通過(guò)JTAG對(duì)FLASH進(jìn)行燒寫(xiě)。
對(duì)于一個(gè)軟件開(kāi)發(fā)人員,可能聽(tīng)說(shuō)過(guò) FPGA,甚至在大學(xué)課程設(shè)計(jì)中,可能拿FPGA做過(guò)計(jì)算機(jī)體系架構(gòu)相關(guān)的驗(yàn)證,但是對(duì)于它的第一印象可能覺(jué)得這是硬件工程師...
2023-07-27 標(biāo)簽:fpga計(jì)算機(jī)ModelSim 1.1k 0
如何在可編程邏輯中實(shí)現(xiàn) MCU 內(nèi)核設(shè)計(jì)
六級(jí)流水線(xiàn) NIOS 內(nèi)核可以用少至 600 個(gè)邏輯元件和特征向量中斷控制、緊密的內(nèi)存和 DSP 耦合以及添加自定義指令(最多 256 個(gè))的能力來(lái)實(shí)現(xiàn)...
這個(gè)項(xiàng)目的目標(biāo)是創(chuàng)建一個(gè)交互式的熱擴(kuò)散模擬器,它使用離散域上的熱方程,允許用戶(hù)在VGA屏幕上選擇熱源和熱匯,并在VGA屏幕上實(shí)時(shí)模擬出隨之產(chǎn)生的反應(yīng)。
聊聊SOC設(shè)計(jì)質(zhì)量相關(guān)的規(guī)范
module name需要包含一定的功能展現(xiàn),什么意思呢,比如要設(shè)計(jì)address remap,你就叫XXX_addr_remap或者XXX_addr_...
2023-10-20 標(biāo)簽:fpgaSoC設(shè)計(jì)狀態(tài)機(jī) 1.1k 0
玩轉(zhuǎn)FPGA必備的基礎(chǔ)知識(shí)
FPGA已成為現(xiàn)今的技術(shù)熱點(diǎn)之一,無(wú)論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門(mén)。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知識(shí)呢?下面我們慢慢道來(lái)。 (一) ...
FPGA在汽車(chē)行業(yè)中的價(jià)值體現(xiàn)
安全性同樣需要引起高度關(guān)注。越來(lái)越多傳感器、自動(dòng)控制和網(wǎng)絡(luò)連接的出現(xiàn),在給汽車(chē)帶來(lái)智能化、便捷化、舒適化體驗(yàn)的同時(shí),也讓系統(tǒng)更加容易遭受惡意攻擊。
Microchip在Microchip PolarFire SoC和基于SRAM的競(jìng)爭(zhēng)性FPGA SoC上實(shí)現(xiàn)了相同的設(shè)計(jì)。在這兩款器件上,使用供應(yīng)商特...
基于FPGA的加速無(wú)線(xiàn)通信系統(tǒng)軟基站設(shè)計(jì)過(guò)程詳解 (2)
無(wú)線(xiàn)通信系統(tǒng)經(jīng)過(guò)多年的發(fā)展,各制式出現(xiàn)融合的趨勢(shì)。同時(shí)運(yùn)營(yíng)商降低采購(gòu)和運(yùn)營(yíng)成本的需求,使得支持多種制式、平滑演進(jìn)的“軟基站”成為無(wú)線(xiàn)基站演進(jìn)的方向。文...
2018-07-20 標(biāo)簽:FPGA無(wú)線(xiàn)通信 1.1k 0
編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |