完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12748個 瀏覽:627130次 帖子:7950個
看一下多片F(xiàn)PGA原型驗證系統(tǒng)的時鐘同步
SoC設(shè)計是一個整體的芯片設(shè)計,最終整個設(shè)計將在統(tǒng)一到一塊硅片上完成整個芯片
2023-05-16 標(biāo)簽:fpga緩沖器SoC設(shè)計 1k 0
隨著HDL (Hardware Description Language,硬件描述語言)語言、綜合工具及其它相關(guān)工具的推廣,使廣大設(shè)計工程師從以往煩瑣的...
基于CPLD/FPGA器件實現(xiàn)主從式下載開發(fā)系統(tǒng)的應(yīng)用方案
當(dāng)前在EDA領(lǐng)域,只要具備臺式或筆記本電腦并裝有工具軟件,就可以方便地對可編程ASIC(CPLD/FPGA)進(jìn)行設(shè)計開發(fā),在系統(tǒng)可編程(ISP)器件為我...
基于可編輯邏輯器件實現(xiàn)IEEE 802.11協(xié)議幀生成器的應(yīng)用方案
IEEE 802.11標(biāo)準(zhǔn)定義了能夠統(tǒng)籌所有基于以太網(wǎng)的無線通信的協(xié)議。它是迄今為止最流行的無線局域網(wǎng)的標(biāo)準(zhǔn)。這個標(biāo)準(zhǔn)還細(xì)分了一些子標(biāo)準(zhǔn), 如802.1...
中科億海微FPGA+ARM核心板在自動噴漆設(shè)備中的應(yīng)用
自動噴漆設(shè)備控制板是中科億海微的SoM模組——FPGA+ARM核心板在自動噴漆應(yīng)用場景中的一個典型應(yīng)用案例,該控制板為運(yùn)動控制中的電控部分,應(yīng)用于對步進(jìn)...
時間裕量包括建立時間裕量和保持時間裕量(setup slack和hold slack)。從字面上理解,所謂“裕量”即富余的、多出的。什么意思呢?即保持最...
2022-08-04 標(biāo)簽:fpga 1k 0
所有二進(jìn)制數(shù)均被表示為一個多項式,x僅是碼元位置的標(biāo)記,因此我們并不關(guān)心x的取值,稱之為碼多項式。(我沒研究過CRC代數(shù)推理過程,沒體會到用多項式計算的...
借助FPGA協(xié)同處理提升性能和降低應(yīng)用設(shè)計成本
傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語言開發(fā)的算法的高性能DSP平臺,正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠為產(chǎn)品提供...
FPGA(Field-Programmable Gate Array)即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的...
基于FPGA的六自由度機(jī)器人視覺伺服控制方案設(shè)計
? 機(jī)器人視覺系統(tǒng)的硬件選擇直接影響圖像采集,圖像的質(zhì)量和后期的處理,并影響整個控制系統(tǒng)的實時性,所以應(yīng)根據(jù)要求和這些硬件性能,嚴(yán)格選擇硬件?;谝辽?..
SignalTapII ELA的FPGA在線調(diào)試技術(shù)介紹
在設(shè)計基于FPGA的電子系統(tǒng)時,一般需要用示波器、邏輯分析儀等外部測試設(shè)備進(jìn)行輸入輸出信號的測試,借助測試探頭把信號送到測試設(shè)備上進(jìn)行觀察分析。當(dāng)然,前...
2018-02-14 標(biāo)簽:FPGA 1k 0
基于FPGA實現(xiàn)UTOPIA LEVEL2接口時序的的發(fā)送和接收模塊設(shè)計
目前,在國內(nèi)外的應(yīng)用系統(tǒng)中,ATM功能和UTOPIA接口都由一些技術(shù)成熟的專用通信處理芯片來完成,如Motorola公司MPC866系列處理器等,成本較...
如何使用 FPGA 實現(xiàn)深度學(xué)習(xí)
本次針對的 MNIST 數(shù)據(jù)集是一個非常小的數(shù)據(jù)集,圖像大小為 28×28。此外,該模型是一個非常輕量級的網(wǎng)絡(luò)模型。如果將這些做成更真實的數(shù)據(jù)模型,計算...
2023-05-11 標(biāo)簽:fpga深度學(xué)習(xí) 1k 0
采用可編輯邏輯器件實現(xiàn)智能變送器的應(yīng)用方案
在工業(yè)自動化控制系統(tǒng)中,過程參數(shù)壓力、差壓、絕對壓力、流量等工藝參數(shù)均要嚴(yán)格控制,而這類參數(shù)的測量與監(jiān)控大多使用變送器。變送器是玉業(yè)過程重要的基礎(chǔ)自動化...
目前,我國對于汽車電子系統(tǒng)的研究還不夠深入。汽車制動防抱死系統(tǒng)、安全氣囊、自動變速器和柴油機(jī)電控系統(tǒng)等僅在部分高校和企業(yè)進(jìn)行了探索性研究,并未進(jìn)入實用階段。
采用FPGA技術(shù)芯片模塊實現(xiàn)運(yùn)動估計的設(shè)計方案并進(jìn)行仿真研究
運(yùn)動估計主要是針對幀間預(yù)測,去除視頻幀在空間域和時間域的冗余度。塊匹配方法是目前編碼效率較高,普遍采用的一種編碼方法。首先,其要將當(dāng)前幀進(jìn)行劃分。長期實...
創(chuàng)意耳紋識別系統(tǒng)的研究與實現(xiàn)方案
基于FPGA與傳感技術(shù)的耳紋識別系統(tǒng)的研究與實現(xiàn)。
2014-07-24 標(biāo)簽:FPGA傳感器技術(shù) 1k 0
三輸出和雙輸出微型模塊穩(wěn)壓器對基于FPGA的系統(tǒng)優(yōu)化方案
盡管 FPGA 的通用和可配置特性對系統(tǒng)設(shè)計師來說很有吸引力,但是影響這些器件內(nèi)部運(yùn)行方式及其外部接口協(xié)議的設(shè)計規(guī)則非常復(fù)雜,需要大量的培訓(xùn)、參考設(shè)計評...
利用可編程系統(tǒng)單芯片設(shè)計和研發(fā)復(fù)雜的混合信號系統(tǒng)
為了因應(yīng)市場對于較高性能、較小的系統(tǒng)尺寸及降低成本和電源的需求,系統(tǒng)設(shè)計者正將較高層級的混合信號功能整合在他們的系統(tǒng)單芯片(SoC)設(shè)計中。隨著這些So...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |