完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > verilog
Verilog HDL是一種硬件描述語(yǔ)言(HDL:Hardware Description Language),以文本形式來(lái)描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的語(yǔ)言,用它可以表示邏輯電路圖、邏輯表達(dá)式,還可以表示數(shù)字邏輯系統(tǒng)所完成的邏輯功能。
文章:710個(gè) 瀏覽:113560次 帖子:938個(gè)
重點(diǎn)介紹所有綜合編譯器都支持的for和repeat循環(huán)
循環(huán)語(yǔ)句允許多次執(zhí)行編程語(yǔ)句或begin-end語(yǔ)句組。SystemVerilog中的循環(huán)語(yǔ)句有:for、repeat、while、do..while、...
2022-11-03 標(biāo)簽:Verilog編譯器門(mén)級(jí)電路 3.1k 0
SystemVerilog中至關(guān)重要的結(jié)構(gòu)體和自定義類(lèi)型
在上一篇文章《SystemVerilog中至關(guān)重要的的數(shù)據(jù)類(lèi)型》中,介紹了枚舉類(lèi)型的本質(zhì)和使用語(yǔ)法。本文接著介紹SV中同樣不可忽略的結(jié)構(gòu)體(struct...
2023-01-21 標(biāo)簽:數(shù)據(jù)Verilog代碼 3.1k 0
數(shù)字電路設(shè)計(jì)有哪些仿真驗(yàn)證流程
數(shù)字電路設(shè)計(jì)的仿真驗(yàn)證流程是確保設(shè)計(jì)能夠正確運(yùn)行的重要步驟之一。在現(xiàn)代電子設(shè)備中,數(shù)字電路被廣泛應(yīng)用于各種應(yīng)用領(lǐng)域,如計(jì)算機(jī)、通信設(shè)備、汽車(chē)電子等等。因...
程序塊是編程語(yǔ)句的容器。程序塊的主要目的是控制何時(shí)應(yīng)執(zhí)行編程語(yǔ)句,例如每當(dāng)時(shí)鐘上升沿出現(xiàn)時(shí),或每當(dāng)信號(hào)或總線改變值時(shí)。SystemVerilog有兩種主...
本節(jié)主要講解了 Verilog 的基礎(chǔ)知識(shí),包括 7 個(gè)小節(jié),下面我們分別給大家介紹這 7 個(gè)小節(jié)的內(nèi)容。
2022-08-15 標(biāo)簽:Verilog標(biāo)識(shí)符GND 3.1k 0
SystemVerilog“struct”表示相同或不同數(shù)據(jù)類(lèi)型的集合。
FPGA開(kāi)發(fā)環(huán)境的搭建和verilog代碼的實(shí)現(xiàn)
FPGA需要良好的數(shù)電模電基礎(chǔ),verilog需要良好C語(yǔ)言基礎(chǔ)。
“always”關(guān)鍵字意味著這個(gè)語(yǔ)句塊“總是”一直執(zhí)行。大多數(shù)時(shí)候“always”后面跟一個(gè)邊沿事件或者延遲。
因?yàn)閂erilog是一種硬件描述語(yǔ)言,所以在寫(xiě)Verilog語(yǔ)言時(shí),首先要有所要寫(xiě)的module在硬件上如何實(shí)現(xiàn)的概念,而不是去想編譯器如何去解釋這個(gè)m...
從零開(kāi)始反相器的verilog設(shè)計(jì)
反相器,是數(shù)字集成電路最基本的電路之一。由一個(gè)pmos和一個(gè)nmos組成,輸入信號(hào)IN接到pmos和nmos的柵極,輸出信號(hào)OUT由漏極引出
SystemVerilog中的Packed Structure
一個(gè)packed structure有很多的bits組成,這些bit在物理上連續(xù)存儲(chǔ)。packed structure只允許包含packed數(shù)據(jù)類(lèi)型。
2022-11-07 標(biāo)簽:VerilogSystem結(jié)構(gòu)體 3k 0
設(shè)計(jì)Verilog時(shí)為什么要避免Latch的產(chǎn)生呢?
鎖存器(Latch),是電平觸發(fā)的存儲(chǔ)單元,數(shù)據(jù)存儲(chǔ)的動(dòng)作取決于輸入時(shí)鐘(或者使能)信號(hào)的電平值。僅當(dāng)鎖存器處于使能狀態(tài)時(shí),輸出才會(huì)隨著數(shù)據(jù)輸入發(fā)生變化。
2023-06-02 標(biāo)簽:FPGA設(shè)計(jì)寄存器Verilog 3k 0
類(lèi)似于聲明一個(gè)參數(shù)化的module,我們也可以聲明一個(gè)參數(shù)化的class。這個(gè)參數(shù)可以用來(lái)實(shí)例化不同數(shù)值和類(lèi)型的對(duì)象。
簡(jiǎn)述SystemVerilog的隨機(jī)約束方法
上一篇文章介紹了SystemVerilog的各種隨機(jī)化方法,本文將在其基礎(chǔ)上引入SystemVerilog的隨機(jī)約束方法(constraints)。通過(guò)...
Verilog系統(tǒng)函數(shù)和邊沿檢測(cè)
“ 本文主要分享了在Verilog設(shè)計(jì)過(guò)程中一些經(jīng)驗(yàn)與知識(shí)點(diǎn),主要包括Verilog仿真時(shí)常用的系統(tǒng)任務(wù)、雙向端口的使用(inout)、邊沿檢測(cè)”
如何使用Verilog HDL進(jìn)行FPGA設(shè)計(jì)
FPGA設(shè)計(jì)流程是利用EDA開(kāi)發(fā)軟件和編程工具對(duì)FPGA芯片進(jìn)行開(kāi)發(fā)的過(guò)程。FPGA的設(shè)計(jì)流程如上圖所示:包括設(shè)計(jì)定義、代碼實(shí)現(xiàn)、功能仿真、邏輯綜合、前...
基于Verilog的UART串行通信接口電路設(shè)計(jì)
UART(UniversalAnynchrONousReceiverTransmitter,通用異步接收發(fā)送器)是廣泛應(yīng)用的串行數(shù)據(jù)傳輸協(xié)議之一,其應(yīng)用...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |