chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA程序設計:如何封裝AXI_SLAVE接口IP

454398 ? 來源:根究FPGA ? 作者:根究FPGA ? 2020-10-30 12:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA程序設計的很多情形都會使用到AXI接口總線,以PCIe的XDMA應用為例,XDMA有兩個AXI接口,分別是AXI4 Master類型接口和AXI-Lite Master類型接口,可通過M_AXI接口對數(shù)據(jù)進行讀取操作,此時設計一個基于AXI-Slave接口的IP進行數(shù)據(jù)傳輸操作就非常的方便。

封裝的形式并不復雜,只是略微繁瑣,接下來一步一步演示如何封裝AXI_SLAVE接口IP:

1、創(chuàng)建工程

2、選擇Create AXI4 Perpheral,點擊next

設置保存路徑,也可默認:

3、設置保存路徑:

4、設置封裝的接口類型:

5、選擇Verify Peripheral IP using AXI4 IP

6、對IP進行修改:

在頂層和總線文件中添加自定義的端口信號

在S00_AXI.v中編輯:

7、保存工程
如果不慎將初始的IP封裝界面關掉的話,在Tools下選擇Create and Package New IP,選擇Package your current project,NEXT之后選擇open(你會看到的)。

設置ID位寬,該選項主要用于outstanding傳輸:

設置數(shù)據(jù)位寬,根據(jù)需要自行設計:

如果出現(xiàn)Merge提示的話,點擊,選擇覆蓋參數(shù)。

最后選擇重新封裝IP,就得到屬于自己的AXI_SLAVE接口IP啦!

在剛剛設置的ip_repo2文件目錄下可以看到IP:

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22034

    瀏覽量

    618029
  • AXI
    AXI
    +關注

    關注

    1

    文章

    136

    瀏覽量

    17236
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    NVMe IP高速傳輸卻不依賴XDMA設計之三:系統(tǒng)架構

    所設計的新系統(tǒng)架構中,Nvme over PCIe IP通過 PCIe 3.0x4 接口連接 NVMe固態(tài)硬盤, 并提供 AXI4-Lite 接口用于系統(tǒng)控制, 以及
    的頭像 發(fā)表于 06-29 17:46 ?549次閱讀
    NVMe <b class='flag-5'>IP</b>高速傳輸卻不依賴XDMA設計之三:系統(tǒng)架構

    RDMA簡介8之AXI分析

    AXI4 總線是第四代 AXI 總線,其定義了三種總線接口,分別為:AXI4、AXI4-Lite 和 A
    的頭像 發(fā)表于 06-24 23:22 ?138次閱讀
    RDMA簡介8之<b class='flag-5'>AXI</b>分析

    NVMe IPAXI4總線分析

    時,需要通過AXI互聯(lián)IPAXI Interconnect)來實現(xiàn)多對多的拓撲結構 ,如圖3所示。Interconnect擁有多個 Master/Slave
    發(fā)表于 06-02 23:05

    NVMe控制器IP設計系列之接口轉換模塊

    接口轉換模塊負責完成AXI4接口與控制器內(nèi)部的自定義接口之間的轉換工作。由于AXI4接口協(xié)議的實
    的頭像 發(fā)表于 05-10 14:36 ?218次閱讀
    NVMe控制器<b class='flag-5'>IP</b>設計系列之<b class='flag-5'>接口</b>轉換模塊

    NVMe控制器IP設計之接口轉換

    這是NVMe控制器IP設計系列博客之一,其他的見本博客或csdn搜用戶名:tiantianuser。相關視頻見B站用戶名:專注與守望。 接口轉換模塊負責完成AXI4接口與控制器內(nèi)部的自
    發(fā)表于 05-10 14:33

    智多晶eSPI_Slave IP介紹

    eSPI總線具有低功耗、管腳數(shù)量少、高效的數(shù)據(jù)傳輸?shù)葍?yōu)點,常用于與EC、BMC、SIO等外設的通信,是PC中CPU與這些外設通信的主流協(xié)議。智多晶eSPI_Slave IP符合eSPI標準規(guī)范,支持相關協(xié)議屬性。
    的頭像 發(fā)表于 05-08 16:44 ?507次閱讀
    智多晶eSPI_<b class='flag-5'>Slave</b> <b class='flag-5'>IP</b>介紹

    一文詳解AXI DMA技術

    AXI直接數(shù)值存?。―rect Memory Access,DMA)IP核在AXI4內(nèi)存映射和AXI4流IP
    的頭像 發(fā)表于 04-03 09:32 ?990次閱讀
    一文詳解<b class='flag-5'>AXI</b> DMA技術

    一文詳解Video In to AXI4-Stream IP

    Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時鐘并行視頻數(shù)據(jù),即同步sync或消隱blank信號或者而后者皆有)轉換成AXI4-Stream接口
    的頭像 發(fā)表于 04-03 09:28 ?1258次閱讀
    一文詳解Video In to <b class='flag-5'>AXI</b>4-Stream <b class='flag-5'>IP</b>核

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內(nèi)存映射接口提供了三種樣式:AXI
    的頭像 發(fā)表于 03-17 10:31 ?1041次閱讀
    <b class='flag-5'>AXI</b><b class='flag-5'>接口</b>FIFO簡介

    AXI 接口設計避坑指南:AXI接口筆記

    ? AXI接口筆記 第一章?問題記錄 第1節(jié)?接收數(shù)據(jù)全0或全1 1.1?問題現(xiàn)象 上圖中,pixel_data_o是EC IP核輸出的圖像數(shù)據(jù),正確的話會如上圖所示,圖像數(shù)據(jù)每個時鐘會變化并且值
    的頭像 發(fā)表于 03-10 17:21 ?464次閱讀
    <b class='flag-5'>AXI</b> <b class='flag-5'>接口</b>設計避坑指南:<b class='flag-5'>AXI</b><b class='flag-5'>接口</b>筆記

    ZYNQ基礎---AXI DMA使用

    Xilinx官方也提供有一些DMA的IP,通過調(diào)用API函數(shù)能夠更加靈活地使用DMA。 1. AXI DMA的基本接口 axi dma IP
    的頭像 發(fā)表于 01-06 11:13 ?2265次閱讀
    ZYNQ基礎---<b class='flag-5'>AXI</b> DMA使用

    芯驛電子 ALINX 推出全新 IP 核產(chǎn)品線,覆蓋 TCP/UDP/NVMe AXI IP

    10GBe/40GBe UDP 協(xié)議棧 IP 核、10GbE TCP/IP 協(xié)議棧 IP 核和 NVMe AXI IP 核。 ? ALIN
    的頭像 發(fā)表于 10-30 17:39 ?873次閱讀
     芯驛電子 ALINX 推出全新 <b class='flag-5'>IP</b> 核產(chǎn)品線,覆蓋 TCP/UDP/NVMe <b class='flag-5'>AXI</b> <b class='flag-5'>IP</b> 核

    AMBA AXI4接口協(xié)議概述

    AMBA AXI4(高級可擴展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE Design Suite 14 憑借半導體產(chǎn)業(yè)首個符合
    的頭像 發(fā)表于 10-28 10:46 ?789次閱讀
    AMBA <b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b>協(xié)議概述

    第5章 MATLAB程序設計.ppt

    第5章 MATLAB程序設計
    發(fā)表于 10-24 16:40 ?1次下載

    Xilinx NVMe AXI4主機控制器,AXI4接口高性能版本介紹

    NVMe AXI4 Host Controller IP可以連接高速存儲PCIe SSD,無需CPU,自動加速處理所有的NVMe協(xié)議命令,具備獨立的數(shù)據(jù)寫入和讀取AXI4接口,不但適用
    的頭像 發(fā)表于 07-18 09:17 ?1052次閱讀
    Xilinx NVMe <b class='flag-5'>AXI</b>4主機控制器,<b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b>高性能版本介紹