chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于ECE-CV K7-75T FPGA開發(fā)板的HDMI視頻流輸入輸出實現(xiàn)方案

454398 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2020-12-14 17:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本實驗基于ECE-CV K7-75T FPGA開發(fā)板實現(xiàn)。

軟件使用Vivado 2018.1。

基于HDMI的視頻流輸入輸出實驗

1 HDMI概述

HDMI高清多媒體界面(英語:High Definition Multimedia Interface)是一種全數(shù)字化視頻和聲音發(fā)送接口,可以發(fā)送未壓縮的音頻及視頻信號。HDMI可用于機頂盒、DVD播放機、個人計算機、電視游樂器、綜合擴大機、數(shù)字音響與電視機等設(shè)備。HDMI可以同時發(fā)送音頻和視頻信號,由于音頻和視頻信號采用同一條線材,大大簡化系統(tǒng)線路的安裝難度。

圖1 HDMI硬件實物

如圖1,紅框為ECE-CV板的HDMI輸入輸出接口,最高支持到1080P@60HZ的圖像輸入和輸出功能。

pIYBAF9uEcaAZO5hAAbCswahmvc681.png

圖2 HDMI_IN 和HDMI_OUT原理圖

如圖2所示為ECE底板的HDMI_IN和HDMI_OUT的原理圖,下面對ECE-EDA和ECE-CV的HDMI接口的引腳介紹如表1所示:表1ECE-CV板HDMI接口引腳介紹


2 HDMI IP介紹

如圖3所示,rgb2dvi IP 實現(xiàn)RGB并行圖像數(shù)據(jù)信號轉(zhuǎn)換成串行差分信號輸出。1920*1080P@60HZ的像素時鐘為148.5MHZ。

pIYBAF9uEciADs70AAGS0RI5u2U508.png

圖3 rgb2dvi IP

圖4 rgb2dvi IP設(shè)置

如圖4所示,其他項均默認(rèn),TMDS clock range 選擇大于120MHZ。

如圖5 Dvi2rgb IP實現(xiàn)串行視頻差分信號轉(zhuǎn)RGB并行圖像數(shù)據(jù)。參考時鐘為200MHZ。

o4YBAF9uEc6AKoA_AAG2wZdITPw720.png

圖5 dvi2rgb IP

pIYBAF9uEdGAcOCTAAKP1K59S58962.png

圖6 dvi2rgb IP設(shè)置

如圖6所示,TMDS clock range 選擇大于120MHZ,Preferred resolution選擇1920*1080。

3 HDMI輸入輸出實驗系統(tǒng)搭建

筆記本電腦的HDMI輸出1080P@60HZ的視頻ECE-CV平臺,經(jīng)過HDMI_IN到核心板再到HDMI_OUT再到顯示屏,顯示屏正常輸出視頻。整個硬件平臺如圖7所示。

圖7 ECE-CV數(shù)字圖像處理硬件平臺

如圖8,為HDMI_IN_OUT最終系統(tǒng)連接圖。

HDMI_IN_OUT系統(tǒng)由外部OSC輸入100MHZ時鐘,經(jīng)過Clock Wizard IP的倍頻輸出200MHZ時鐘到Dvi2rgb IP作為參考時鐘,同時輸出reset_n(locked )信號為全局復(fù)位信號。復(fù)位信號(reset_n)經(jīng)過Utility Vector Logic IP取反輸出‘1’復(fù)位‘0’有效rst信號。Dvi2rgb IP的參考時鐘(Refclk)為200MHZ,差分?jǐn)?shù)據(jù)信號輸入為TMDS_IN,經(jīng)過Dvi2rgb IP轉(zhuǎn)換為RBG888的VGA時序信號以及輸出像素時鐘(Pixelclk)。Rgb2dvi IP接收RBG888的VGA時序信號輸出TMDS_OUT的差分?jǐn)?shù)據(jù)信號。xlconstant IP為HDMI的輸入和輸出提供熱插拔信號輸出為‘1’。

圖8 HDMI輸入輸出實驗系統(tǒng)連接圖

編輯:hfyI

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22214

    瀏覽量

    627667
  • HDMI
    +關(guān)注

    關(guān)注

    34

    文章

    1855

    瀏覽量

    158062
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何用FPGA實現(xiàn)4K視頻輸入輸出與處理

    在游戲、影視和顯示領(lǐng)域,4K 已經(jīng)成為標(biāo)配。而今天,我們就來聊聊——如何用 FPGA 實現(xiàn) 4K 視頻
    的頭像 發(fā)表于 10-15 10:47 ?1020次閱讀
    如何用<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>4<b class='flag-5'>K</b><b class='flag-5'>視頻</b>的<b class='flag-5'>輸入輸出</b>與處理

    基于米爾全志T536開發(fā)板視頻識別應(yīng)用方案

    本文將介紹基于米爾電子MYD-LT536開發(fā)板(米爾基于全志T536開發(fā)板)的視頻識別應(yīng)用方案測試。摘自優(yōu)秀創(chuàng)作者-魯治驛基于米爾-全志
    的頭像 發(fā)表于 06-05 08:01 ?1515次閱讀
    基于米爾全志<b class='flag-5'>T</b>536<b class='flag-5'>開發(fā)板</b>的<b class='flag-5'>視頻</b>識別應(yīng)用<b class='flag-5'>方案</b>

    紫光同創(chuàng)PGL22G開發(fā)板|盤古22K開發(fā)板,國產(chǎn)FPGA開發(fā)板,接口豐富,高性價比

    盤古22K開發(fā)板是基于紫光同創(chuàng)Logos系列PGL22G芯片設(shè)計的一款FPGA開發(fā)板,全面實現(xiàn)國產(chǎn)化方案
    發(fā)表于 05-23 10:04

    盤古22K開發(fā)板

    盤古22K開發(fā)板是基于紫光同創(chuàng)Logos系列PGL22G芯片設(shè)計的一款FPGA開發(fā)板,全面實現(xiàn)國產(chǎn)化方案
    發(fā)表于 10-28 17:47

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】測試一

    感謝米爾電子和電子發(fā)燒友提供的米爾-Xilinx XC7A100T FPGA開發(fā)板。 MYD-J7A100T用的 FPGA 為 XILINX
    發(fā)表于 12-08 08:48

    【Combat FPGA開發(fā)板】基于FPGA的接口轉(zhuǎn)換——MIPI轉(zhuǎn)HDMI

    視頻信號緩沖以及TMDS編碼串行輸出。課程資料包含豐富的相關(guān)資料。 本視頻教程利用Combat開發(fā)板進行講解,
    發(fā)表于 04-26 15:53

    ddr200t開發(fā)板是否有HDMI接口用于視頻輸出

    ddr200t開發(fā)板是否有HDMI接口用于視頻輸出,或者有沒有其他有HDMI接口的
    發(fā)表于 08-12 06:48

    紫光同創(chuàng)PGL22G開發(fā)板|盤古22K開發(fā)板,國產(chǎn)FPGA開發(fā)板

    ? 本原創(chuàng)文章由深圳市小眼睛科技有限公司創(chuàng)作,版權(quán)歸本公司所有,如需轉(zhuǎn)載,需授權(quán)并注明出處 盤古22K開發(fā)板是基于紫光同創(chuàng)Logos系列PGL22G芯片設(shè)計的一款FPGA開發(fā)板,全面
    發(fā)表于 08-31 14:21

    紫光同創(chuàng)PGL22G開發(fā)板|盤古22K開發(fā)板,國產(chǎn)FPGA開發(fā)板,接口豐富,高性價比

    盤古22K開發(fā)板是基于紫光同創(chuàng)Logos系列PGL22G芯片設(shè)計的一款FPGA開發(fā)板,全面實現(xiàn)國產(chǎn)化方案
    發(fā)表于 09-21 18:16

    視頻打印機的輸入輸出

    視頻打印機的輸入輸出            輸入輸出指的是產(chǎn)品輸入輸出
    發(fā)表于 12-31 10:38 ?1722次閱讀

    6 FPGA LX75T FPGA開發(fā)方案

    絡(luò)以及視頻監(jiān)測等.本文介紹了Spartan-6 FPGA LX75T開發(fā)板主要特性,框圖,詳細電路圖和材料清單. The Spartan-6 LX7
    發(fā)表于 02-18 16:03 ?1729次閱讀

    『 RJIBI 』- ECE-CV機器視覺教學(xué)方案

    ECE-CV機器視覺教學(xué)方案 ECE(電子與計算機系統(tǒng)能力訓(xùn)練引擎Electrical Computer system training Engine)產(chǎn)學(xué)合作框架下,可向建設(shè)有ECE
    發(fā)表于 05-19 10:41 ?1452次閱讀

    fpga開發(fā)板是什么?fpga開發(fā)板有哪些?

    FPGA開發(fā)板是一種基于FPGA(現(xiàn)場可編程門陣列)技術(shù)的開發(fā)平臺,它允許工程師通過編程來定義和配置FPGA芯片上的邏輯電路,以
    的頭像 發(fā)表于 03-14 18:20 ?4102次閱讀

    FPGA核心 Xilinx Artix-7系列XC7A100T開發(fā)平臺,米爾FPGA工業(yè)開發(fā)板

    MYC-J7A100T核心開發(fā)板Xilinx Artix-7系列XC7A100T開發(fā)平臺,
    發(fā)表于 05-31 15:12 ?22次下載

    fpga開發(fā)板 璞致Artix-7系列之PA-Starlite Artix7 A735T 75T 100T 200T開發(fā)板用戶手冊-學(xué)習(xí)

    Artix-7系列開發(fā)板是一款基于Xilinx XC7A35T/75T/100T/200T芯片的
    的頭像 發(fā)表于 10-14 14:59 ?96次閱讀
    <b class='flag-5'>fpga</b><b class='flag-5'>開發(fā)板</b> 璞致Artix-<b class='flag-5'>7</b>系列之PA-Starlite Artix<b class='flag-5'>7</b> A735<b class='flag-5'>T</b> <b class='flag-5'>75T</b> 100<b class='flag-5'>T</b> 200<b class='flag-5'>T</b><b class='flag-5'>開發(fā)板</b>用戶手冊-學(xué)習(xí)<b class='flag-5'>板</b>