chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB技術:allegro軟件中添加xnet的步驟解析

PCB線路板打樣 ? 來源:PCB聯(lián)盟網(wǎng) ? 作者:凡億PCB培訓 ? 2020-09-30 01:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

所謂的Xnet,是指在無源器件的兩端,兩個不同的網(wǎng)絡,但是本質上其實是同一個網(wǎng)絡的這種情況。比如一個源端串聯(lián)電阻或者串容兩端的網(wǎng)絡。在實際設計情況中,我們需要對這種進行Xnet的設置,方便進行時序等長的設計,一般信號傳輸要求都是信號的傳輸總長度達到要求,而不是分段信號等長,這時采用Xnet就可以非常方便的實現(xiàn)這一功能,在allegro軟件中添加xnet的具體步驟如下所示:

第一步,執(zhí)行菜單命令Analyze-Model Assigment,進行模型的指定,如圖5-112所示;

圖5-112 創(chuàng)建模型示意圖

第二步,點擊指定模型之后,會彈出如圖5-113所示的界面,這些是沒有解決的問題,一般都是電壓的問題,系統(tǒng)會顯示這個是個電源,但是并沒有賦予電壓值,所以會顯示錯誤。一般我們添加Xnet可以忽略掉這些,不用管這些錯誤,直接點擊OK按鈕即可;

圖5-113 SI Design Audit示意圖

第三步,在PCB界面點擊需要設置Xnet模型的元器件,右側對應列表中會同步進行選中,也可以將同一類型的全部選中,如圖5-114所示;

圖5-114 給元器件創(chuàng)建模型示意圖

第四步,選中需要創(chuàng)建模型的元器件之后,點擊如圖352-3所示的列表的下方“Create Model”選項,進行模型的創(chuàng)建,在彈出的界面中,按照默認的即可,選擇“Create ESpiceDevice model”即可,如圖5-115所示;

圖5-115 給元器件創(chuàng)建模型示意圖

第五步,在彈出的對話框中,如圖5-116所示,需要我們自己填寫的是:Value值按照實際Value值去填寫,仿真的時候會用到這個數(shù)據(jù);Single Pins需要我們去對應好電阻的關系,如圖5-116輸入中的一致,表示的含義是1 8是一個電阻,一個電阻兩端的網(wǎng)絡是同一個網(wǎng)絡,以此類推,這個我們舉例添加的排阻有四個Xnet;

圖5-116 設置模型參數(shù)示意圖

第六步,添加完成以后,可以回到PCB界面,點擊查詢按鈕,可以查詢該網(wǎng)絡,是否添加了Xnet,如圖5-117所示。

圖5-117 Xnet顯示示意圖

上述,就是在Allegro軟件中添加Xnet的方法解析,一般多用于帶有串阻串容的時序等長中。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4381

    文章

    23632

    瀏覽量

    417283
  • allegro
    +關注

    關注

    42

    文章

    748

    瀏覽量

    148867
  • 無源器件
    +關注

    關注

    5

    文章

    222

    瀏覽量

    24167
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    技術資訊 I 在 Allegro PCB 如何快速布局

    本文要點PCB布局的核心是“信號流”和“電源流”,常規(guī)的手動拖拽,容易忙中出錯,在茫茫飛線里玩“一起來找茬”,眼睛都快要瞅瞎了,僅為了找一個電容R1該放置在板上的什么位置合適;快速布局功能,幫你
    的頭像 發(fā)表于 09-26 23:31 ?852次閱讀
    <b class='flag-5'>技術</b>資訊 I 在 <b class='flag-5'>Allegro</b> <b class='flag-5'>PCB</b> <b class='flag-5'>中</b>如何快速布局

    如何將“同步scons 配置至項目”功能添加到編譯步驟

    我想將rt-thread studio的“同步scons配置至項目”功能添加到編譯前步驟 但是我不知道這個功能執(zhí)行了什么指令,在構建前步驟
    發(fā)表于 09-22 07:39

    技術資訊 I Allegro PCB設計的扇出孔操作

    ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通孔的過程。上期我們介紹了在布線操作的布線優(yōu)化操作,實現(xiàn)PCB的合理規(guī)范走線;本期我們將講解在AllegroPCB設計
    的頭像 發(fā)表于 09-19 15:55 ?1895次閱讀
    <b class='flag-5'>技術</b>資訊 I <b class='flag-5'>Allegro</b> <b class='flag-5'>PCB</b>設計<b class='flag-5'>中</b>的扇出孔操作

    電磁脈沖防護系統(tǒng)軟件解析

    電磁脈沖防護系統(tǒng)軟件解析
    的頭像 發(fā)表于 09-18 16:50 ?461次閱讀
    電磁脈沖防護系統(tǒng)<b class='flag-5'>軟件</b><b class='flag-5'>解析</b>

    技術資訊 I Allegro PCB 設計布線優(yōu)化

    本文要點作為一名資深的電子設計工程師,在Allegro中將走線優(yōu)化好、散熱調整好、阻抗控制精準,能夠為后期調試和改板省下不少心力,好處就不用多說了!上期我們介紹了如何利用約束管理器去約束我們的走線
    的頭像 發(fā)表于 09-12 16:07 ?6726次閱讀
    <b class='flag-5'>技術</b>資訊 I <b class='flag-5'>Allegro</b> <b class='flag-5'>PCB</b> 設計<b class='flag-5'>中</b>布線優(yōu)化

    PCB抄板全流程解析:從拆解到測試,技術要點全揭秘!

    一站式PCBA加工廠家今天為大家講講PCB抄板的完整流程是什么?PCB抄板的完整流程與技術要點。PCB抄板(又稱電路板克隆、逆向工程)是通過反向技術
    的頭像 發(fā)表于 07-26 16:22 ?862次閱讀

    Allegro更新原理圖導入網(wǎng)表后,Xnet混亂何解?

    更新原理圖后導入網(wǎng)表后,Allegro莫名其妙將原本組合好的Xnet的差分自動組合成新的Xnet。這些Xnet是沒有模型存在的(去掉過模型導入的),現(xiàn)在就是組合成一個
    發(fā)表于 07-25 15:15

    Allegro Skill字符功能之補齊REF字符

    在使用Allegro軟件進行封裝繪制時,通常器件位號會被放置在兩個不同的層上:絲印層和裝配層。絲印層的位號會在PCB制板完成后顯示在板上,而裝配層的位號則會在輸出的裝配PDF文件呈現(xiàn)
    的頭像 發(fā)表于 07-07 18:31 ?1025次閱讀
    <b class='flag-5'>Allegro</b> Skill字符功能之補齊REF字符

    借助Cadence工具簡化PCB設計流程

    本文中,Priya 和 Gopi 分享了如何使用集成到 Allegro X Design 平臺的 Sigrity X Aurora PCB Analysis 來縮短 PCB 設計周期,并提供了有關他們使用該
    的頭像 發(fā)表于 07-01 14:34 ?1445次閱讀

    凡億Allegro Skill字符功能-添加中文字符

    ? ?在使用Allegro軟件進行PCB設計的過程,我們可能會遇到一個問題,那就是該軟件并不支持直接放置中文字符,它僅支持英文字符。特別是
    的頭像 發(fā)表于 07-01 11:52 ?1807次閱讀
    凡億<b class='flag-5'>Allegro</b> Skill字符功能-<b class='flag-5'>添加</b>中文字符

    解鎖未來汽車電子技術軟件定義車輛與區(qū)域架構深度解析

    解鎖未來汽車電子技術軟件定義車輛與區(qū)域架構深度解析 ——立即下載白皮書,搶占智能汽車發(fā)展先機 *附件:解鎖未來汽車電子技術軟件定義車輛與
    的頭像 發(fā)表于 04-27 11:58 ?869次閱讀

    Allegro Skill封裝功能之導出單個封裝介紹

    PCB設計,若需提取特定封裝,傳統(tǒng)用Allegro自帶導出方法需通過"File→Export→Libraries"導出全部封裝庫文件。
    的頭像 發(fā)表于 04-16 17:33 ?2197次閱讀
    <b class='flag-5'>Allegro</b> Skill封裝功能之導出單個封裝介紹

    Allegro Skill封裝功能之添加禁布區(qū)介紹

    定位孔用于固定元件的位置,當元件受到外力作用時,定位孔周圍的PCB板可能會發(fā)生變形或彎曲,進而導致附近走線斷裂或元件焊接點開裂。因此,為確保電路板的可靠性,定位孔周圍需要設置單邊外擴0.5mm的禁布區(qū)。那么,在封裝編輯,如何為定位孔
    的頭像 發(fā)表于 04-07 17:09 ?983次閱讀
    <b class='flag-5'>Allegro</b> Skill封裝功能之<b class='flag-5'>添加</b>禁布區(qū)介紹

    RZ MPU工業(yè)控制教程連載(62)Yocto系統(tǒng)添加程序

    Rootfs添加軟件包的步驟 找到打包rootfs的最終bb 如果我們使用的是bitbake myir-image-ful
    的頭像 發(fā)表于 03-07 14:40 ?2261次閱讀
    RZ MPU工業(yè)控制教程連載(62)Yocto系統(tǒng)<b class='flag-5'>添加</b>程序

    ZCAN PRO解析的DBC Singal 起始位與XNET解析的起始位不同;解析的信號不符合大端邏輯

    上圖中的DBC文件使用記事本打開,Data_Field信號,起始位為23,長度為48,大端方式存儲;(按照這個方式存儲,明顯已經(jīng)溢出) 上圖為該信號在ZCANPRO軟件打開,解析的起始位為23
    發(fā)表于 10-18 13:53