chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中的疊層

凡億PCB ? 來(lái)源:凡億PCB ? 作者:凡億PCB ? 2020-10-30 18:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 層疊的定義及添加
對(duì)高速多層板來(lái)說(shuō),默認(rèn)的兩層設(shè)計(jì)無(wú)法滿足布線信號(hào)質(zhì)量及走線密度要求,這個(gè)時(shí)候需要對(duì)PCB層疊進(jìn)行添加,以滿足設(shè)計(jì)的要求。

2 正片層與負(fù)片層
正片層就是平常用于走線的信號(hào)層(直觀上看到的地方就是銅線),可以用“線”“銅皮”等進(jìn)行大塊鋪銅與填充操作,如圖8-32所示。

圖8-32 正片層
負(fù)片層則正好相反,即默認(rèn)鋪銅,就是生成一個(gè)負(fù)片層之后整一層就已經(jīng)被鋪銅了,走線的地方是分割線,沒有銅存在。要做的事情就是分割鋪銅,再設(shè)置分割后的鋪銅的網(wǎng)絡(luò)即可,如圖8-33所示。

圖8-33 負(fù)片層 3 內(nèi)電層的分割實(shí)現(xiàn)
Protel版本中,內(nèi)電壓是用“分裂”來(lái)分割的,而現(xiàn)在用的版本Altium Designer 19直接用“線條”、快捷鍵“PL”來(lái)分割。分割線不宜太細(xì),可以選擇15mil及以上。分割鋪銅時(shí),只要用“線條”畫一個(gè)封閉的多邊形框,再雙擊框內(nèi)鋪銅設(shè)置網(wǎng)絡(luò)即可,如圖8-34所示。

圖8-34 雙擊給予網(wǎng)絡(luò)
正、負(fù)片都可以用于內(nèi)電層,正片通過(guò)走線和鋪銅也可以實(shí)現(xiàn)。負(fù)片的好處在于默認(rèn)大塊鋪銅填充,再進(jìn)行添加過(guò)孔、改變鋪銅大小等操作都不需要重新鋪銅,這樣省去了重新鋪銅計(jì)算的時(shí)間。中間層用電源層和GND層(也稱地層、地線層、接地層)時(shí),層面上大多是大塊鋪銅,這樣用負(fù)片的優(yōu)勢(shì)就很明顯。 4 PCB層疊的認(rèn)識(shí)
隨著高速電路的不斷涌現(xiàn),PCB的復(fù)雜度也越來(lái)越高,為了避免電氣因素的干擾,信號(hào)層和電源層必須分離,所以就牽涉到多層PCB的設(shè)計(jì)。在設(shè)計(jì)多層PCB之前,設(shè)計(jì)者需要首先根據(jù)電路的規(guī)模、電路板的尺寸和電磁兼容EMC)的要求來(lái)確定所采用的電路板結(jié)構(gòu),也就是決定采用4層、6層,還是更多層數(shù)的電路板。這就是設(shè)計(jì)多層板的一個(gè)簡(jiǎn)單概念。
確定層數(shù)之后,再確定內(nèi)電層的放置位置及如何在這些層上分布不同的信號(hào)。這就是多層PCB層疊結(jié)構(gòu)的選擇問(wèn)題。層疊結(jié)構(gòu)是影響PCB的EMC性能的一個(gè)重要因素,一個(gè)好的層疊設(shè)計(jì)方案將會(huì)大大減小電磁干擾(EMI)及串?dāng)_的影響。
板的層數(shù)不是越多越好,也不是越少越好,確定多層PCB的層疊結(jié)構(gòu)需要考慮較多的因素。從布線方面來(lái)說(shuō),層數(shù)越多越利于布線,但是制板成本和難度也會(huì)隨之增加。對(duì)生產(chǎn)廠家來(lái)說(shuō),層疊結(jié)構(gòu)對(duì)稱與否是PCB制造時(shí)需要關(guān)注的焦點(diǎn)。所以,層數(shù)的選擇需要考慮各方面的需求,以達(dá)到最佳的平衡。
對(duì)有經(jīng)驗(yàn)的設(shè)計(jì)人員來(lái)說(shuō),在完成元件的預(yù)布局后,會(huì)對(duì)PCB的布線瓶頸處進(jìn)行重點(diǎn)分析,再綜合有特殊布線要求的信號(hào)線(如差分線、敏感信號(hào)線等)的數(shù)量和種類來(lái)確定信號(hào)層的層數(shù),然后根據(jù)電源的種類、隔離和抗干擾的要求來(lái)確定內(nèi)電層的層數(shù)。這樣,整個(gè)電路板的層數(shù)就基本確定了。 5 常見的PCB層疊
確定了電路板的層數(shù)后,接下來(lái)的工作便是合理地排列各層電路的放置順序。圖8-35和圖8-36分別列出了常見的4層板和6層板的層疊結(jié)構(gòu)。

圖8-35常見的4層板的層疊結(jié)構(gòu)

圖8-36 常見的6層板的層疊結(jié)構(gòu)
6 層疊分析
怎么層疊?哪樣層疊更好?一般遵循以下幾點(diǎn)基本原則。
① 元件面、焊接面為完整的地平面(屏蔽)。 ② 盡可能無(wú)相鄰平行布線層。 ③ 所有信號(hào)層盡可能與地平面相鄰。 ④ 關(guān)鍵信號(hào)與地層相鄰,不跨分割區(qū)。 可以根據(jù)以上原則,對(duì)如圖8-35和圖8-36所示的常見的層疊方案進(jìn)行分析,分析情況如下。
(1)3種常見的4層板的層疊方案優(yōu)缺點(diǎn)對(duì)比如表8-1所示。

(2)4種常見的6層板的層疊方案優(yōu)缺點(diǎn)對(duì)比如表8-2所示。


通過(guò)方案1到方案4的對(duì)比發(fā)現(xiàn),在優(yōu)先考慮信號(hào)的情況下,選擇方案3和方案4會(huì)明顯優(yōu)于前面兩種方案。但是在實(shí)際設(shè)計(jì)中,產(chǎn)品都是比較在乎成本的,然后又因?yàn)椴季€密度大,通常會(huì)選擇方案1來(lái)做層疊結(jié)構(gòu),所以在布線的時(shí)候一定要注意相鄰兩個(gè)信號(hào)層的信號(hào)交叉布線,盡量讓串?dāng)_降到最低。
(3)常見的8層板的層疊推薦方案如圖8-37所示,優(yōu)選方案1和方案2,可用方案3。

圖8-37 常見的8層板的層疊推薦方案
7 層的添加及編輯
確認(rèn)層疊方案之后,如何在Altium Designer當(dāng)中進(jìn)行層的添加操作呢?下面簡(jiǎn)單舉例說(shuō)明如下。 (1)執(zhí)行菜單命令“設(shè)計(jì)-層疊管理器”或者按快捷鍵“DK”,進(jìn)入如圖8-38所示的層疊管理器,進(jìn)行相關(guān)參數(shù)設(shè)置。

圖8-38 層疊管理器 (2)單擊鼠標(biāo)右鍵,執(zhí)行“Insert layer above”或“Insert layer below”命令,可以進(jìn)行添加層操作,可添加正片或負(fù)片;執(zhí)行“Move layer up”或“Move layer down”命令,可以對(duì)添加的層順序進(jìn)行調(diào)整。 (3)雙擊相應(yīng)的名稱,可以更改名稱,,一般可以改為TOP、GND02、SIN03、SIN04、PWR05、BOTTOM這樣,即采用“字母+層序號(hào)(Altium Designer 19自帶這個(gè)功能)”,這樣方便讀取識(shí)別。 (4)根據(jù)層疊結(jié)構(gòu)設(shè)置板層厚度。 (5)為了滿足設(shè)計(jì)的20H,可以設(shè)置負(fù)片層的內(nèi)縮量。 (6)單擊“OK”按鈕,完成層疊設(shè)置。一個(gè)4層板的層疊效果如圖8-39所示。

圖8-39 4層板的層疊效果 建議信號(hào)層采取正片的方式處理,電源層和地線層采取負(fù)片的方式處理,可以在很大程度上減小文件數(shù)據(jù)量的大小和提高設(shè)計(jì)的速度。 -END-聲明:本文來(lái)源于電子工程專輯,版權(quán)歸原作者所有。如涉及版權(quán)或?qū)Π鏅?quán)有所疑問(wèn),請(qǐng)第一時(shí)間與我們聯(lián)系

責(zé)任編輯:xj

原文標(biāo)題:PCB設(shè)計(jì)難?搞定疊層,你的也可以很高級(jí)

文章出處:【微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4400

    文章

    23833

    瀏覽量

    422805
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4918

    瀏覽量

    94719
  • 疊層
    +關(guān)注

    關(guān)注

    0

    文章

    30

    瀏覽量

    10288

原文標(biāo)題:PCB設(shè)計(jì)難?搞定疊層,你的也可以很高級(jí)

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    西門子PCB設(shè)計(jì)工具Z-planner Enterprise 2510版本的新增功能

    Z-planner Enterprise 是一款設(shè)計(jì)工具,專注于管理和優(yōu)化您的 PCB 。它能夠盡可能精確的輸出仿真
    的頭像 發(fā)表于 01-04 16:17 ?158次閱讀
    西門子<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)工具Z-planner Enterprise 2510版本的新增功能

    固態(tài)電容:小型化封裝,釋放PCB更多空間

    固態(tài)電容通過(guò)小型化封裝設(shè)計(jì),顯著釋放PCB空間,同時(shí)保持高性能與可靠性,成為高密度電子系統(tǒng)的理想選擇。
    的頭像 發(fā)表于 12-05 16:15 ?580次閱讀

    電容是如何實(shí)現(xiàn)高頻噪聲抑制的?

    主題:求解電容的高頻秘訣:其工藝是如何實(shí)現(xiàn)極低ESL和高自諧振頻率的? 我們了解到超低ESR
    發(fā)表于 12-04 09:19

    技術(shù)資訊 I Allegro PCB設(shè)計(jì)的扇出孔操作

    ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通孔的過(guò)程。上期我們介紹了在布線操作的布線優(yōu)化操作,實(shí)現(xiàn)PCB的合理規(guī)范走線;本期我們將講解在AllegroPCB設(shè)計(jì)
    的頭像 發(fā)表于 09-19 15:55 ?6763次閱讀
    技術(shù)資訊 I Allegro <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的扇出孔操作

    貼片電感代理-電感的實(shí)際應(yīng)用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質(zhì)因數(shù)高、散熱性能好及抗干擾能力強(qiáng)等優(yōu)勢(shì),在消費(fèi)電子、工業(yè)自動(dòng)化及汽車電子等領(lǐng)域得到了廣泛應(yīng)用。以下將詳細(xì)闡述
    的頭像 發(fā)表于 08-22 17:38 ?823次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實(shí)際應(yīng)用

    如何為EMC設(shè)計(jì)選擇PCB結(jié)構(gòu)

    在設(shè)計(jì)電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時(shí),結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?6433次閱讀
    如何為EMC設(shè)計(jì)選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計(jì),導(dǎo)入模板能夠確保設(shè)計(jì)的標(biāo)準(zhǔn)化和規(guī)范化,避免因手動(dòng)設(shè)置參數(shù)而可能出現(xiàn)的錯(cuò)誤
    的頭像 發(fā)表于 07-10 17:10 ?3075次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問(wèn)題?問(wèn)題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到過(guò)信號(hào)
    的頭像 發(fā)表于 06-25 07:36 ?2763次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)避坑指南

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問(wèn)題?問(wèn)題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到
    發(fā)表于 06-24 20:09

    原理圖和PCB設(shè)計(jì)的常見錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開發(fā)的基石,但設(shè)計(jì)過(guò)程難免遇到各種問(wèn)題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)的常見錯(cuò)誤,整理成一份實(shí)用的速
    的頭像 發(fā)表于 05-15 14:34 ?1117次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計(jì),多層板的設(shè)計(jì)直接影響信號(hào)完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提
    的頭像 發(fā)表于 05-11 10:58 ?692次閱讀

    Altium DesignerPCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時(shí),除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊、內(nèi)電連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?7858次閱讀
    Altium Designer<b class='flag-5'>中</b><b class='flag-5'>PCB設(shè)計(jì)</b>規(guī)則設(shè)置

    PCB設(shè)計(jì)容易遇到的問(wèn)題

    印制電路板(PCB)設(shè)計(jì)是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個(gè)PCB設(shè)計(jì)容易遇到的問(wèn)題,提供其解決方案,希望對(duì)小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1034次閱讀

    PCB】四電路板的PCB設(shè)計(jì)

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計(jì)過(guò)程以及應(yīng)注意的問(wèn)題。在設(shè)計(jì)過(guò)程針對(duì)普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動(dòng)布線及交互式 布線的優(yōu)點(diǎn)及不足之處;介紹PCB電路以及
    發(fā)表于 03-12 13:31

    LVDS連接器PCB設(shè)計(jì)與制造

    設(shè)計(jì)。 三、LVDS連接器PCB的可制造性設(shè)計(jì) 在PCB設(shè)計(jì),可制造性設(shè)計(jì)(DFM)是確保產(chǎn)品從設(shè)計(jì)到生產(chǎn)順利過(guò)渡的關(guān)鍵環(huán)節(jié)。華秋DFM軟件為L(zhǎng)VDS連接器的PCB設(shè)計(jì)提供了全面的
    發(fā)表于 02-18 18:18