走線熙熙,汲汲交期;走線攘攘,亟亟歸檔。
項目伊始,高速先生的內心其實是抗拒的,因為實在看不出仿真的必要:目標信號是DDR3L,數(shù)據(jù)速率最高800Mbps,地址控制類信號走線拓撲為一拖二、T型拓撲。信號普通、速率尋常、拓撲簡單。
架不住客戶的一再堅持,加上前期項目介入階段,客戶言辭閃爍,提供PCB文件時也不大爽快,似乎有難言之隱,高速先生漸生警覺——事情可能并沒有想象的那么簡單。客戶最終還是提供了單板文件,不過一直強調是外協(xié)設計的。
打開板子仔細查看,卻是險象環(huán)生,高速先生精神為之一振,心里大概有了譜。雖然有了預判,不過,對于如此不走尋常路的設計以前只是耳聞,今日一見,難免興奮,實在想看看仿真結果與預期是否一致。
考慮選擇地址控制類信號作為仿真對象,之所以這么做除了因為該單板的此類信號布線激進,另一個原因是相對于絕大多數(shù)數(shù)據(jù)信號的點到點拓撲,地址控制類信號通常是一拖多,而且沒有數(shù)據(jù)信號對應的片內端接來減小反射,因此出問題的概率相對較大。先看DDR3L地址控制類走線最長的信號波形(如下圖):高低電平分明,滿足閾值要求,邊沿單調,沒有回溝,整體看來雖然有輕微的過沖和振鈴,不是十分完美,也算比較正常。
難道就這樣愉快的PASS了?不,還沒到重點。因為通道整體仿真的結果會讓你得出截然相反的結論!不信請看同組地址信號同時運行時黯然失色的眼圖:仿佛熬夜之后勉強睜開的眼睛,布滿血絲,感受到他的疲憊了嗎?
不好意思,放錯圖了,應該是這張。
單拎出來的信號質量沒問題,同組信號一起運行卻不給力,想必一直關注高速先生公眾號的朋友已經想到了答案:串擾!是的,高速先生也這么想。尤其是在高速先生新近推出一期關于層間串擾的短視頻之后,串擾問題更是引起了不少人的關注。
回到本期案例,繼續(xù)抽絲剝繭。仔細觀察DDR3L地址信號走線之間的間距就能發(fā)現(xiàn)端倪:線寬0.1mm,相鄰走線air-gap也是0.1mm!而且還不是零散的個別現(xiàn)象,整個通道的地址控制類信號都是如此處理。
當然了,以上關于串擾的推斷還只是大膽的假設,下面就需要小心的求證。既然懷疑問題的癥結在于串擾,那么對比不同程度的串擾對通道信號的影響最具有說服力。好在仿真的時候可以調整串擾系數(shù),這樣就不必等客戶提供不同的PCB版本來逐一驗證。提取參數(shù)時通過調整串擾系數(shù),先將串擾降低為原版本的75%,由于振鈴的減小,眼睛中的“血絲”開始減少,眼圖如下:
繼續(xù)調整串擾系數(shù),將串擾減小至原設計的50%,信號振鈴進一步減小,眼圖逐漸恢復正常。
直接將串擾減小到原設計的5%,整個眼圖都變的精神抖擻,十分清爽。
通過仿真反饋,客戶最終還是把DDR3L的走線中心距調整至3W,線距調整后的通道仿真結果達到了預期的要求。
后來才了解到,初始版本PCB是客戶的一個Layout新手設計,初生牛犢不怕虎,加上交期的壓力,走線約束設置出現(xiàn)偏差,于是就出現(xiàn)了這么一版試探信號底線的設計,相信經過這次返工的煎熬,串擾對這名Layout攻城獅而言不會再是書本上蒼白的理論。正所謂:走線熙熙,急趕交期;走線攘攘,串擾飆漲。只是,有多少走線可以重來,有多少單板經得起等待?
編輯:hfy
-
pcb
+關注
關注
4382文章
23638瀏覽量
417659 -
DDR3
+關注
關注
2文章
285瀏覽量
43721
發(fā)布評論請先 登錄
PCB設計高速模擬輸入信號走線方法及規(guī)則

pcb開窗怎么設計_PCB設計怎樣設置走線開窗

PCB設計有哪些誤區(qū)PCB設計的十大誤區(qū)上部分內有下部分鏈接

PCB設計有哪些誤區(qū)PCB設計的十大誤區(qū)下部分內有上部分鏈接

高速PCB設計有沒有什么技巧
PCB設計有著怎樣的規(guī)范
SMT生產設備對PCB設計有哪些要求

可以優(yōu)化ESD防護的PCB設計準則
有關PCB走線以及如何為PCB設計正確走線的重要事項

評論