chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用高速FPGA設(shè)計PCB的要點(diǎn)及相關(guān)指導(dǎo)原則

電子工程師 ? 來源:FPGA設(shè)計論壇 ? 作者:FPGA設(shè)計論壇 ? 2020-11-10 17:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著現(xiàn)場可編程門陣列(FPGA)已發(fā)展成為真正的可編程系統(tǒng)級芯片,利用這些芯片設(shè)計印制電路板(PCB)的任務(wù)變得愈加復(fù)雜。目前動輒數(shù)百萬門的電路密度和6Gbps以上的收發(fā)器數(shù)據(jù)傳輸率及其它考慮事項(xiàng)影響著系統(tǒng)開發(fā)人員在機(jī)械電氣方面的板級設(shè)計工作。裸片、芯片封裝和電路板構(gòu)成了一個緊密連接的系統(tǒng),在這個系統(tǒng)中,要完全實(shí)現(xiàn)FPGA的功能,需要對PCB板進(jìn)行精心設(shè)計。

采用高速FPGA進(jìn)行設(shè)計時,在板開發(fā)之前和開發(fā)期間對若干設(shè)計問題進(jìn)行考慮是十分重要的。其中包括:通過濾波和在PCB板上的所有器件上均勻分配足夠功率來減小系統(tǒng)噪聲;正確連接信號線,以把反射減少;把板上跡線之間的串?dāng)_降至;減小接地反彈和Vcc降低(也稱為Vcc凹陷)的影響;正確匹配高速信號線上的阻抗。

任何人在為性能極高的FPGA設(shè)計IC封裝時,都必須特別注意信號完整性和適于所有用戶和應(yīng)用的多功能性之間的平衡問題。例如,Altera的Stratix II GX器件采用1,508引腳封裝,工作電壓低至1.2V,并具有734個標(biāo)準(zhǔn)I/O、71個低壓差分信令(LVDS)信道。它還有20個高速收發(fā)器,支持高達(dá)6.375Gbps的數(shù)據(jù)率。這就讓該架構(gòu)能夠支持許多高速網(wǎng)絡(luò)和通信總線標(biāo)準(zhǔn),包括PCI Express和SerialLite II。

在設(shè)計中,用戶可以通過優(yōu)化引腳排列來減少串?dāng)_。信號引腳應(yīng)該盡可能靠近接地引腳,以縮短封裝內(nèi)的環(huán)路長度,尤其是重要的高速I/O。在高速系統(tǒng)中,主要的串?dāng)_源是封裝內(nèi)信號路徑之間的電感耦合。當(dāng)輸出轉(zhuǎn)換時,信號必須找到通過電源/接地平面的返回路徑。環(huán)路中的電流變化產(chǎn)生磁場,從而在環(huán)路附近的其它I/O引腳上引起噪聲。同時轉(zhuǎn)換輸出時,這種情形加劇。因?yàn)榄h(huán)路越小,感應(yīng)就越小,故電源或接地引腳靠近每個高速信號引腳的封裝可以把附近I/O引腳上的串?dāng)_影響減至。

為了把電路板成本降至,并把所有信號路徑的系統(tǒng)信號完整性提高到,需要對電路板材料、分層數(shù)目(堆疊)和版圖進(jìn)行精心的設(shè)計和構(gòu)建。把數(shù)百個信號從FPGA發(fā)送到板上或其周圍是一個很困難的任務(wù),需要使用EDA工具來優(yōu)化引腳的排列和芯片的布局。有時采用稍微大點(diǎn)的FPGA封裝能夠降低板成本,因?yàn)樗梢詼p少電路板的層數(shù)及其它的板加工限制。

PCB板上的一條高速信號路徑,由一條板上跡線代表,其對中斷非常敏感,如電路板層和電路板連接器之間的通孔。這些及其它中斷都會降低信號的邊緣速率,造成反射。因此,設(shè)計人員應(yīng)該避免通孔和通孔根(via stub)。如果通孔是不可避免的,應(yīng)讓通孔引線盡可能地短。對差分信號進(jìn)行布線時,讓差分對的每一條路徑使用一個相同結(jié)構(gòu)的通孔;這就讓通孔引起的信號中斷處于共模中。如果可能的話,在常規(guī)通孔處使用盲孔?;蚴褂梅淬@,因?yàn)橥赘膿p耗導(dǎo)致的中斷會更少。

為了改善時鐘信號的信號完整性,應(yīng)該遵循以下原則:

在時鐘信號被發(fā)送到板上元件之前,盡可能將之保持在單個板層上;始終以一個平面作為參考面。

沿鄰近接地平面的內(nèi)層發(fā)送快速邊緣信號,以控制阻抗,減小電磁干擾。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22217

    瀏覽量

    627801
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23647

    瀏覽量

    418252
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5214

    瀏覽量

    105784

原文標(biāo)題:利用高速FPGA設(shè)計PCB的要點(diǎn)及相關(guān)指導(dǎo)原則

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點(diǎn)。在FPGA中實(shí)現(xiàn)SRAM讀寫測試,包括設(shè)計SRA
    的頭像 發(fā)表于 10-22 17:21 ?1864次閱讀
    如何<b class='flag-5'>利用</b>Verilog HDL在<b class='flag-5'>FPGA</b>上實(shí)現(xiàn)SRAM的讀寫測試

    PCB設(shè)計中單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計要點(diǎn)

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計中的單點(diǎn)接地與多點(diǎn)接地有什么區(qū)別?單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計要點(diǎn)。在PCB設(shè)計中,接地系統(tǒng)的設(shè)計是影響電路性能的關(guān)鍵因素之一。單點(diǎn)接地和多點(diǎn)接地是兩種
    的頭像 發(fā)表于 10-10 09:10 ?386次閱讀
    <b class='flag-5'>PCB</b>設(shè)計中單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計<b class='flag-5'>要點(diǎn)</b>

    PCB抄板全流程解析:從拆解到測試,技術(shù)要點(diǎn)全揭秘!

    一站式PCBA加工廠家今天為大家講講PCB抄板的完整流程是什么?PCB抄板的完整流程與技術(shù)要點(diǎn)PCB抄板(又稱電路板克隆、逆向工程)是通過反向技術(shù)手段對現(xiàn)有電路板進(jìn)行解析,實(shí)現(xiàn)1:1
    的頭像 發(fā)表于 07-26 16:22 ?911次閱讀

    FPGA高速ADC接口簡介

    本文介紹FPGA高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?2532次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>高速</b>ADC接口簡介

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、
    的頭像 發(fā)表于 05-28 19:34 ?1693次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/布線的<b class='flag-5'>原則</b>

    高頻高速PCB測試解決方案

    高頻高速PCB廣泛應(yīng)用于AI、高速通信、數(shù)據(jù)中心和消費(fèi)電子等領(lǐng)域。其性能的穩(wěn)定性和可靠性決定了整個系統(tǒng)的信號完整性和運(yùn)行效率。高速PCB產(chǎn)業(yè)
    的頭像 發(fā)表于 05-20 09:13 ?1314次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測試解決方案

    高速多層板SI/PI分析的關(guān)鍵要點(diǎn)是什么

    高速數(shù)字設(shè)計和高速通信系統(tǒng)中,多層PCB板被廣泛采用以實(shí)現(xiàn)高密度、高性能的電路布局。然而,隨著信號速度和密度的增加,信號完整性(SI)和電源完整性(PI)問題變得越來越突出。有效的SI/PI分析
    的頭像 發(fā)表于 05-15 17:39 ?772次閱讀

    FPGA芯片選型的核心原則

    本文總結(jié)了FPGA選型的核心原則和流程,旨在為設(shè)計人員提供決策依據(jù),確保項(xiàng)目成功。
    的頭像 發(fā)表于 04-30 10:58 ?934次閱讀

    DDR模塊的PCB設(shè)計要點(diǎn)

    高速PCB設(shè)計中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?1947次閱讀
    DDR模塊的<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>要點(diǎn)</b>

    知識點(diǎn)積累——什么是3W原則和20H原則?

    在繪制高速板卡時,經(jīng)常會聽到工程師們提到3W原則和20H原則,今天來和大伙簡單的聊一下這兩個原則! 3W原則3W
    發(fā)表于 04-16 11:18

    必看!PCB出貨包裝全攻略:關(guān)鍵細(xì)節(jié)與品質(zhì)保障要點(diǎn)

    細(xì)節(jié),如防潮、濕度監(jiān)測、烤板處理等,直接影響著 PCB 的可用性與可靠性。接下來,讓我們深入了解這些要點(diǎn)。
    的頭像 發(fā)表于 02-14 11:12 ?1369次閱讀
    必看!<b class='flag-5'>PCB</b>出貨包裝全攻略:關(guān)鍵細(xì)節(jié)與品質(zhì)保障<b class='flag-5'>要點(diǎn)</b>

    推薦必看!PCB板Layout設(shè)計要點(diǎn)

    保持完整的GND,其次再確定整體布局,再開始走線,確認(rèn)線寬。PCB布局一般原則1、元器件布局時盡量單面放置,可以降低產(chǎn)品生產(chǎn)時的加工成本。2、封裝、結(jié)構(gòu)相類似的電路
    的頭像 發(fā)表于 02-13 19:34 ?2059次閱讀
    推薦必看!<b class='flag-5'>PCB</b>板Layout設(shè)計<b class='flag-5'>要點(diǎn)</b>

    PCB板設(shè)計測試點(diǎn)的基本原則

    線路板PCB測試點(diǎn)設(shè)置的原則是確保測試的準(zhǔn)確性和高效性,同時避免對PCB板造成不必要的損害。以下是一些關(guān)鍵的設(shè)置原則: 1.測試點(diǎn)的分布?: 測試點(diǎn)應(yīng)均勻分布在
    的頭像 發(fā)表于 02-08 11:35 ?1563次閱讀

    怎么設(shè)計ADS828E的高速PCB板,要注意哪些問題?

    這幾天自己再畫一塊基于ADS828E的AD采集模塊,和FPGA相接的。但由于自己以前沒有畫過高速PCB板,也沒有用過高速的AD模塊,所以想請教大家怎么設(shè)計ADS828E的
    發(fā)表于 02-06 07:59

    詳解SMT工藝的五球原則

    SMT(表面貼裝技術(shù))工藝中的五球原則,是工程師在選擇焊膏時的一個重要指導(dǎo)原則,它確保了焊接的可靠性和質(zhì)量。以下是對五球原則的詳細(xì)解釋:
    的頭像 發(fā)表于 12-04 09:11 ?870次閱讀
    詳解SMT工藝的五球<b class='flag-5'>原則</b>