chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

業(yè)界先進的7nm工藝技術(shù),集成594億個晶體管

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2020-11-27 14:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

IC Compiler II作為新思科技Fusion Platform的一部分,憑借其行業(yè)領(lǐng)先的容量和吞吐量,加速了超大規(guī)模Colossus IPU的實現(xiàn),該IPU擁有超過590億個晶體管

RTL-to-GDS流程為AI硬件設(shè)計所需的創(chuàng)新優(yōu)化技術(shù)提供了最佳性能、功耗和面積(PPA)

集成式黃金簽核技術(shù)通過零裕度流程提供了可預(yù)測且可收斂的融合設(shè)計

新思科技(Synopsys)近日宣布,其行業(yè)領(lǐng)先的IC CompilerII布局布線解決方案成功協(xié)助Graphcore實現(xiàn)第二代Colossus MK2 GC200智能處理單元(IPU)芯片的一次性流片成功。該IPU采用了業(yè)界先進的7nm工藝技術(shù),集成594億個晶體管。新思科技IC Compiler II擁有針對AI硬件設(shè)計的超高容量架構(gòu)和創(chuàng)新技術(shù),其RTL-to-GDS流程與最先進的功耗優(yōu)化能力,以及PrimeTime延遲計算器等嵌入式黃金簽核技術(shù),為Graphcore設(shè)計團隊提供了優(yōu)越的PPA和最快的設(shè)計收斂時間,從而加快了Graphcore大規(guī)模AI處理器設(shè)計的實現(xiàn)。

“新思科技的數(shù)字全流程解決方案(包括Design Compiler和IC Compiler II在內(nèi)的業(yè)界一流RTL-to-GDS工具)提供了單一供應(yīng)商所能提供的最全面設(shè)計平臺,這對我們最新的Colossus IPU按時流片至關(guān)重要。與新思科技的長期合作使我們能夠利用IC Compiler II的最前沿技術(shù),實現(xiàn)先進AI處理器的性能與功率目標(biāo)。我們相信,基于與新思科技在IC Compiler II和Fusion Compiler上的持續(xù)合作,我們將不斷拓展機器智能計算的極限?!?/p>

——Graphcore

硅業(yè)務(wù)副總裁

Phil Horsfield

Graphcore推出的第二代Colossus GC200 IPU是一款精密芯片,集成了1472個獨立處理器核和超過900兆字節(jié)的片上存儲,為數(shù)據(jù)中心規(guī)模的AI應(yīng)用提供卓越的并行處理能力。新思科技的IC Compiler II擁有適配AI設(shè)計的多項功能,其頂級互連規(guī)劃、邏輯重構(gòu)、擁塞驅(qū)動的mux優(yōu)化、全流程并發(fā)時鐘以及數(shù)據(jù)優(yōu)化,為復(fù)合AI加速芯片中典型的高度重復(fù)、基于MAC的拓?fù)?,提供了同類設(shè)計的最佳PPA。

此外,它還具有自適應(yīng)抽象化和分布式實現(xiàn)的原生高容量數(shù)據(jù)模型,可以在快速周轉(zhuǎn)時間內(nèi)高效處理數(shù)十億個實例設(shè)計。IC Compiler II具有獨特的最終簽發(fā)引擎主干,可提供最高的相關(guān)性和超高度收斂的設(shè)計,從而進一步加快設(shè)計周轉(zhuǎn)時間。

“AI計算的設(shè)計復(fù)雜性極限正在不斷被突破,比如Graphcore最新推出的Colossus IPU,它成功利用了IC CompilerII中最新的AI優(yōu)化技術(shù),同時滿足了最復(fù)雜芯片的多個設(shè)計目標(biāo),這進一步鞏固了作為下一代AI設(shè)計首選布局布線工具的領(lǐng)先地位?!?/p>

——Neeraj Kaul

工程設(shè)計事業(yè)部副總裁

新思科技

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20154

    瀏覽量

    247481
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10282

    瀏覽量

    146377
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    2072

    瀏覽量

    36584

原文標(biāo)題:594億顆晶體管的7nm工藝AI芯片,一次性流片成功的王牌武器—ICCII

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一晶體管和一單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩
    的頭像 發(fā)表于 11-24 16:27 ?485次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>解析與應(yīng)用指南

    晶體管的基本結(jié)構(gòu)和發(fā)展歷程

    隨著集成電路科學(xué)與工程的持續(xù)發(fā)展,當(dāng)前集成電路已涵蓋二極、晶體管、非易失性存儲器件、功率器件、光子器件、電阻與電容器件、傳感器件共 7
    的頭像 發(fā)表于 09-22 10:53 ?1156次閱讀
    <b class='flag-5'>晶體管</b>的基本結(jié)構(gòu)和發(fā)展歷程

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    內(nèi)建電場來控制晶體管對電壓的選擇性通斷,如圖: 該晶體管由兩PN結(jié)組成,第一晶體管PN結(jié)在外加電場下正向偏置,減小了內(nèi)建電場,當(dāng)通入的
    發(fā)表于 09-15 15:31

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    為我們重點介紹了AI芯片在封裝、工藝、材料等領(lǐng)域的技術(shù)創(chuàng)新。 一、摩爾定律 摩爾定律是計算機科學(xué)和電子工程領(lǐng)域的一條經(jīng)驗規(guī)律,指出集成電路上可容納的晶體管數(shù)量每18-24
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。 FinFET是在22nm之后的工藝中使用,而GAA納米片將會在3nm及下一代工藝中使用。 在叉形片中,先前獨立的兩
    發(fā)表于 09-06 10:37

    下一代高速芯片晶體管解制造問題解決了!

    先進晶體管架構(gòu),是納米片晶體管(Nanosheet FET)的延伸和發(fā)展,主要用于實現(xiàn)更小的晶體管尺寸和更高的集成密度,以滿足未來半導(dǎo)體
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜
    的頭像 發(fā)表于 05-27 09:51 ?2342次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>架構(gòu)與主流<b class='flag-5'>工藝</b>路線

    無結(jié)場效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場效應(yīng)晶體管(JFET) 垂直于溝道方向有一
    的頭像 發(fā)表于 05-16 17:32 ?1006次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>詳解

    BiCMOS工藝技術(shù)解析

    一、技術(shù)定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?雙極型晶體管(BJT)?與?CMOS晶體管?集成在同一芯片上的混合工藝技
    的頭像 發(fā)表于 04-17 14:13 ?1374次閱讀

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    內(nèi)建電場來控制晶體管對電壓的選擇性通斷,如圖: 該晶體管由兩PN結(jié)組成,第一晶體管PN結(jié)在外加電場下正向偏置,減小了內(nèi)建電場,當(dāng)通入的電
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進晶體管
    發(fā)表于 04-14 17:24

    芯片制造中的淺溝道隔離工藝技術(shù)

    淺溝道隔離(STI)是芯片制造中的關(guān)鍵工藝技術(shù),用于在半導(dǎo)體器件中形成電學(xué)隔離區(qū)域,防止相鄰晶體管之間的電流干擾。本文簡單介紹淺溝道隔離技術(shù)的作用、材料和步驟。
    的頭像 發(fā)表于 03-03 10:00 ?3115次閱讀
    芯片制造中的淺溝道隔離<b class='flag-5'>工藝技術(shù)</b>

    鰭式場效應(yīng)晶體管制造工藝流程

    FinFET(鰭式場效應(yīng)晶體管)從平面晶體管到FinFET的演變是一種先進晶體管架構(gòu),旨在提高集成電路的性能和效率。它通過將傳統(tǒng)的平面
    的頭像 發(fā)表于 02-17 14:15 ?2272次閱讀
    鰭式場效應(yīng)<b class='flag-5'>晶體管</b>制造<b class='flag-5'>工藝</b>流程

    互補場效應(yīng)晶體管的結(jié)構(gòu)和作用

    , Gate-all-Around)全環(huán)繞柵極晶體管(GAAFET)等先進結(jié)構(gòu),在減少漏電、降低功耗方面雖然取得了顯著成就,但進一步微縮的挑戰(zhàn)日益顯現(xiàn)。為了延續(xù)摩爾定律的發(fā)展趨勢,并滿足未來高性能計算的需求,業(yè)界正積極研發(fā)下一代
    的頭像 發(fā)表于 01-24 10:03 ?4251次閱讀
    互補場效應(yīng)<b class='flag-5'>晶體管</b>的結(jié)構(gòu)和作用

    7納米工藝面臨的各種挑戰(zhàn)與解決方案

    來說,納米通常指的是晶體管的最小尺寸,或者是構(gòu)成芯片中各個功能單元的最小結(jié)構(gòu)尺寸。因此,7納米工藝指的是在芯片上制造出其最小結(jié)構(gòu)為7納米的晶體管
    的頭像 發(fā)表于 12-17 11:32 ?2419次閱讀