chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CDC單bit脈沖跨時(shí)鐘域的處理介紹

FPGA自習(xí)室 ? 來(lái)源:未知 ? 作者:徐起 ? 2021-03-22 09:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

單bit 脈沖跨時(shí)鐘域處理

簡(jiǎn)要概述:

在上一篇講了總線全握手跨時(shí)鐘處理,本文講述單bit脈沖跨時(shí)鐘域的處理為下一篇總線單向握手跨時(shí)鐘域處理做準(zhǔn)備。脈沖同步器其實(shí)就是帶邊沿檢測(cè)的單bit同步器,基本原理就是把脈沖信號(hào)進(jìn)行展寬。

脈沖同步器應(yīng)用場(chǎng)景:

適用單bit脈沖信號(hào)跨時(shí)鐘域。慢到快,快到慢均可,源脈沖間隔至少要為2個(gè)目的時(shí)鐘周期,否則會(huì)被漏采。當(dāng)然,在慢到快時(shí)鐘比率大于2倍以上時(shí)也是可以實(shí)時(shí)采樣的。

脈沖同步器原理框圖:

脈沖同步器跨時(shí)鐘域原理圖如下所示,使用了1個(gè)單bit同步器模塊,因?yàn)槊}沖展寬后是電平信號(hào),所以這里采用單bit同步器(寄存器打2拍或者3拍)。這里源脈沖與寄存打拍后的脈沖相或運(yùn)算得到一定寬度的電平信號(hào),電平寬度可由源時(shí)鐘和目的時(shí)鐘比例得到;展寬信號(hào)跨時(shí)鐘域后在目的時(shí)鐘域下進(jìn)行邊沿檢測(cè)得到目的脈沖信號(hào)。

注意:在設(shè)計(jì)脈沖同步器電路時(shí)有一個(gè)易錯(cuò)點(diǎn),就是少了圖中的紅色橢圓的D觸發(fā)器,這會(huì)可能導(dǎo)致脈沖同步器同步失敗。這是因?yàn)槊}沖展寬后信號(hào)是組合邏輯直接進(jìn)行了單bit同步器(s2d sync)跨時(shí)鐘域處理,而組合邏輯輸出是有毛刺的,這樣單bit同步器可能會(huì)采到毛刺導(dǎo)致多采現(xiàn)象。

工具在進(jìn)行時(shí)序分析時(shí),只會(huì)分析同步路徑,而且完整的時(shí)序路徑從源D觸發(fā)器器的CK端到目的D觸發(fā)器的D端。如果少了中間的D觸發(fā)器,則會(huì)出現(xiàn)3條紅色箭頭的異步路徑(源脈沖寄存器輸入),如下圖所示。實(shí)際加上中間的D觸發(fā)器只有一條黃色箭頭的異步路徑才符合預(yù)期。

脈沖同步器仿真測(cè)試:

場(chǎng)景1:快到慢, 源時(shí)鐘100Mhz 目的時(shí)鐘25Mhz,SEL設(shè)置為1展寬,RATIO比例設(shè)置為4(實(shí)際展寬了5倍)。

從上圖可以看出,快到慢脈沖同步時(shí),脈沖間隔至少為2個(gè)目的時(shí)鐘,才能被正確采樣,否則會(huì)被漏采,如圖源脈沖的第3個(gè)和4個(gè)脈沖由于間隔太近被漏采。

場(chǎng)景2:快到慢,源時(shí)鐘100Mhz 目的時(shí)鐘12.5Mhz,SEL設(shè)置為1展寬,RATIO比例設(shè)置為8(實(shí)際展寬了9倍)。

從上圖可以看出,快到慢脈沖同步時(shí),脈沖間隔至少為2個(gè)目的時(shí)鐘,才能被正確采樣,否則會(huì)被漏采,如圖發(fā)現(xiàn)第二個(gè)脈沖被漏采樣了。細(xì)心的朋友可能會(huì)發(fā)現(xiàn),最后一個(gè)是電平脈沖同步器也是會(huì)把它當(dāng)做一個(gè)脈沖輸出。

場(chǎng)景3:慢到快,源時(shí)鐘25Mhz 目的時(shí)鐘100Mhz,SEL設(shè)置為0不需要展寬,

從上圖可以看出,慢到快脈沖同步時(shí),該同步器天然也是支持的,只要保證源脈沖能被目的時(shí)鐘采到即可,可以視為帶邊沿檢測(cè)的單bit同步器(寄存器打兩拍)。

原文標(biāo)題:CDC(二) 單bit 脈沖跨時(shí)鐘域處理

文章出處:【微信公眾號(hào):FPGA自習(xí)室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 脈沖
    +關(guān)注

    關(guān)注

    20

    文章

    904

    瀏覽量

    98463
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1946

    瀏覽量

    134111
  • bit
    bit
    +關(guān)注

    關(guān)注

    0

    文章

    48

    瀏覽量

    32675

原文標(biāo)題:CDC(二) 單bit 脈沖跨時(shí)鐘域處理

文章出處:【微信號(hào):FPGA_Study,微信公眾號(hào):FPGA自習(xí)室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ?CDC2351 1線轉(zhuǎn)10線時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDC2351是一種高性能時(shí)鐘驅(qū)動(dòng)器電路,可將一個(gè)輸入 (A) 分配到十個(gè)輸出 (Y),時(shí)鐘分配的偏斜最小。輸出使能 (OE\) 輸入將輸出禁用為高阻抗?fàn)顟B(tài)。每個(gè)輸出都有一個(gè)內(nèi)部串聯(lián)阻尼電阻,以提高負(fù)載的信號(hào)完整性。該
    的頭像 發(fā)表于 09-24 14:20 ?398次閱讀
    ?<b class='flag-5'>CDC</b>2351 1線轉(zhuǎn)10線<b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDC2536 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)?

    CDC2536是一款高性能、低偏斜、低抖動(dòng)的時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 將時(shí)鐘輸出信號(hào)在頻率和相位上精確對(duì)齊到時(shí)鐘輸入 (CLKIN) 信號(hào)。它專門設(shè)計(jì)用于同步 DRAM 和
    的頭像 發(fā)表于 09-24 14:10 ?405次閱讀
    ?<b class='flag-5'>CDC</b>2536 鎖相環(huán)<b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)?

    ?CDC329A 時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDC329A包含一個(gè)時(shí)鐘驅(qū)動(dòng)器電路,該電路將一個(gè)輸入信號(hào)分配到六個(gè)輸出,時(shí)鐘分配的偏斜最小。通過(guò)使用極性控制輸入(T\/C),可以獲得真輸出和互補(bǔ)輸出的各種組合。 該CDC3
    的頭像 發(fā)表于 09-24 13:53 ?393次閱讀
    ?<b class='flag-5'>CDC</b>329A <b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDC536 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDC536 是一款高性能、低偏斜、低抖動(dòng)的時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 來(lái)精確地 在頻率和相位上,將時(shí)鐘輸出信號(hào)與時(shí)鐘輸入 (CLKIN) 信號(hào)對(duì)齊。具體來(lái)說(shuō) 設(shè)計(jì)用于同步
    的頭像 發(fā)表于 09-24 10:15 ?512次閱讀
    ?<b class='flag-5'>CDC</b>536 3.3V鎖相環(huán)<b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDC516 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDC516 是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器。它使用鎖相環(huán) (PLL) 將反饋輸出 (FBOUT) 與時(shí)鐘 (CLK) 輸入信號(hào)在頻率和相位上精確對(duì)齊。它專為與同步 DRAM 一起使用而設(shè)計(jì)。
    的頭像 發(fā)表于 09-23 10:15 ?445次閱讀
    ?<b class='flag-5'>CDC</b>516 3.3V相位鎖定環(huán)<b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDC509 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDC509 是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán) (PLL) 時(shí)鐘驅(qū)動(dòng)器。它使用 PLL 在頻率和相位上將反饋 (FBOUT) 輸出精確對(duì)齊到時(shí)鐘 (CLK) 輸入信號(hào)。它專為與同步 DRAM 一起使用而設(shè)計(jì)。
    的頭像 發(fā)表于 09-23 10:09 ?442次閱讀
    ?<b class='flag-5'>CDC</b>509 3.3V相位鎖定環(huán)<b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDC2351-Q1 1:10時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDC2351是一種高性能時(shí)鐘驅(qū)動(dòng)器電路,可將一個(gè)輸入 (A) 分配到十個(gè)輸出 (Y),時(shí)鐘分配的偏斜最小。輸出使能 (OE\) 輸入將輸出禁用為高阻抗?fàn)顟B(tài)。每個(gè)輸出都有一個(gè)內(nèi)部串聯(lián)阻尼電阻,以提高負(fù)載的信號(hào)完整性。該
    的頭像 發(fā)表于 09-22 15:54 ?539次閱讀
    ?<b class='flag-5'>CDC</b>2351-Q1 1:10<b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    ?CDC5801A低抖動(dòng)時(shí)鐘倍頻/分頻器技術(shù)文檔總結(jié)

    CDC5801A器件提供從端參考時(shí)鐘 (REFCLK) 到差分輸出對(duì) (CLKOUT/CLKOUTB) 的時(shí)鐘乘法和分頻。乘法和分頻端子 (MULT/DIV0:1) 提供倍頻比和分頻
    的頭像 發(fā)表于 09-19 14:35 ?507次閱讀
    ?<b class='flag-5'>CDC</b>5801A低抖動(dòng)<b class='flag-5'>時(shí)鐘</b>倍頻/分頻器技術(shù)文檔總結(jié)

    ?CDC1104 1至4可配置時(shí)鐘緩沖器技術(shù)文檔摘要

    CDC1104是一個(gè) 1 到 4 可配置的時(shí)鐘緩沖器。該器件接受輸入?yún)⒖?b class='flag-5'>時(shí)鐘,并創(chuàng)建 4 個(gè)緩沖輸出時(shí)鐘,輸出頻率等于輸入時(shí)鐘的一半 頻率。
    的頭像 發(fā)表于 09-16 09:37 ?437次閱讀
    ?<b class='flag-5'>CDC</b>1104 1至4可配置<b class='flag-5'>時(shí)鐘</b>緩沖器技術(shù)文檔摘要

    黑芝麻智能時(shí)間同步技術(shù):消除多計(jì)算單元的時(shí)鐘信任鴻溝

    上海2025年7月21日 /美通社/ -- 本文圍繞時(shí)間同步技術(shù)展開(kāi),作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時(shí)間基準(zhǔn),文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點(diǎn)
    的頭像 發(fā)表于 07-22 09:17 ?270次閱讀
    黑芝麻智能<b class='flag-5'>跨</b><b class='flag-5'>域</b>時(shí)間同步技術(shù):消除多<b class='flag-5'>域</b>計(jì)算單元的<b class='flag-5'>時(shí)鐘</b>信任鴻溝

    Texas Instruments CDC6CEVM評(píng)估模塊數(shù)據(jù)手冊(cè)

    Texas Instruments CDC6CEVM評(píng)估模塊配置用于評(píng)估CDC6C低功耗LVCMOS BAW振蕩器的運(yùn)行情況。TI CDC6EVM可作為靈活的時(shí)鐘源,用于合規(guī)性測(cè)試、性
    的頭像 發(fā)表于 07-09 14:33 ?440次閱讀
    Texas Instruments <b class='flag-5'>CDC</b>6CEVM評(píng)估模塊數(shù)據(jù)手冊(cè)

    異步時(shí)鐘處理方法大全

    該方法只用于慢到快時(shí)鐘的1bit信號(hào)傳遞。在Xilinx器件中,可以使用(* ASYNC_REG = "TRUE" *)標(biāo)記,將兩個(gè)寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳播到第二個(gè)寄存器的可能性。
    的頭像 發(fā)表于 05-14 15:33 ?1095次閱讀
    <b class='flag-5'>跨</b>異步<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b>方法大全

    本土EDA企業(yè)英諾達(dá)亮相DVcon China 2025

    在上周剛剛結(jié)束的DVcon China會(huì)議上,本土EDA企業(yè)英諾達(dá)攜其EnAltius昂屹 CDC(ECDC)檢查工具亮相,并發(fā)表主題演講《Enhancing CDC tool
    的頭像 發(fā)表于 04-24 09:17 ?834次閱讀

    一文解析時(shí)鐘傳輸

    一、單比特CDC傳輸1.1 慢到快 快時(shí)鐘相比慢時(shí)鐘采樣速度更快,也就是說(shuō)從慢時(shí)鐘
    的頭像 發(fā)表于 11-16 11:55 ?1621次閱讀
    一文解析<b class='flag-5'>跨</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>域</b>傳輸

    CDC509/516/2509/2510/2516的高速時(shí)鐘分配設(shè)計(jì)技術(shù)

    電子發(fā)燒友網(wǎng)站提供《CDC509/516/2509/2510/2516的高速時(shí)鐘分配設(shè)計(jì)技術(shù).pdf》資料免費(fèi)下載
    發(fā)表于 10-29 10:10 ?0次下載
    <b class='flag-5'>CDC</b>509/516/2509/2510/2516的高速<b class='flag-5'>時(shí)鐘</b>分配設(shè)計(jì)技術(shù)