chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳解電源PCB設(shè)計(jì)的要點(diǎn)

Torex產(chǎn)品資訊 ? 來源:電力電子技術(shù)與新能源 ? 作者:電力電子技術(shù)與新 ? 2022-03-17 13:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

由于開關(guān)電源的開關(guān)特性,容易使得開關(guān)電源產(chǎn)生極大的電磁兼容方面的干擾。作為一個(gè)電源工程師、電磁兼容工程師或PCB layout 工程師,必須了解電磁兼容問題的原因以及解決措施。本文主要介紹了電源 PCB 設(shè)計(jì)的要點(diǎn)。

layout與PCB的29個(gè)基本關(guān)系

1、幾個(gè)基本原理:任何導(dǎo)線都是有阻抗的;電流總是自動(dòng)選擇阻抗最小的路徑;輻射強(qiáng)度和電流、頻率、回路面積有關(guān);共模干擾和大 dv/dt 信號(hào)對(duì)地互容有關(guān);降低 EMI 和增強(qiáng)抗干擾能力的原理是相似的。

2、布局要按電源、模擬、高速數(shù)字及各功能塊進(jìn)行分區(qū)。

3、盡量減小大 di/dt 回路面積,減小大 dv/dt 信號(hào)線長(zhǎng)度(或面積,寬度也不宜太寬,走線面積增大使分布電容增大,一般的做法是:走線的寬度盡量大,但要去掉多余的部分),并盡量走直線,降低其隱含包圍區(qū)域,以減小輻射。

4、感性串?dāng)_主要由大 di/dt 環(huán)路(環(huán)形天線),感應(yīng)強(qiáng)度和互感成正比,所以減小和這些信號(hào)的互感(主要途徑是減小環(huán)路面積、增大距離)比較關(guān)鍵;容性串?dāng)_主要由大 dv/dt 信號(hào)產(chǎn)生,感應(yīng)強(qiáng)度和互容成正比,所有減小和這些信號(hào)的互容(主要途徑是減小耦合有效面積、增大距離,互容隨距離的增大降低較快)比較關(guān)鍵。

5、盡量利用環(huán)路對(duì)消的原則來布線,進(jìn)一步降低大 di/dt 回路的面積,如圖 1 所示(類似雙絞線利用環(huán)路對(duì)消原理提高抗干擾能力,增大傳輸距離):

詳解電源PCB設(shè)計(jì)的要點(diǎn)

圖1:環(huán)路對(duì)消( boost電路的續(xù)流環(huán))

6、降低環(huán)路面積不僅降低了輻射,同時(shí)還降低了環(huán)路電感,使電路性能更佳。

7、降低環(huán)路面積要求我們精確設(shè)計(jì)各走線的回流路徑。

8、當(dāng)多個(gè) PCB 通過接插件進(jìn)行連接時(shí),也需要考慮使環(huán)路面積達(dá)到最小,尤其是大 di/dt 信號(hào)、高頻信號(hào)或敏感信號(hào)。最好一個(gè)信號(hào)線對(duì)應(yīng)一條地線,兩條線盡量靠近,必要時(shí)可以用雙絞線進(jìn)行連接(雙絞線每一圈的長(zhǎng)度對(duì)應(yīng)于噪聲半波長(zhǎng)的整數(shù)倍)。如果大家打開電腦機(jī)箱,就可以看到主板到前面板 USB 接口就是用雙絞線進(jìn)行連接,可見雙絞線連接對(duì)于抗干擾和降低輻射的重要性。

9、對(duì)于數(shù)據(jù)排線,盡量在排線中多安排一些地線,并使這些地線均勻分布在排線中,這樣可以有效降低環(huán)路面積。

10、有些板間連接線雖然是低頻信號(hào),但由于這些低頻信號(hào)中含有大量的高頻噪聲(通過傳導(dǎo)和輻射),如果沒有處理好,也很容易將這些噪聲輻射出去。

11、布線時(shí)首先考慮大電流走線和容易產(chǎn)生輻射的走線。

12、開關(guān)電源通常有 4 個(gè)電流環(huán):輸入、輸出、開關(guān)、續(xù)流,(如圖 2 )。其中輸入、輸出兩個(gè)電流環(huán)幾乎為直流,幾乎不產(chǎn)生EMI ,但容易受干擾;開關(guān)、續(xù)流兩個(gè)電流環(huán)有較大的 di/dt ,需要注意。

詳解電源PCB設(shè)計(jì)的要點(diǎn)

圖2:Buck電路的電流環(huán)

13、MOS ( IGBT )管的柵極驅(qū)動(dòng)電路通常也含有較大的 di/dt 。

14、在大電流、高頻高壓回路內(nèi)部不要放置小信號(hào)回路,如控制、模擬電路,以避免受到干擾。

15、減小易受干擾(敏感)信號(hào)回路面積和走線長(zhǎng)度,以減小干擾。

16、小信號(hào)走線遠(yuǎn)離大 dv/dt 信號(hào)線(比如開關(guān)管的 C 極或 D 極,緩沖 (snubber) 和鉗位網(wǎng)絡(luò)),以降低耦合,可在中間鋪地(或電源,總之是常電位信號(hào))進(jìn)一步降低耦合,鋪地和地平面要良好接觸。小信號(hào)走線同時(shí)也要盡量遠(yuǎn)離大 di/dt 的信號(hào)線,防止感性串?dāng)_。小信號(hào)走線最好不要走到大 dv/dt 信號(hào)的下方。小信號(hào)走線背面如果能夠鋪地(同性質(zhì)地),也能降低耦合到的噪聲信號(hào)。

17、比較好的做法是,在這些大 dv/dt 、 di/dt 信號(hào)走線(包括開關(guān)器件的 C/D 極、開關(guān)管散熱器)的周圍和背面鋪地,將上下兩層鋪地用過孔連接,并將此地用低阻抗走線接到公共接地點(diǎn)(通常為開關(guān)管的 E/S 極,或取樣電阻)。這樣可以減小輻射 EMI 。要注意,小信號(hào)地一定不能接到此屏蔽地上,否則會(huì)引入較大干擾。大 dv/dt 走線通常會(huì)通過互容將干擾耦合到散熱器及附近的地,最好將開關(guān)管散熱器接到屏蔽地上,采用表貼開關(guān)器件也會(huì)降低互容,從而降低耦合。

18、易產(chǎn)生干擾的走線最好不要使用過孔,它會(huì)通過過孔干擾過孔所穿過的所有層。

19、屏蔽可以降低輻射 EMI ,但由于增大了對(duì)地的電容,會(huì)使傳導(dǎo) EMI (共模,或非本征差模)有所增大,不過只要屏蔽層接地得當(dāng),不會(huì)增大很多。實(shí)際設(shè)計(jì)中可權(quán)衡考慮。

20、要防止共阻抗干擾,采用一點(diǎn)接地,電源從一點(diǎn)引出。

21、開關(guān)電源通常有三種地:輸入電源大電流地、輸出電源大電流地、小信號(hào)控制地,地的連接方法見如下示意圖:

詳解電源PCB設(shè)計(jì)的要點(diǎn)

詳解電源PCB設(shè)計(jì)的要點(diǎn)

詳解電源PCB設(shè)計(jì)的要點(diǎn)

22、接地時(shí)首先應(yīng)先判斷地的性質(zhì),再進(jìn)行連接。采樣及誤差放大的地通常應(yīng)當(dāng)接到輸出電容的負(fù)極,采樣信號(hào)通常應(yīng)從輸出電容的正極取出,小信號(hào)控制地和驅(qū)動(dòng)地通常要分別接到開關(guān)管的 E/S 極或取樣電阻上,防止共阻抗干擾。通常 IC 的控制地和驅(qū)動(dòng)地不單獨(dú)引出,此時(shí)取樣電阻到上述地的引線阻抗必須盡量小,最大程度減小共阻抗干擾,提高電流采樣的精度。

23、輸出電壓采樣網(wǎng)絡(luò)最好靠近誤差放大器,而不是靠近輸出端,這是由于低阻抗信號(hào)比高阻抗信號(hào)更不容易受到干擾,采樣走線對(duì)要盡量相互靠近以減小拾取到的噪聲。

24、布局注意電感要遠(yuǎn)離,并相互垂直,以減小互感,尤其是儲(chǔ)能電感和濾波電感。

25、布局注意高頻電容和低頻電容并聯(lián)使用時(shí),高頻電容靠近使用者。

26、低頻干擾一般為差模( 1M 以下),高頻干擾一般為共模,通常通過輻射耦合。

27、如果高頻信號(hào)被耦合到輸入引線,很容易形成 EMI (共模),可在輸入引線接近電源處套一個(gè)磁環(huán),如果 EMI 降低就表明存在此問題。解決此問題的方法是,降低耦合或降低電路的 EMI 。如果高頻噪聲沒有被過濾干凈而傳導(dǎo)到輸入引線,也會(huì)形成 EMI (差模),此時(shí)套磁環(huán)不能解決問題,在輸入引線接近電源處串兩個(gè)高頻電感(對(duì)稱),如果 EMI 降低就表明存在此問題。解決此問題的方法是改善濾波,或采用緩沖、鉗位等手段減小高頻噪聲的產(chǎn)生。

28、差模和共模電流的測(cè)量:

詳解電源PCB設(shè)計(jì)的要點(diǎn)

29、EMI 濾波器要盡量靠近進(jìn)線,進(jìn)線的走線要盡量短,盡量減小 EMI 濾波器前后級(jí)的耦合。進(jìn)線最好用機(jī)殼地進(jìn)行屏蔽(方法如上所述)。輸出 EMI 濾波器也要做類似處理。盡量拉開進(jìn)線和高 dv/dt 信號(hào)走線的距離,在布局上要加以考慮。

關(guān)于特瑞仕半導(dǎo)體株式會(huì)社

特瑞仕半導(dǎo)體株式會(huì)社(總公司:東京、東證第一部: 6616)從 1995年設(shè)立以來,作為國(guó)內(nèi)唯一的模擬電源IC的專業(yè)廠家,以「Powerfully Small」為產(chǎn)品制造追求的目標(biāo),提供增加客戶產(chǎn)品的附加值的世界最小級(jí)的高效率模擬電源IC 以及可以加快客戶產(chǎn)品開發(fā)的電源設(shè)計(jì)方案。

特瑞仕的產(chǎn)品以國(guó)內(nèi)為首,通過海外6家分公司7處銷售點(diǎn)銷往世界各地,被廣泛用于工業(yè)機(jī)器,汽車用品,通信,電腦產(chǎn)品,穿戴電子等市場(chǎng)。

原文標(biāo)題:超全面!layout與PCB的29個(gè)基本關(guān)系,收藏這篇就夠了!

文章出處:【微信公眾號(hào):Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18979

    瀏覽量

    264474
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4417

    文章

    23961

    瀏覽量

    426068
  • 電磁兼容
    +關(guān)注

    關(guān)注

    54

    文章

    2110

    瀏覽量

    100455

原文標(biāo)題:超全面!layout與PCB的29個(gè)基本關(guān)系,收藏這篇就夠了!

文章出處:【微信號(hào):gh_454737165c13,微信公眾號(hào):Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EMC PCB設(shè)計(jì)總結(jié)

    EMC PCB設(shè)計(jì)總結(jié)
    發(fā)表于 03-23 14:52 ?13次下載

    PCB拼板三大細(xì)節(jié)要點(diǎn)

    PCB設(shè)計(jì)到量產(chǎn),任何環(huán)節(jié)都需被細(xì)心對(duì)待,千萬(wàn)別小心翼翼畫板,隨隨便便拼板。本文聚焦三大核心拼板問題,帶您精準(zhǔn)避坑,讓量產(chǎn)過程更順暢。 要點(diǎn)一:拼版款數(shù)需準(zhǔn)確 雖然多拼板是PCB生產(chǎn)時(shí)的常見操作
    發(fā)表于 01-23 14:00

    如何選擇一家可靠的PCB設(shè)計(jì)公司?

    本文為您詳解選擇PCB設(shè)計(jì)公司時(shí)需要關(guān)注的核心要素,包括技術(shù)能力、全鏈條服務(wù)、行業(yè)經(jīng)驗(yàn)等,并介紹上海凝睿電子科技提供的專業(yè)PCB設(shè)計(jì)到批量制造的一站式解決方案,助您高效完成電子產(chǎn)品硬件開發(fā)。
    的頭像 發(fā)表于 01-20 16:03 ?770次閱讀

    PCB拼版三大細(xì)節(jié)要點(diǎn)

    PCB設(shè)計(jì)到量產(chǎn),任何環(huán)節(jié)都需被細(xì)心對(duì)待,千萬(wàn)別小心翼翼畫板,隨隨便便拼板。本文聚焦三大核心拼板問題,帶您精準(zhǔn)避坑,讓量產(chǎn)過程更順暢。要點(diǎn)一:拼版款數(shù)需準(zhǔn)確雖然多拼板是PCB生產(chǎn)時(shí)的常見操作,但不
    的頭像 發(fā)表于 01-14 07:36 ?2725次閱讀
    <b class='flag-5'>PCB</b>拼版三大細(xì)節(jié)<b class='flag-5'>要點(diǎn)</b>

    淺談晶振在PCB設(shè)計(jì)中的要點(diǎn)

    在電路設(shè)計(jì)中,系統(tǒng)晶振時(shí)鐘頻率很高,干擾諧波出來的能量也強(qiáng),諧波除了會(huì)從輸入與輸出兩條線導(dǎo)出來外,也會(huì)從空間輻射出來,這也導(dǎo)致在PCB設(shè)計(jì)中對(duì)晶振的布局要求嚴(yán)格,如果出錯(cuò)會(huì)很容易造成很強(qiáng)的雜散輻射問題,并且很難通過其他方法來解決,所以在PCB板布局時(shí)對(duì)晶振和CLK信號(hào)線布
    的頭像 發(fā)表于 12-18 17:28 ?935次閱讀
    淺談晶振在<b class='flag-5'>PCB設(shè)計(jì)</b>中的<b class='flag-5'>要點(diǎn)</b>

    PCB設(shè)計(jì)與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)PCB打樣有什么區(qū)別?PCB設(shè)計(jì)和打樣之間的區(qū)別。PCB設(shè)計(jì)(Printed Circuit Board Design)和打樣(Prot
    的頭像 發(fā)表于 11-26 09:17 ?732次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    PCB設(shè)計(jì)中單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)中的單點(diǎn)接地與多點(diǎn)接地有什么區(qū)別?單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計(jì)要點(diǎn)。在PCB設(shè)計(jì)中,接地系統(tǒng)的設(shè)計(jì)是影響電路性能的關(guān)鍵因素之一。單點(diǎn)接地和多點(diǎn)接地是兩種
    的頭像 發(fā)表于 10-10 09:10 ?2694次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    開關(guān)電源和線性穩(wěn)壓電源PCB設(shè)計(jì)

    ,還可能產(chǎn)生干擾,影響整體性能。今天就結(jié)合實(shí)操細(xì)節(jié),聊聊開關(guān)電源和線性穩(wěn)壓電源(LDO)的 PCB 設(shè)計(jì),從基礎(chǔ)原理到關(guān)鍵要點(diǎn),讓新手也能輕松理解。
    的頭像 發(fā)表于 10-09 11:39 ?1.2w次閱讀
    開關(guān)<b class='flag-5'>電源</b>和線性穩(wěn)壓<b class='flag-5'>電源</b>的<b class='flag-5'>PCB設(shè)計(jì)</b>

    48V電源PCB設(shè)計(jì)要點(diǎn)

    技術(shù)一48V電源布局一般由上圖所示構(gòu)成。主要的零件有電源接口、保險(xiǎn)管、MOS、光藕、電容、電源磚、以及緩啟電路技術(shù)二器件布局要求01保險(xiǎn)管必須緊鄰48V電源輸入接口放置,確保輸入保護(hù)的
    的頭像 發(fā)表于 06-07 12:03 ?1564次閱讀
    48V<b class='flag-5'>電源</b><b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>要點(diǎn)</b>

    開關(guān)電源PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過量的電磁干擾(EMI)。PCB設(shè)計(jì)是開關(guān)電源研發(fā)過程中極為重要的步驟和環(huán)節(jié),關(guān)系到開關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問題。隨著功率半導(dǎo)體器件的發(fā)展和開關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?928次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用<b class='flag-5'>電源</b>去耦電容改善高速信號(hào)質(zhì)量

    符合EMC的PCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及線距,PCB設(shè)計(jì)中應(yīng)該注意的要點(diǎn): (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?1049次閱讀

    原理圖和PCB設(shè)計(jì)中的常見錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開發(fā)的基石,但設(shè)計(jì)過程中難免遇到各種問題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)中的常見錯(cuò)誤,整理成一份實(shí)用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?1405次閱讀

    開關(guān)電源PCB布板技術(shù)

    涉及到開關(guān)電源PCB設(shè)計(jì)規(guī)范和開關(guān)電源PCB布板技術(shù)。 還有電腦電源PCB設(shè)計(jì)、抄板經(jīng)驗(yàn)。
    發(fā)表于 05-07 17:08

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對(duì)繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?3175次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>要點(diǎn)</b>