chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Innolink-國(guó)產(chǎn)首個(gè)物理層兼容UCIe標(biāo)準(zhǔn)的Chiplet解決方案

旺材芯片 ? 來源:芯榜Pro ? 作者:芯榜Pro ? 2022-04-13 09:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

2022年3月,芯片制造英特爾、臺(tái)積電、三星聯(lián)合日月光、AMD、ARM高通、谷歌、微軟、Meta(Facebook)等十家行業(yè)巨頭共同推出了全新的通用芯片互聯(lián)標(biāo)準(zhǔn)——UCle。

幾乎與此同時(shí),中國(guó)IP和芯片定制及GPU賦能型領(lǐng)軍企業(yè)芯動(dòng)科技宣布率先推出國(guó)產(chǎn)自主研發(fā)物理層兼容UCIe標(biāo)準(zhǔn)的IP解決方案-Innolink Chiplet,這是國(guó)內(nèi)首套跨工藝、跨封裝的Chiplet連接解決方案,且已在先進(jìn)工藝上量產(chǎn)驗(yàn)證成功!

3873cfc0-bac5-11ec-aa7f-dac502259ad0.png

▲ InnolinkChiplet架構(gòu)圖

隨著高性能計(jì)算、云服務(wù)、邊緣端、企業(yè)應(yīng)用、5G通信人工智能、自動(dòng)駕駛、移動(dòng)設(shè)備等應(yīng)用的高速發(fā)展,算力、內(nèi)存、存儲(chǔ)和互連的需求呈現(xiàn)爆炸式增長(zhǎng),但同時(shí),先進(jìn)工藝芯片迭代也面臨著開發(fā)難度大、生產(chǎn)成本高、良品率低的窘境,即先進(jìn)制程工藝下芯片面臨著性能與成本的矛盾,Chiplet技術(shù)在這一背景下得到快速發(fā)展。

38831a02-bac5-11ec-aa7f-dac502259ad0.png

▲ 制程工藝發(fā)展和晶體管密度增加導(dǎo)致開發(fā)成本急劇上升

Chiplet技術(shù)的核心是多芯粒(Die to Die)互聯(lián),利用更短距離、更低功耗、更高密度的芯片裸die間連接方式,突破單晶片(monolithic)的性能和良率瓶頸,降低較大規(guī)模芯片的開發(fā)時(shí)間、成本和風(fēng)險(xiǎn),實(shí)現(xiàn)異構(gòu)復(fù)雜高性能SoC的集成,滿足不同廠商的芯粒之間的互聯(lián)需求,達(dá)到產(chǎn)品的最佳性能和長(zhǎng)生命周期。

3894a9c0-bac5-11ec-aa7f-dac502259ad0.png

▲ Chiplet核心技術(shù)是多芯?;ヂ?lián)

近年,AMD、蘋果和英偉達(dá)等國(guó)際巨頭都發(fā)布了標(biāo)志性的Chiplet旗艦產(chǎn)品,并在各個(gè)應(yīng)用領(lǐng)域取得極大成功,進(jìn)一步驗(yàn)證了Chiplet技術(shù)的可行性和發(fā)展前景,使得Chiplet互聯(lián)這一核心技術(shù)日益受到市場(chǎng)追捧!

38a29d96-bac5-11ec-aa7f-dac502259ad0.png

▲ 多芯?;ヂ?lián)的Chiplet技術(shù)是實(shí)現(xiàn)高性能異構(gòu)系統(tǒng)的發(fā)展趨勢(shì)

38acaeb2-bac5-11ec-aa7f-dac502259ad0.png

▲ 蘋果自研M1Ultra芯片應(yīng)用Chiplet技術(shù)實(shí)現(xiàn)性能翻倍

Chiplet的早期發(fā)展協(xié)議混亂各個(gè)公司制定自己的私有標(biāo)準(zhǔn)

此前,眾多的芯片廠商都在推自己的互聯(lián)標(biāo)準(zhǔn),比如Marvell在推出模塊化芯片架構(gòu)時(shí)采用了Kandou總線接口;NVIDIA擁有用于GPU的高速互聯(lián)NV Link方案;英特爾推出了EMIB (Embedded Die interconnect bridge)接口;臺(tái)積電和Arm合作搞了LIPINCON協(xié)議;AMD也有Infinity Fabrie總線互聯(lián)技術(shù)等等。 芯動(dòng)科技奮起直追緊隨其后,2020年在國(guó)內(nèi)率先推出自主研發(fā)的Innolink Chiplet標(biāo)準(zhǔn)并實(shí)現(xiàn)授權(quán)量產(chǎn)。

Chiplet技術(shù)核心就是Die to Die互聯(lián),實(shí)現(xiàn)大帶寬下的多芯片算力合并,形成多樣化、多工藝的芯片組合。顯然,如果各家芯片廠商都在推自己的標(biāo)準(zhǔn),這將導(dǎo)致不同廠商的Chiplet之間的互聯(lián)障礙,限制Chiplet的發(fā)展。因此,實(shí)現(xiàn)各個(gè)芯粒之間高速互聯(lián),需要芯片設(shè)計(jì)公司、EDA廠商、Foundry、封測(cè)廠商等上下游產(chǎn)業(yè)鏈協(xié)調(diào)配合、建立統(tǒng)一的接口標(biāo)準(zhǔn),從而實(shí)現(xiàn)Chiplet技術(shù)的量產(chǎn)應(yīng)用并真正降低成本,加速整個(gè)Chiplet生態(tài)的發(fā)展。于是,UCIe標(biāo)準(zhǔn)應(yīng)運(yùn)而生。

UCIe的建立將有力推動(dòng)Chiplet連接標(biāo)準(zhǔn)發(fā)展

前不久,UCIe標(biāo)準(zhǔn)發(fā)布引起了業(yè)界高度關(guān)注與熱議,因?yàn)檫@是由一條比較完整的產(chǎn)業(yè)鏈提出的開放的、可互操作性的標(biāo)準(zhǔn),能有效解決當(dāng)前先進(jìn)工藝芯片產(chǎn)業(yè)上下游發(fā)展的難題,降低成本、提升性能。

Universal Chiplet Interconnect Express (UCIe)是一個(gè)開放的、行業(yè)通用的Chiplet(芯粒)的高速互聯(lián)標(biāo)準(zhǔn),由英特爾、AMD、ARM、高通、三星、臺(tái)積電、日月光、Google 、Meta、微軟等十大行業(yè)巨頭聯(lián)合推出。它可以實(shí)現(xiàn)小芯片之間的封裝級(jí)互連,具有高帶寬、低延遲、低成本、低功耗等優(yōu)點(diǎn),能夠滿足包括云端、邊緣端、企業(yè)級(jí)、5G、汽車、高性能計(jì)算和移動(dòng)設(shè)備等在內(nèi)的整個(gè)計(jì)算領(lǐng)域,對(duì)算力、內(nèi)存、存儲(chǔ)和互連日益增長(zhǎng)的高需求。通俗來講,UCIe是統(tǒng)一標(biāo)準(zhǔn)后的Chiplet,具有封裝集成不同Die的能力,這些Die可以來自不同的晶圓廠,也可以是采用不同的設(shè)計(jì)和封裝方式。

InnolinkChiplet方案解讀

就在Ucle標(biāo)準(zhǔn)發(fā)布后兩周,芯動(dòng)科技就宣布推出首個(gè)國(guó)產(chǎn)自主研發(fā)物理層兼容UCIe標(biāo)準(zhǔn)的IP解決方案-Innolink Chiplet。芯動(dòng)Chiplet架構(gòu)師高專表示:芯動(dòng)在Chiplet技術(shù)領(lǐng)域積累了大量的客戶應(yīng)用需求經(jīng)驗(yàn),并且和臺(tái)積電、intel、三星、美光等業(yè)界領(lǐng)軍企業(yè)有密切的技術(shù)溝通和合作探索,兩年前就開始了Innolink的研發(fā)工作,率先明確Innolink B/C基于DDR的技術(shù)路線,并于2020年的Design Reuse全球會(huì)議上首次向業(yè)界公開Innolink A/B/C技術(shù)。

得益于正確的技術(shù)方向和超前的布局規(guī)劃,Innolink的物理層與UCIe的標(biāo)準(zhǔn)保持一致,成為國(guó)內(nèi)首發(fā)、世界領(lǐng)先的自主UCIe Chiplet解決方案。

38d496e8-bac5-11ec-aa7f-dac502259ad0.png

▲ InnolinkA/B/C實(shí)現(xiàn)方法

Innolink Chiplet的設(shè)計(jì)思路和技術(shù)特點(diǎn):

1.業(yè)界很多公司認(rèn)為Chiplet跨工藝、跨封裝的特性,會(huì)使其面臨復(fù)雜的信號(hào)衰減路徑,所以普遍使用SerDes差分技術(shù)以應(yīng)對(duì)這一問題。芯動(dòng)基于對(duì)Chiplet應(yīng)用場(chǎng)景和技術(shù)趨勢(shì)的深刻理解,以及在DDR技術(shù)領(lǐng)域的絕對(duì)領(lǐng)先,認(rèn)為相較于SerDes路線,DDR技術(shù)更適合Chiplet互聯(lián)和典型應(yīng)用,而且不同封裝場(chǎng)景需要用到不同的DDR技術(shù)方案。

2.Chiplet(Die to Die)在短距PCB、基板、Interposer上連接時(shí),路徑短、干擾少、信號(hào)完整性好,此時(shí)采用DDR技術(shù)路線在延時(shí)功耗和帶寬密度上更具優(yōu)勢(shì)。在短距離PCB、基板、Interposer平臺(tái)上,DDR對(duì)比SerDes的優(yōu)勢(shì)如下:

38e9f3a8-bac5-11ec-aa7f-dac502259ad0.png

Chiplet的核心目標(biāo)就是高密度和低功耗,DDR技術(shù)滿足多芯?;ヂ?lián)的高密度、低功耗、低延遲等綜合需求,可使多芯粒像單芯粒一樣工作,單芯??偩€延展至多芯粒。因此,芯動(dòng)綜合考慮SerDes和DDR的技術(shù)特點(diǎn),在Innolink-B/C 采用了DDR的方式實(shí)現(xiàn),提供基于GDDR6/LPDDR5技術(shù)的高速、高密度、高帶寬連接方案。

3.標(biāo)準(zhǔn)封裝使用MCM傳統(tǒng)基板作為Chiplet互聯(lián)的介質(zhì),具備成本便宜等特點(diǎn),是對(duì)成本較為敏感的Chiplet應(yīng)用場(chǎng)景首選;先進(jìn)封裝如Interposer,具備密度高、良品率低、成本高等特點(diǎn),則是對(duì)價(jià)格不敏感的高性能應(yīng)用場(chǎng)景首選。在UCIe定義正式發(fā)布前,Innolink-B/C就提前實(shí)現(xiàn)了這兩種封裝場(chǎng)景的應(yīng)用,驗(yàn)證了其對(duì)市場(chǎng)前景和Chiplet技術(shù)趨勢(shì)的準(zhǔn)確判斷。

38fca584-bac5-11ec-aa7f-dac502259ad0.png

▲UCIe定義不同封裝標(biāo)準(zhǔn)的主要性能指標(biāo)

4.針對(duì)長(zhǎng)距離PCB、線纜的Chiplet連接,Innolink-A提供基于SerDes差分信號(hào)的連接方案,以補(bǔ)償長(zhǎng)路徑的信號(hào)衰減。

5.總的來看,Innolink-A/B/C實(shí)現(xiàn)了跨工藝、跨封裝的Chiplet量產(chǎn)方案,成為業(yè)界領(lǐng)先!圍繞著Innolink Chiplet IP技術(shù),芯動(dòng)同時(shí)還提供封裝設(shè)計(jì)、可靠性驗(yàn)證、信號(hào)完整性分析、DFT、熱仿真、測(cè)試方案等整套解決方案!

390aadf0-bac5-11ec-aa7f-dac502259ad0.png

▲ InnolinkChiplet的設(shè)計(jì)包含了UCIe的Chiplet連接先進(jìn)、標(biāo)準(zhǔn)封裝定義

圖中顯示UCIe分了3個(gè)層次,Protocol Layer協(xié)議層、die to die Adapter互聯(lián)層、Physical Layer物理層。其中協(xié)議層就是常用的PCIE、CXL等上層協(xié)議,底層的Die to Die和PHY物理層,即是和Innolink同樣的實(shí)現(xiàn)方式。

總結(jié):芯動(dòng)準(zhǔn)確地把握了Chiplet技術(shù)方向,并前瞻性地完成設(shè)計(jì)驗(yàn)證,與后來推出的UCIe技術(shù)方向一致,為Innolink兼容UCIe標(biāo)準(zhǔn)奠定基礎(chǔ),成為業(yè)界領(lǐng)先方案。

這聽起來像押中高考大題的故事,其實(shí)Innolink背后的技術(shù)極為復(fù)雜,正因?yàn)樾緞?dòng)掌握了高速SerDes、GDDR6/6X、LPDDR5/DDR5、HBM3、基板和Interposer設(shè)計(jì)方案、高速信號(hào)完整性分析、先進(jìn)工藝封裝、測(cè)試方法等等世界領(lǐng)先的核心技術(shù),并且經(jīng)過大量客戶需求落地和量產(chǎn)驗(yàn)證迭代。博觀而約取,厚積而薄發(fā),“押中題”無疑是是芯動(dòng)技術(shù)團(tuán)隊(duì)長(zhǎng)期投入和耕耘的成果!

芯動(dòng)準(zhǔn)備了滿滿一桌的大餐等著UCIe這個(gè)客人上桌!

Innolink Chiplet是芯動(dòng)先進(jìn)IP之集大成者,代表著國(guó)內(nèi)乃至世界領(lǐng)先水平,聞之不如見之,我們來盤點(diǎn)一下其內(nèi)部實(shí)現(xiàn)的基礎(chǔ)技術(shù)。

391a3450-bac5-11ec-aa7f-dac502259ad0.png

392783c6-bac5-11ec-aa7f-dac502259ad0.png

▲ 18GbpsGDDR6單端信號(hào)量產(chǎn)驗(yàn)證

39331c22-bac5-11ec-aa7f-dac502259ad0.png

▲ 21Gbps PAM4 DQ eye, single ended

39450234-bac5-11ec-aa7f-dac502259ad0.png

▲ HBM3 6.4Gbps 高速眼圖

39554338-bac5-11ec-aa7f-dac502259ad0.png

▲ 全球首個(gè)GDDR6/6X combo IP量產(chǎn)

3969e4e6-bac5-11ec-aa7f-dac502259ad0.png

3976d35e-bac5-11ec-aa7f-dac502259ad0.png

▲ 32/56GSerDes眼圖

3991175a-bac5-11ec-aa7f-dac502259ad0.png

▲ 風(fēng)華1號(hào)4K高性能GPU應(yīng)用InnolinkChiplet實(shí)現(xiàn)性能翻倍

39a1582c-bac5-11ec-aa7f-dac502259ad0.png

▲ 先進(jìn)封裝信號(hào)完整性分析

39b46dd6-bac5-11ec-aa7f-dac502259ad0.png

▲ 封裝熱效應(yīng)仿真

看到這些賞心悅目的IP驗(yàn)證測(cè)試眼圖,相信大家對(duì)Innolink Chiplet有了更加客觀的認(rèn)知。追本溯源,這些成果反映的另一問題也值得探討,為什么芯動(dòng)能在這么多先進(jìn)技術(shù)上取得如此耀眼的成績(jī)?

為什么要做先進(jìn)IP有哪些挑戰(zhàn)和困難?

芯動(dòng)科技的CEO敖海先生是技術(shù)出身,長(zhǎng)期保持和一線研發(fā)工程一起討論架構(gòu)、改代碼、調(diào)電路、定方案的習(xí)慣,從領(lǐng)導(dǎo)人至一線員工,全公司都秉承踏實(shí)進(jìn)取、勇于創(chuàng)新、務(wù)實(shí)精進(jìn)的作風(fēng)。見微知著,芯動(dòng)研發(fā)團(tuán)隊(duì)能持續(xù)攻克一個(gè)個(gè)技術(shù)難關(guān)、攀登一座座行業(yè)高峰也就不奇怪了。正因于此,芯動(dòng)才能保持對(duì)市場(chǎng)的敏銳判斷和技術(shù)發(fā)展的持續(xù)領(lǐng)先!

敖海認(rèn)為,現(xiàn)階段先進(jìn)工藝芯片技術(shù)迅速發(fā)展、高性能應(yīng)用需求急劇增加,只有不畏挑戰(zhàn)迎難而上、搶先占領(lǐng)技術(shù)高地,在Chiplet等先進(jìn)IP技術(shù)上對(duì)標(biāo)海外巨頭,并在某些領(lǐng)域?qū)崿F(xiàn)彎道超越,才能在市場(chǎng)上站穩(wěn)腳跟,有效賦能國(guó)產(chǎn)半導(dǎo)體發(fā)展!

首發(fā)先進(jìn)IP技術(shù)具備很多優(yōu)勢(shì),可以快速贏得業(yè)界認(rèn)可、第一時(shí)間導(dǎo)入客戶需求并設(shè)計(jì)驗(yàn)證、廣泛獲得Foundry和封測(cè)等上下游的大力支持。在市場(chǎng)應(yīng)用成熟時(shí),還可以讓廣大芯片客戶用上量產(chǎn)驗(yàn)證的、可靠安全的IP,從而根據(jù)新的升級(jí)方向迅速實(shí)現(xiàn)技術(shù)迭代,進(jìn)一步推動(dòng)業(yè)務(wù)增長(zhǎng)。一步領(lǐng)先、步步領(lǐng)先,從IP切入是極具實(shí)際意義的。

當(dāng)然,首發(fā)推出先進(jìn)工藝IP面臨很多困難:

1.沒有參照對(duì)象,試錯(cuò)成本高。

第一個(gè)吃螃蟹的人,先進(jìn)道路的開拓者,總要付出加倍的努力。在很多大的技術(shù)節(jié)點(diǎn)上并沒摸石頭過河的說法,需要不斷的摸索嘗試。通俗點(diǎn)講就是一個(gè)個(gè)坑踩個(gè)遍,踩結(jié)實(shí)了,路就平了。

2.對(duì)團(tuán)隊(duì)要求高。

一個(gè)先進(jìn)IP,從數(shù)字到模擬、后端到工藝、流片到封測(cè),每個(gè)環(huán)節(jié)都要資深的技術(shù)人員,芯動(dòng)經(jīng)過16年的積累,打造一支技術(shù)過硬的隊(duì)伍,后來居上,面對(duì)國(guó)外廠商的先發(fā)優(yōu)勢(shì)毫不退讓,用實(shí)力贏得全球客戶認(rèn)可。

3.先進(jìn)工藝流片驗(yàn)證成本高。

先進(jìn)工藝的IP流片驗(yàn)證成本很高昂,設(shè)計(jì)工時(shí)、FinFet工藝MPW或者流片費(fèi)用、封測(cè)等累加,每次驗(yàn)證的費(fèi)用輕輕松松破百萬美元。

某種意義上,芯動(dòng)在先進(jìn)IP領(lǐng)域獲得的優(yōu)勢(shì)和業(yè)界認(rèn)可,以及6大合作晶圓廠在工藝、流片成本、產(chǎn)能上給予的巨大幫助,都是做先進(jìn)工藝IP的好處。

先進(jìn)IP的重要意義

有和沒有先進(jìn)IP區(qū)別是很大的,有先進(jìn)IP能夠使市場(chǎng)更加理性,同時(shí)滿足國(guó)產(chǎn)高端芯片自主可控、技術(shù)迭代的迫切需求!

芯動(dòng)的先進(jìn)IP技術(shù),一方面引領(lǐng)行業(yè)技術(shù)的創(chuàng)新,塑造半導(dǎo)體企業(yè)的全球化長(zhǎng)遠(yuǎn)發(fā)展視野,另一方面填補(bǔ)國(guó)內(nèi)高性能芯片的應(yīng)用空白,助力國(guó)內(nèi)高端芯片發(fā)展。

3a1a5b5a-bac5-11ec-aa7f-dac502259ad0.png

芯動(dòng)16年來重兵投入全球先進(jìn)工藝、專注國(guó)產(chǎn)自主IP研發(fā),在高性能計(jì)算平臺(tái)、多媒體終端&汽車電子平臺(tái)、IoT物聯(lián)網(wǎng)平臺(tái)等應(yīng)用領(lǐng)域打造了核心優(yōu)勢(shì),超過200次的流片記錄、逾60億顆授權(quán)量產(chǎn)芯片、10億顆以上高端定制SoC量產(chǎn),默默耕耘、腳踏實(shí)地,為賦能高端芯片做出重要貢獻(xiàn)!

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    5150

    瀏覽量

    134748
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    489

    瀏覽量

    13555
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    2007

原文標(biāo)題:Innolink-國(guó)產(chǎn)首個(gè)物理層兼容UCIe標(biāo)準(zhǔn)的Chiplet解決方案

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DP83843:一款功能強(qiáng)大的以太網(wǎng)物理層芯片

    DP83843:一款功能強(qiáng)大的以太網(wǎng)物理層芯片 在當(dāng)今的網(wǎng)絡(luò)通信領(lǐng)域,以太網(wǎng)技術(shù)扮演著至關(guān)重要的角色。而物理層芯片作為以太網(wǎng)通信的基礎(chǔ),其性能和功能直接影響著整個(gè)網(wǎng)絡(luò)的穩(wěn)定性和傳輸效率。今天,我們
    的頭像 發(fā)表于 01-04 14:50 ?132次閱讀

    DP83848-HT:適用于嚴(yán)苛環(huán)境的以太網(wǎng)物理層收發(fā)器

    DP83848-HT:適用于嚴(yán)苛環(huán)境的以太網(wǎng)物理層收發(fā)器 在當(dāng)今的電子設(shè)備中,以太網(wǎng)連接的需求日益增長(zhǎng),對(duì)能在惡劣環(huán)境下穩(wěn)定工作的以太網(wǎng)物理層收發(fā)器的需求也愈發(fā)迫切。德州儀器(TI
    的頭像 發(fā)表于 12-22 15:15 ?212次閱讀

    DP83867E/IS/CS以太網(wǎng)物理層收發(fā)器:特性與設(shè)計(jì)要點(diǎn)詳解

    DP83867E/IS/CS以太網(wǎng)物理層收發(fā)器:特性與設(shè)計(jì)要點(diǎn)詳解 在如今這個(gè)數(shù)據(jù)驅(qū)動(dòng)的時(shí)代,以太網(wǎng)通信在各個(gè)領(lǐng)域都扮演著至關(guān)重要的角色。DP83867E/IS/CS作為一款穩(wěn)健型低功耗全功能物理層
    的頭像 發(fā)表于 12-19 16:45 ?520次閱讀

    DP83867系列以太網(wǎng)物理層收發(fā)器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    DP83867系列以太網(wǎng)物理層收發(fā)器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn) 在工業(yè)自動(dòng)化、通信基礎(chǔ)設(shè)施等領(lǐng)域,可靠且高性能的以太網(wǎng)物理層收發(fā)器至關(guān)重要。德州儀器(TI)的DP83867E/IS/CS系列收發(fā)器,以其
    的頭像 發(fā)表于 12-19 16:45 ?487次閱讀

    關(guān)于無線光通信物理層安全性的技術(shù)方案

    ————基于物理層特性的無線光通信保密安全方案闡述1.摘要本方案旨在系統(tǒng)闡述無線光通信技術(shù)(尤指可見光通信/VLC與光保真/LiFi)在通信保密安全性方面的核心原理與獨(dú)特優(yōu)勢(shì)。與傳統(tǒng)的、依賴復(fù)雜
    的頭像 發(fā)表于 12-19 11:55 ?1370次閱讀
    關(guān)于無線光通信<b class='flag-5'>物理層</b>安全性的技術(shù)<b class='flag-5'>方案</b>

    汽車以太網(wǎng)物理層收發(fā)器DP83TC811R-Q1:特性、應(yīng)用與設(shè)計(jì)指南

    汽車以太網(wǎng)物理層收發(fā)器DP83TC811R-Q1:特性、應(yīng)用與設(shè)計(jì)指南 在汽車電子領(lǐng)域,以太網(wǎng)技術(shù)的應(yīng)用越來越廣泛,而物理層收發(fā)器作為以太網(wǎng)通信的關(guān)鍵組件,其性能和特性對(duì)于整個(gè)系統(tǒng)的穩(wěn)定性和可靠性
    的頭像 發(fā)表于 12-18 14:10 ?287次閱讀

    TLIN1028S-Q1:汽車LIN物理層收發(fā)器的卓越之選

    AEC-Q100(1級(jí))標(biāo)準(zhǔn),滿足汽車應(yīng)用的嚴(yán)格要求。它遵循本地互連網(wǎng)絡(luò)(LIN)物理層規(guī)范ISO/DIS 17987 - 4,同時(shí)也
    的頭像 發(fā)表于 12-17 16:55 ?531次閱讀

    RapidIO標(biāo)準(zhǔn)的串行物理層實(shí)現(xiàn)

    Serial RapidIO(SRIO) 特指 RapidIO 標(biāo)準(zhǔn)的串行物理層實(shí)現(xiàn)。
    的頭像 發(fā)表于 12-09 10:41 ?374次閱讀
    RapidIO<b class='flag-5'>標(biāo)準(zhǔn)</b>的串行<b class='flag-5'>物理層</b>實(shí)現(xiàn)

    VOOHU——SPE信號(hào)如何實(shí)現(xiàn)千米傳輸?解析其物理層設(shè)計(jì)

    實(shí)現(xiàn)長(zhǎng)距離、高可靠的信號(hào)傳輸是SPE技術(shù)落地的基礎(chǔ)。本文將探討在單對(duì)線架構(gòu)下,如何通過物理層設(shè)計(jì)應(yīng)對(duì)信號(hào)衰減與工業(yè)環(huán)境干擾的挑戰(zhàn)。
    的頭像 發(fā)表于 12-02 17:48 ?642次閱讀
    VOOHU——SPE信號(hào)如何實(shí)現(xiàn)千米傳輸?解析其<b class='flag-5'>物理層</b>設(shè)計(jì)

    ADP7000系列示波器特色功能:以太網(wǎng)物理層一致性測(cè)試,讓網(wǎng)絡(luò)物理層問題無所遁形

    引言隨著數(shù)字化浪潮席卷與通信技術(shù)高速發(fā)展,以太網(wǎng)作為應(yīng)用最廣泛的網(wǎng)絡(luò)通信載體,已深度應(yīng)用于數(shù)據(jù)中心、工業(yè)互聯(lián)網(wǎng)、智能汽車等領(lǐng)域。以太網(wǎng)的物理層特性直接影響著鏈路穩(wěn)定性、誤碼率、傳輸帶寬等性能,而隨著
    的頭像 發(fā)表于 10-30 09:02 ?341次閱讀
    ADP7000系列示波器特色功能:以太網(wǎng)<b class='flag-5'>物理層</b>一致性測(cè)試,讓網(wǎng)絡(luò)<b class='flag-5'>物理層</b>問題無所遁形

    睿遠(yuǎn)研究院丨IO-Link規(guī)范解讀(三):物理層概覽

    就來重點(diǎn)分析一下IO-Link的物理層,讓你看懂 IO-Link 的電纜、連接器和信號(hào)傳輸背后的 “硬核規(guī)則”。 1物理層概覽 IO-Link的三線連接系統(tǒng)是基于IEC 60947-5-2 標(biāo)準(zhǔn)。三根
    的頭像 發(fā)表于 10-21 17:26 ?2972次閱讀
    睿遠(yuǎn)研究院丨IO-Link規(guī)范解讀(三):<b class='flag-5'>物理層</b>概覽

    是德科技推出HDMI 2.2物理層合規(guī)性測(cè)試解決方案

    是德科技(NYSE: KEYS )宣布推出高清晰度多媒體接口 HDMI 2.2 物理層合規(guī)性測(cè)試解決方案,為發(fā)射器(源)和線纜設(shè)備提供強(qiáng)大的合規(guī)性與性能驗(yàn)證能力。是德科技的HDMI電氣性能、驗(yàn)證與合
    的頭像 發(fā)表于 09-01 17:33 ?1826次閱讀
    是德科技推出HDMI 2.2<b class='flag-5'>物理層</b>合規(guī)性測(cè)試<b class='flag-5'>解決方案</b>

    智原科技推出DDR/LPDDR通用物理層IP解決方案

    ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)領(lǐng)導(dǎo)廠商智原科技(Faraday Technology Corporation)宣布推出可支持第三至第五代DDR/LPDDR的通用物理層IP,適用于聯(lián)電(UMC)22ULP
    的頭像 發(fā)表于 07-25 16:41 ?1017次閱讀

    單芯片千兆以太網(wǎng)物理層收發(fā)器DM9119解析

    1. 概述 DM9119NX 是一款單芯片千兆以太網(wǎng)物理層(PHY)收發(fā)器,兼容 IEEE 802.3(10BASE-T)、IEEE 802.3u(100BASE-TX/1000BASE-T
    的頭像 發(fā)表于 02-20 11:02 ?1394次閱讀
    單芯片千兆以太網(wǎng)<b class='flag-5'>物理層</b>收發(fā)器DM9119解析

    新思科技與英特爾攜手完成UCIe互操作性測(cè)試

    近日,新思科技與英特爾攜手合作,率先完成了UCIe(Universal Chiplet Interconnect Express)互操作性測(cè)試芯片演示,并成功推出了包含控制器、PHY(物理層)和驗(yàn)證
    的頭像 發(fā)表于 02-18 14:18 ?878次閱讀