chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PLD的設(shè)計(jì)流程

倩倩 ? 來源:《IC設(shè)計(jì)與方法》 ? 作者:《IC設(shè)計(jì)與方法》 ? 2022-08-15 10:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

課程中運(yùn)用QuarusⅡ工具講解可編程器件PLD的設(shè)計(jì)流程,QuarusⅡ工具是Altera公司的產(chǎn)品。同時(shí)課程說明了針對(duì)Xilinx公司的ISE工具的PLD設(shè)計(jì)流程也是相似的。

PLD的設(shè)計(jì)流程與ASIC(專用集成電路)的設(shè)計(jì)流程類似,具體設(shè)計(jì)流程如下:

(1)明確設(shè)計(jì)需求(Design Entry)。根據(jù)設(shè)計(jì)需求,在RTL的結(jié)構(gòu)層次(運(yùn)用Verilog代碼設(shè)計(jì)芯片的一種方式)完成電路設(shè)計(jì)(RTL Coding),完成初始Verilog代碼。

(2)RTL級(jí)的電路仿真(RTL Simulation)。進(jìn)行仿真的工具既可以運(yùn)用Altera公司的QuarusⅡ內(nèi)嵌仿真工具,也可以運(yùn)用Modelsim仿真工具(課程中講解的仿真工具)。驗(yàn)證代碼是否滿足設(shè)計(jì)要求,這一階段的驗(yàn)證沒有時(shí)序相關(guān)信息,即未考慮器件延時(shí)。

(3)邏輯綜合(Synthesis),將RTL級(jí)代碼映射成具體的器件實(shí)現(xiàn)電路設(shè)計(jì),生成對(duì)應(yīng)的門級(jí)網(wǎng)單(芯片設(shè)計(jì)中間階段的電路圖)。

(4)布局和布線(Place&Route),將邏輯綜合過程中使用的元器件替換成Altera公司提供的元器件,并在電路內(nèi)布線,完成電路連接。

PLD的邏輯綜合與布局和布線兩個(gè)步驟可以運(yùn)用Altera公司提供QuarusⅡ工具一步完成,其他公司提供的PLD設(shè)計(jì)工具也可以一步完成上述兩個(gè)步驟。

2eac1f6c-1c2a-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計(jì)與方法》

(5)時(shí)序分析(Time Analysis),證明電路性能滿足時(shí)序要求。


ASIC的設(shè)計(jì)流程中時(shí)序分析步驟在門級(jí)仿真步驟后進(jìn)行,這是因?yàn)锳SIC設(shè)計(jì)工具功能限制的原因,門級(jí)仿真中的時(shí)序只能采用估算的方式得出。

QuarusⅡ工具集成了時(shí)序分析功能,時(shí)序分析可以方便地進(jìn)行,所以PLD設(shè)計(jì)流程的時(shí)序分析步驟先于門級(jí)仿真步驟。

在芯片設(shè)計(jì)中,如果時(shí)序不能滿足要求,如計(jì)數(shù)器的要求是100MHz,但設(shè)計(jì)出的計(jì)數(shù)器只能滿足10MHz的要求,即使門級(jí)仿真的結(jié)果正確,也不能滿足設(shè)計(jì)需求。所以在條件允許的情況下,時(shí)序分析步驟先于門級(jí)仿真步驟。

(6)門級(jí)仿真(Gate Level Simulation),門級(jí)仿真結(jié)果滿足要求,說明電路滿足設(shè)計(jì)的功能需求。

(7)電路板仿真和測試(PC Board Simulation&Test)。將經(jīng)過以上步驟得出的數(shù)據(jù)流文件下載到可編程芯片中,再將可編程芯片安裝到PC板(個(gè)人理解:PCB板,印刷電路板,芯片實(shí)現(xiàn)對(duì)應(yīng)功能所需安裝的電路板)中,進(jìn)行測試。

2ef4d0e0-1c2a-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計(jì)與方法》

PLD設(shè)計(jì)芯片需要進(jìn)行編譯,與一般編程軟件的編譯目的不同,PLD設(shè)計(jì)芯片的編譯的目的是將RTL級(jí)代碼轉(zhuǎn)化成物理器件上可以實(shí)現(xiàn)的電路。

具體的編譯過程有以下幾個(gè)方面:

(1)前端設(shè)計(jì)的邏輯綜合。

(2)后端設(shè)計(jì)的布局布線。

(3)后端設(shè)計(jì)產(chǎn)生的相關(guān)輸出。相關(guān)輸出包括:用于時(shí)序分析的門級(jí)網(wǎng)單、用于仿真的門級(jí)網(wǎng)單、對(duì)器件編程的配置文件。對(duì)器件編程的配置文件可以將沒有功能的可編程器件改變?yōu)榭梢詫?shí)現(xiàn)設(shè)計(jì)需求的專用器件。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6726

    文章

    2561

    瀏覽量

    216998
  • PLD
    PLD
    +關(guān)注

    關(guān)注

    6

    文章

    230

    瀏覽量

    60769
  • Quarus
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    6518

原文標(biāo)題:芯片設(shè)計(jì)相關(guān)介紹(27)——PLD設(shè)計(jì)流程

文章出處:【微信號(hào):行業(yè)學(xué)習(xí)與研究,微信公眾號(hào):行業(yè)學(xué)習(xí)與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    CoWoP封裝的概念、流程與優(yōu)勢

    本文介紹了CoWoP(Chip?on?Wafer?on?Substrate)封裝的概念、流程與優(yōu)勢。
    的頭像 發(fā)表于 08-12 10:49 ?1569次閱讀
    CoWoP封裝的概念、<b class='flag-5'>流程</b>與優(yōu)勢

    一文看懂芯片的設(shè)計(jì)流程

    引言:前段時(shí)間給大家做了芯片設(shè)計(jì)的知識(shí)鋪墊(關(guān)于芯片設(shè)計(jì)的一些基本知識(shí)),今天這篇,我們正式介紹芯片設(shè)計(jì)的具體流程。芯片分為數(shù)字芯片、模擬芯片、數(shù)模混合芯片等多種類別。不同類別的設(shè)計(jì)流程也存在一些
    的頭像 發(fā)表于 07-03 11:37 ?1219次閱讀
    一文看懂芯片的設(shè)計(jì)<b class='flag-5'>流程</b>

    CAN報(bào)文流程解析

    CAN報(bào)文流程解析,直流充電樁上的CAN通訊解析過程
    發(fā)表于 03-24 14:03 ?7次下載

    NX CAD軟件:數(shù)字化工作流程解決方案(CAD工作流程)

    NXCAD——數(shù)字化工作流程解決方案(CAD工作流程)使用西門子領(lǐng)先的產(chǎn)品設(shè)計(jì)軟件NXCAD加速執(zhí)行基于工作流程的解決方案。我們?cè)诹私庑袠I(yè)需求方面累積了多年的經(jīng)驗(yàn),并據(jù)此針對(duì)各個(gè)行業(yè)的具體需求提供
    的頭像 發(fā)表于 02-06 18:15 ?645次閱讀
    NX CAD軟件:數(shù)字化工作<b class='flag-5'>流程</b>解決方案(CAD工作<b class='flag-5'>流程</b>)

    什么是PLD的定義和應(yīng)用 PLD與FPGA的區(qū)別和聯(lián)系

    PLD的定義和應(yīng)用 一、PLD的定義 PLD(Programmable Logic Device)即可編程邏輯器件,是一種能夠根據(jù)用戶的需求和設(shè)計(jì)規(guī)格,通過內(nèi)部的可編程連接和邏輯門陣列,靈活地組合
    的頭像 發(fā)表于 02-01 10:35 ?5685次閱讀

    如何快速入門PLD電路設(shè)計(jì)

    1. 理解PLD的基本概念 PLD的定義 :PLD是一種可以通過編程來配置的集成電路,用于實(shí)現(xiàn)特定的數(shù)字邏輯功能。 PLD的類型 :包括FPGA(Field-Programmable
    的頭像 發(fā)表于 01-20 09:48 ?1263次閱讀

    PLD設(shè)計(jì)流程的詳細(xì)步驟

    PLD(Programmable Logic Device,可編程邏輯器件)設(shè)計(jì)流程是指從設(shè)計(jì)概念到最終實(shí)現(xiàn)的一系列步驟,用于創(chuàng)建和驗(yàn)證可編程邏輯器件的功能。 1. 需求分析(Requirement
    的頭像 發(fā)表于 01-20 09:46 ?1551次閱讀

    PLD的優(yōu)勢與劣勢分析

    減少廢物產(chǎn)生。 2. 成本效益 降低長期成本 :PLD通過減少維修和更換的需要,降低產(chǎn)品的總體擁有成本。 提高效率 :優(yōu)化生產(chǎn)流程和材料使用,減少浪費(fèi),提高生產(chǎn)效率。 3. 法規(guī)遵從 遵守環(huán)境法規(guī) :PLD幫助企業(yè)遵守各種環(huán)境法
    的頭像 發(fā)表于 01-20 09:43 ?1279次閱讀

    PLD在嵌入式系統(tǒng)中的應(yīng)用實(shí)例

    隨著技術(shù)的發(fā)展,嵌入式系統(tǒng)在各個(gè)領(lǐng)域扮演著越來越重要的角色。從簡單的家用電器到復(fù)雜的工業(yè)控制系統(tǒng),嵌入式系統(tǒng)以其高效、可靠和低成本的特點(diǎn),成為現(xiàn)代電子設(shè)計(jì)的首選。在這些系統(tǒng)中,PLD因其獨(dú)特的優(yōu)勢
    的頭像 發(fā)表于 01-20 09:42 ?1120次閱讀

    如何選擇合適的PLD型號(hào)

    在選擇合適的PLD(可編程邏輯器件)型號(hào)時(shí),需要考慮多個(gè)因素,以確保所選器件能夠滿足應(yīng)用需求并具有成本效益。以下是一些關(guān)鍵的步驟和考慮因素: 一、明確應(yīng)用需求 功能需求 :確定PLD需要實(shí)現(xiàn)的具體
    的頭像 發(fā)表于 01-20 09:40 ?814次閱讀

    PLD芯片的工作原理解析

    在現(xiàn)代電子設(shè)計(jì)領(lǐng)域,PLD芯片因其靈活性和可編程性而備受青睞。 1. PLD芯片概述 PLD芯片是一種集成電路,它允許設(shè)計(jì)者通過編程來定義其內(nèi)部邏輯。與傳統(tǒng)的固定邏輯芯片不同,PLD
    的頭像 發(fā)表于 01-20 09:36 ?1208次閱讀

    MOSFET晶體管的工藝制造流程

    本文通過圖文并茂的方式生動(dòng)展示了MOSFET晶體管的工藝制造流程,并闡述了芯片的制造原理。 ? MOSFET的工藝流程 芯片制造工藝流程包括光刻、刻蝕、擴(kuò)散、薄膜、離子注入、化學(xué)機(jī)械研磨、清洗等等
    的頭像 發(fā)表于 11-24 09:13 ?5132次閱讀
    MOSFET晶體管的工藝制造<b class='flag-5'>流程</b>

    數(shù)字設(shè)計(jì)ic芯片流程

    主要介紹芯片的設(shè)計(jì)流程 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ? ? ? ? &
    發(fā)表于 11-20 15:57 ?0次下載

    接單流程設(shè)計(jì)探索

    作者:京東物流 呂順 背景 在物流系統(tǒng)中,接單是信息流的關(guān)鍵和重要的一環(huán),每個(gè)業(yè)務(wù)場景都會(huì)對(duì)應(yīng)一種標(biāo)準(zhǔn)接單流程,例如銷售出、采購入等等。標(biāo)準(zhǔn)接單包括統(tǒng)一接口定義、統(tǒng)一數(shù)據(jù)模型、標(biāo)準(zhǔn)接單核心應(yīng)用職責(zé)
    的頭像 發(fā)表于 10-31 10:56 ?750次閱讀
    接單<b class='flag-5'>流程</b>設(shè)計(jì)探索

    方案尺寸縮小94%,數(shù)分鐘完成原型設(shè)計(jì),TI全新PLD讓功能開發(fā)如此簡單

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)可編程邏輯器件(PLD,programmable logic device)是一種靈活性很高的器件,內(nèi)部集成有可編程的邏輯門、時(shí)鐘資源和互連結(jié)構(gòu),具有開發(fā)周期短、靈活性
    的頭像 發(fā)表于 10-29 00:24 ?4079次閱讀