chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PLD的設(shè)計(jì)流程

倩倩 ? 來(lái)源:《IC設(shè)計(jì)與方法》 ? 作者:《IC設(shè)計(jì)與方法》 ? 2022-08-15 10:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

課程中運(yùn)用QuarusⅡ工具講解可編程器件PLD的設(shè)計(jì)流程,QuarusⅡ工具是Altera公司的產(chǎn)品。同時(shí)課程說(shuō)明了針對(duì)Xilinx公司的ISE工具的PLD設(shè)計(jì)流程也是相似的。

PLD的設(shè)計(jì)流程與ASIC(專用集成電路)的設(shè)計(jì)流程類似,具體設(shè)計(jì)流程如下:

(1)明確設(shè)計(jì)需求(Design Entry)。根據(jù)設(shè)計(jì)需求,在RTL的結(jié)構(gòu)層次(運(yùn)用Verilog代碼設(shè)計(jì)芯片的一種方式)完成電路設(shè)計(jì)(RTL Coding),完成初始Verilog代碼。

(2)RTL級(jí)的電路仿真(RTL Simulation)。進(jìn)行仿真的工具既可以運(yùn)用Altera公司的QuarusⅡ內(nèi)嵌仿真工具,也可以運(yùn)用Modelsim仿真工具(課程中講解的仿真工具)。驗(yàn)證代碼是否滿足設(shè)計(jì)要求,這一階段的驗(yàn)證沒(méi)有時(shí)序相關(guān)信息,即未考慮器件延時(shí)。

(3)邏輯綜合(Synthesis),將RTL級(jí)代碼映射成具體的器件實(shí)現(xiàn)電路設(shè)計(jì),生成對(duì)應(yīng)的門級(jí)網(wǎng)單(芯片設(shè)計(jì)中間階段的電路圖)。

(4)布局和布線(Place&Route),將邏輯綜合過(guò)程中使用的元器件替換成Altera公司提供的元器件,并在電路內(nèi)布線,完成電路連接。

PLD的邏輯綜合與布局和布線兩個(gè)步驟可以運(yùn)用Altera公司提供QuarusⅡ工具一步完成,其他公司提供的PLD設(shè)計(jì)工具也可以一步完成上述兩個(gè)步驟。

2eac1f6c-1c2a-11ed-ba43-dac502259ad0.png

圖片來(lái)源:學(xué)堂在線《IC設(shè)計(jì)與方法》

(5)時(shí)序分析(Time Analysis),證明電路性能滿足時(shí)序要求。


ASIC的設(shè)計(jì)流程中時(shí)序分析步驟在門級(jí)仿真步驟后進(jìn)行,這是因?yàn)锳SIC設(shè)計(jì)工具功能限制的原因,門級(jí)仿真中的時(shí)序只能采用估算的方式得出。

QuarusⅡ工具集成了時(shí)序分析功能,時(shí)序分析可以方便地進(jìn)行,所以PLD設(shè)計(jì)流程的時(shí)序分析步驟先于門級(jí)仿真步驟。

在芯片設(shè)計(jì)中,如果時(shí)序不能滿足要求,如計(jì)數(shù)器的要求是100MHz,但設(shè)計(jì)出的計(jì)數(shù)器只能滿足10MHz的要求,即使門級(jí)仿真的結(jié)果正確,也不能滿足設(shè)計(jì)需求。所以在條件允許的情況下,時(shí)序分析步驟先于門級(jí)仿真步驟。

(6)門級(jí)仿真(Gate Level Simulation),門級(jí)仿真結(jié)果滿足要求,說(shuō)明電路滿足設(shè)計(jì)的功能需求。

(7)電路板仿真和測(cè)試(PC Board Simulation&Test)。將經(jīng)過(guò)以上步驟得出的數(shù)據(jù)流文件下載到可編程芯片中,再將可編程芯片安裝到PC板(個(gè)人理解:PCB板,印刷電路板,芯片實(shí)現(xiàn)對(duì)應(yīng)功能所需安裝的電路板)中,進(jìn)行測(cè)試。

2ef4d0e0-1c2a-11ed-ba43-dac502259ad0.png

圖片來(lái)源:學(xué)堂在線《IC設(shè)計(jì)與方法》

PLD設(shè)計(jì)芯片需要進(jìn)行編譯,與一般編程軟件的編譯目的不同,PLD設(shè)計(jì)芯片的編譯的目的是將RTL級(jí)代碼轉(zhuǎn)化成物理器件上可以實(shí)現(xiàn)的電路。

具體的編譯過(guò)程有以下幾個(gè)方面:

(1)前端設(shè)計(jì)的邏輯綜合。

(2)后端設(shè)計(jì)的布局布線。

(3)后端設(shè)計(jì)產(chǎn)生的相關(guān)輸出。相關(guān)輸出包括:用于時(shí)序分析的門級(jí)網(wǎng)單、用于仿真的門級(jí)網(wǎng)單、對(duì)器件編程的配置文件。對(duì)器件編程的配置文件可以將沒(méi)有功能的可編程器件改變?yōu)榭梢詫?shí)現(xiàn)設(shè)計(jì)需求的專用器件。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6738

    文章

    2651

    瀏覽量

    218876
  • PLD
    PLD
    +關(guān)注

    關(guān)注

    6

    文章

    230

    瀏覽量

    61033
  • Quarus
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    6535

原文標(biāo)題:芯片設(shè)計(jì)相關(guān)介紹(27)——PLD設(shè)計(jì)流程

文章出處:【微信號(hào):行業(yè)學(xué)習(xí)與研究,微信公眾號(hào):行業(yè)學(xué)習(xí)與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    借助 AI 從流程可視化到流程優(yōu)化的 6 個(gè)步驟

    借助 Minitab Solution Center與 Simul8,將日常流程損耗轉(zhuǎn)化為可量化的效能提升 生活各處都看到流程的影子,無(wú)論是逛雜貨店、排隊(duì)買咖啡,還是收拾行李準(zhǔn)備度假。你是否曾發(fā)現(xiàn)
    的頭像 發(fā)表于 12-16 13:51 ?177次閱讀

    視頻卡頓分析流程

    視頻卡頓分析流程
    發(fā)表于 11-10 16:55 ?0次下載

    如何利用數(shù)據(jù)+AI重塑業(yè)務(wù)流程

    在瞬息萬(wàn)變的商業(yè)世界里,企業(yè)一直在通過(guò)業(yè)務(wù)流程再造尋找提升競(jìng)爭(zhēng)力的突破口。從ERP熱潮,到數(shù)字技術(shù)的全面開(kāi)花,每一次技術(shù)浪潮都推動(dòng)著企業(yè)優(yōu)化流程、提升效率。如今,站在AI和數(shù)據(jù)驅(qū)動(dòng)的時(shí)代,企業(yè)應(yīng)該思考的不是AI能不能取代人,而是如何讓人和AI各盡所長(zhǎng),共同改造業(yè)務(wù)
    的頭像 發(fā)表于 09-04 14:37 ?870次閱讀

    CoWoP封裝的概念、流程與優(yōu)勢(shì)

    本文介紹了CoWoP(Chip?on?Wafer?on?Substrate)封裝的概念、流程與優(yōu)勢(shì)。
    的頭像 發(fā)表于 08-12 10:49 ?2475次閱讀
    CoWoP封裝的概念、<b class='flag-5'>流程</b>與優(yōu)勢(shì)

    富捷科技電阻生產(chǎn)工序流程

    在電子元件領(lǐng)域,電阻的品質(zhì)與性能,很大程度上取決于其生產(chǎn)工序流程的嚴(yán)謹(jǐn)性與科學(xué)性。富捷科技作為專注電子元件研發(fā)制造的企業(yè),其電阻生產(chǎn)工序流程,通過(guò)多環(huán)節(jié)精細(xì)把控,為優(yōu)質(zhì)電阻產(chǎn)品筑牢根基。
    的頭像 發(fā)表于 08-11 09:32 ?2.2w次閱讀

    一文看懂芯片的設(shè)計(jì)流程

    引言:前段時(shí)間給大家做了芯片設(shè)計(jì)的知識(shí)鋪墊(關(guān)于芯片設(shè)計(jì)的一些基本知識(shí)),今天這篇,我們正式介紹芯片設(shè)計(jì)的具體流程。芯片分為數(shù)字芯片、模擬芯片、數(shù)?;旌闲酒榷喾N類別。不同類別的設(shè)計(jì)流程也存在一些
    的頭像 發(fā)表于 07-03 11:37 ?2315次閱讀
    一文看懂芯片的設(shè)計(jì)<b class='flag-5'>流程</b>

    油液監(jiān)測(cè)設(shè)備維護(hù)管理導(dǎo)則

    維護(hù)管理導(dǎo)則本管理導(dǎo)則是對(duì)對(duì)旗下產(chǎn)品PLD-0201、PLD-810/810S、PLD-0202、PLD-0203、PLD-601、PMT-
    的頭像 發(fā)表于 06-21 17:07 ?550次閱讀
    油液監(jiān)測(cè)設(shè)備維護(hù)管理導(dǎo)則

    PDL電臺(tái)設(shè)置更改操作流程

    電子發(fā)燒友網(wǎng)站提供《PDL電臺(tái)設(shè)置更改操作流程.pdf》資料免費(fèi)下載
    發(fā)表于 06-04 16:46 ?29次下載

    DP主站轉(zhuǎn)485操作流程

    ?DP主站轉(zhuǎn)485操作流程
    的頭像 發(fā)表于 04-27 09:11 ?854次閱讀
    DP主站轉(zhuǎn)485操作<b class='flag-5'>流程</b>

    CAN報(bào)文流程解析

    CAN報(bào)文流程解析,直流充電樁上的CAN通訊解析過(guò)程
    發(fā)表于 03-24 14:03 ?10次下載

    在HMI上如何顯示PLC代碼流程呢?

    在HMI(人機(jī)界面)上顯示PLC(可編程邏輯控制器)代碼流程,通常涉及以下幾個(gè)步驟: 一、創(chuàng)建Graph流程的FB塊 1. 利用FB塊編程:首先,需要?jiǎng)?chuàng)建一個(gè)Graph流程的FB塊(功能塊),用于
    的頭像 發(fā)表于 03-03 12:09 ?1721次閱讀
    在HMI上如何顯示PLC代碼<b class='flag-5'>流程</b>呢?

    芯片失效分析的方法和流程

    ? 本文介紹了芯片失效分析的方法和流程,舉例了典型失效案例流程,總結(jié)了芯片失效分析關(guān)鍵技術(shù)面臨的挑戰(zhàn)和對(duì)策,并總結(jié)了芯片失效分析的注意事項(xiàng)。 ? ? 芯片失效分析是一個(gè)系統(tǒng)性工程,需要結(jié)合電學(xué)測(cè)試
    的頭像 發(fā)表于 02-19 09:44 ?3155次閱讀

    背金工藝的工藝流程

    本文介紹了背金工藝的工藝流程。 本文將解析一下背金工藝的具體的工藝流程及每步的工藝原理。 背金工藝的工藝流程 ? 如上圖,步驟為: ? tape→grinding →Si etch?→ Detape
    的頭像 發(fā)表于 02-12 09:33 ?2221次閱讀
    背金工藝的工藝<b class='flag-5'>流程</b>

    NX CAD軟件:數(shù)字化工作流程解決方案(CAD工作流程)

    NXCAD——數(shù)字化工作流程解決方案(CAD工作流程)使用西門子領(lǐng)先的產(chǎn)品設(shè)計(jì)軟件NXCAD加速執(zhí)行基于工作流程的解決方案。我們?cè)诹私庑袠I(yè)需求方面累積了多年的經(jīng)驗(yàn),并據(jù)此針對(duì)各個(gè)行業(yè)的具體需求提供
    的頭像 發(fā)表于 02-06 18:15 ?877次閱讀
    NX CAD軟件:數(shù)字化工作<b class='flag-5'>流程</b>解決方案(CAD工作<b class='flag-5'>流程</b>)

    什么是PLD的定義和應(yīng)用 PLD與FPGA的區(qū)別和聯(lián)系

    PLD的定義和應(yīng)用 一、PLD的定義 PLD(Programmable Logic Device)即可編程邏輯器件,是一種能夠根據(jù)用戶的需求和設(shè)計(jì)規(guī)格,通過(guò)內(nèi)部的可編程連接和邏輯門陣列,靈活地組合
    的頭像 發(fā)表于 02-01 10:35 ?6800次閱讀