chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談臺(tái)積電3D Fabric 技術(shù)三大步

半導(dǎo)體產(chǎn)業(yè)縱橫 ? 來(lái)源:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 作者:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 2022-09-05 15:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

3D Fabric將釋放下一代創(chuàng)新力量。

作者:半導(dǎo)體產(chǎn)業(yè)縱橫編輯部

全文引自2022世界半導(dǎo)體大會(huì)臺(tái)積電專場(chǎng)論壇

在世界半導(dǎo)體大會(huì)上,臺(tái)積電資深技術(shù)經(jīng)理鄭茂朋分享了臺(tái)積電目前的先進(jìn)封裝前沿技術(shù)。

臺(tái)積電 3D Fabric 技術(shù)

3D Fabric是臺(tái)積電Chiplet的方案,其分為三大步。

497fd1de-1fb4-11ed-ba43-dac502259ad0.jpg

第一步是用先進(jìn)制造,其中重要的是如何去切割,形成標(biāo)準(zhǔn)的集成電路。 第二步是使用wafer level 3D封裝將其變成標(biāo)準(zhǔn)的集成電路。wafer level 3D封裝并非在基板上實(shí)現(xiàn),而是通過(guò)制造手段實(shí)現(xiàn)。這其實(shí)是Chiplet的典型方案,當(dāng)芯片過(guò)于大時(shí),需要將其切割成小芯片。臺(tái)積電的SoIC是由三顆chiplet的小方案組成的。

49a3cca6-1fb4-11ed-ba43-dac502259ad0.jpg

第三步是BE(封裝)2D/2.5D/3D,封裝就是通過(guò)基板的連線結(jié)合起來(lái)。 3D Fabric 在HPC中的應(yīng)用 HPC的高性能運(yùn)算主要指網(wǎng)絡(luò)產(chǎn)品、網(wǎng)絡(luò)通訊產(chǎn)品、CPU、GPU以及使用AI的產(chǎn)品,都屬于HPC的范疇。這其中會(huì)用到一些比較大的芯片。正常芯片最大尺寸是800平方毫米,但GPU和AI芯片需要無(wú)線增大時(shí),就需要切割。 在HPC中,臺(tái)積電會(huì)用到3D Chip Stacking。這其中包括兩種方式,一種方式是 Chip on wafer,就是將切割后的Chip直接放在晶圓上;另一種方式是wafer on wafer,就是直接將晶圓和晶圓對(duì)接。完成這一階段后,臺(tái)積電將進(jìn)行3D封裝。 臺(tái)積電的3D封裝有很多種類。第一種,如果是高密度的互連。芯片需要和基板相連則會(huì)使用silicon imterposer,直接使用晶圓作為中介層,進(jìn)行高密度的連接。第二種,如果兩個(gè)Die之間并非高密度互連,可能使用CoWoS-R或者InFo-2D的RDL。第三種,CoWoS-L處于以上兩種情況中間,在Die和Die之間高密度互聯(lián)區(qū)域中存在一個(gè)Local silicon。 臺(tái)積電的SoIC封裝方式,主要提供高密度互連。一種方式是chipon wafer,也就是logic與logic之間通過(guò)一個(gè)bonding直接連接,這其中尺寸可以達(dá)到9微米。另外一種wafer on wafer,也是提供了最小9個(gè)micron。目前,甚至在一些攝像頭上,臺(tái)積電已經(jīng)提供了小于1個(gè)micron的bonding尺寸。這種連接方式可以實(shí)現(xiàn)高帶寬、節(jié)省能耗、提高SI/PI性能。

49ca3e22-1fb4-11ed-ba43-dac502259ad0.jpg

從SoIC目前的技術(shù)指標(biāo)看,在邏輯制程上,臺(tái)積電2022年已經(jīng)達(dá)到3nm節(jié)點(diǎn)。 SoIC-CoW可以做到Top Die和Bondom Die達(dá)到7nm,bondingpitch達(dá)到9個(gè)micron,未來(lái)的技術(shù)指標(biāo)將做到5nm和5nm的堆疊,6 micron的尺寸。 SoIC-WoW,達(dá)到7nm、0.13DTC。AMD發(fā)布的EPYC Processor中,將最占面積的緩存進(jìn)行了3層的堆疊。 其他的封裝方案還有,CoWoS和InFo。 CoWoS方案上,臺(tái)積電推出了三種方式,CoWoS-S、CoWoS-R、CoWoS-L。CoWoS-S是CoWoS中臺(tái)積電能夠提供的最成熟技術(shù),已經(jīng)有11年的研究經(jīng)驗(yàn)。另外,一些低成本的方案可以使用CoWoS-R,也即不使用晶圓的制造,而是通過(guò)有機(jī)物的RDL制造。

InFo方案上,臺(tái)積電推出了兩種方式,InFO-oS、InFO-M。InFo方案與大多數(shù)封裝廠的Fan-Out類似,主要區(qū)別在于去掉了silicon imterposer,使用一些RDL層進(jìn)行串連。

3D Fabric在手機(jī)應(yīng)用

49f90f36-1fb4-11ed-ba43-dac502259ad0.jpg

InFO-POP在2016年應(yīng)用于手機(jī)產(chǎn)品,出貨量達(dá)到1.2億?,F(xiàn)在,InFO-POP達(dá)到了4%的提升,并且其中的silicon較薄,更適用于手機(jī)。 蘋果A系列的chip大概在100平方毫米,安卓也基本在120平方毫米,如果芯片需要的功能越來(lái)越多,相應(yīng)芯片會(huì)越來(lái)越大。臺(tái)積電對(duì)此的應(yīng)對(duì)方式是使用InFO-3D,將一顆芯片拆分為SoC 1和SoC 2,通過(guò)封裝的形式堆疊,做成相同性能的一顆芯片,使得芯片尺寸明顯變小。 3D Fabric的制造及生態(tài)鏈 目前,臺(tái)積電已經(jīng)建成了全球第一個(gè)全自動(dòng)化3D Fabric工廠,可以提供:SoIC、CoWoS、InFO、先進(jìn)測(cè)試的服務(wù)。

4a278f14-1fb4-11ed-ba43-dac502259ad0.jpg

3D Fabric仍然面臨著很大挑戰(zhàn),對(duì)此臺(tái)積電也在努力推動(dòng)工業(yè)的生態(tài)鏈建設(shè),包括基板、存儲(chǔ)、散熱、封裝材料、設(shè)備的合作協(xié)同。

4a4564bc-1fb4-11ed-ba43-dac502259ad0.jpg

基板的尺寸大多停留在70*70mm的尺寸,但隨著芯片的逐漸增大,需要的基板尺寸也更大。如何驅(qū)動(dòng)基板廠商與臺(tái)積電一起進(jìn)一步改進(jìn),是其中一個(gè)問(wèn)題。 在HPC方面,臺(tái)積電將與HBM供應(yīng)商密切合作,定義和調(diào)整HBM3規(guī)范,以實(shí)現(xiàn)與CoWoS技術(shù)的強(qiáng)大工藝集成。 在手機(jī)方面,將InFo-POP兼容性從定制擴(kuò)展到主流LPDDR,實(shí)現(xiàn)InFO-B工藝與LPDDR組件的集成。 3D Fabric將釋放下一代創(chuàng)新力量。

編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    44

    文章

    5787

    瀏覽量

    174800
  • LPDDR
    +關(guān)注

    關(guān)注

    0

    文章

    46

    瀏覽量

    6764

原文標(biāo)題:臺(tái)積電先進(jìn)封裝的前沿發(fā)展

文章出處:【微信號(hào):ICViews,微信公眾號(hào):半導(dǎo)體產(chǎn)業(yè)縱橫】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    臺(tái)Q3凈利潤(rùn)4523億元新臺(tái)幣 英偉達(dá)或取代蘋果成臺(tái)最大客戶

    39.1%,凈利潤(rùn)創(chuàng)下紀(jì)錄新高,臺(tái)在上年同期凈利潤(rùn)為3252.58億新臺(tái)幣。 每股盈余為新臺(tái)幣17.44元,同比增加39.0%。 目前臺(tái)
    的頭像 發(fā)表于 10-16 16:57 ?2380次閱讀

    臺(tái)2納米制程試產(chǎn)成功,AI、5G、汽車芯片

    又近了一大步。 ? ? 這一歷史性節(jié)點(diǎn)不僅意味著制程技術(shù)的再度跨越,也預(yù)示著未來(lái)AI、通信與汽車等核心領(lǐng)域即將迎來(lái)一場(chǎng)深刻的“芯革命”。 1、技術(shù)再突破 與現(xiàn)行的3nm工藝相比,
    的頭像 發(fā)表于 10-16 15:48 ?853次閱讀

    iTOF技術(shù),多樣化的3D視覺(jué)應(yīng)用

    視覺(jué)傳感器對(duì)于機(jī)器信息獲取至關(guān)重要,正在從二維(2D)發(fā)展到維(3D),在某些方面模仿并超越人類的視覺(jué)能力,從而推動(dòng)創(chuàng)新應(yīng)用。3D 視覺(jué)解決方案大致分為立體視覺(jué)、結(jié)構(gòu)光和飛行時(shí)間 (
    發(fā)表于 09-05 07:24

    臺(tái)引領(lǐng)全球半導(dǎo)體制程創(chuàng)新,2納米制程備受關(guān)注

    在全球半導(dǎo)體行業(yè)中,先進(jìn)制程技術(shù)的競(jìng)爭(zhēng)愈演愈烈。目前,只有臺(tái)星和英特爾家公司能夠進(jìn)入
    的頭像 發(fā)表于 07-21 10:02 ?672次閱讀
    <b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>引領(lǐng)全球半導(dǎo)體制程創(chuàng)新,2納米制程備受關(guān)注

    看點(diǎn):臺(tái)在美建兩座先進(jìn)封裝廠 博通十億美元半導(dǎo)體工廠談判破裂

    兩座先進(jìn)的封裝工廠將分別用于導(dǎo)入?3D 垂直集成的SoIC工藝和 CoPoS?面板級(jí)大規(guī)模 2.5D 集成技術(shù)。 據(jù)悉臺(tái)
    的頭像 發(fā)表于 07-15 11:38 ?1563次閱讀

    TechWiz LCD 3D應(yīng)用:撓曲效用仿真

    完成后在TechWiz LCD 3D中加載并進(jìn)行相關(guān)參數(shù)設(shè)置 2.2在TechWiz LCD 3D軟件中開(kāi)啟應(yīng)用撓曲效應(yīng)的功能 2.3其它設(shè)置 液晶設(shè)置 電壓條件設(shè)置 光學(xué)分析部分,添加偏振片 結(jié)果查看 3.1 V-T
    發(fā)表于 05-14 08:55

    西門子與臺(tái)合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括臺(tái)N3P N3C A14技術(shù)

    西門子和臺(tái)在現(xiàn)有 N3P 設(shè)計(jì)解決方案的基礎(chǔ)上,進(jìn)一推進(jìn)針對(duì)臺(tái)
    發(fā)表于 05-07 11:37 ?1268次閱讀

    西門子數(shù)字化工業(yè)軟件與臺(tái)開(kāi)展進(jìn)一合作

    西門子數(shù)字化工業(yè)軟件宣布與臺(tái)進(jìn)一開(kāi)展合作,基于西門子先進(jìn)的封裝集成解決方案,提供經(jīng)過(guò)認(rèn)證的臺(tái)
    的頭像 發(fā)表于 02-20 11:13 ?888次閱讀

    臺(tái)加速美國(guó)先進(jìn)制程落地

    近日,臺(tái)在美國(guó)舉行了首季董事會(huì),并對(duì)外透露了其在美國(guó)的擴(kuò)產(chǎn)計(jì)劃。臺(tái)董事長(zhǎng)魏哲家在會(huì)上表示
    的頭像 發(fā)表于 02-14 09:58 ?855次閱讀

    臺(tái)2025年起調(diào)整工藝定價(jià)策略

    近日,據(jù)臺(tái)灣媒體報(bào)道,隨著AI領(lǐng)域?qū)ο冗M(jìn)制程與封裝產(chǎn)能的需求日益旺盛,臺(tái)計(jì)劃從2025年1月起,針對(duì)其3nm、5nm以及先進(jìn)的CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 具體而言,
    的頭像 發(fā)表于 12-31 14:40 ?1310次閱讀

    高通明年驍龍8 Elite 2芯片全數(shù)交由臺(tái)代工

    芯片代工伙伴。上一次高通選擇星代工,還要追溯到2021年的驍龍8第一代芯片,當(dāng)時(shí)采用的是星的4納米制程。 據(jù)悉,臺(tái)將為高通生產(chǎn)驍龍8
    的頭像 發(fā)表于 12-30 11:31 ?1665次閱讀

    臺(tái)熊本工廠正式量產(chǎn)

    了重要一。據(jù)悉,該工廠將生產(chǎn)日本國(guó)內(nèi)最先進(jìn)的12-28納米制程邏輯芯片,供應(yīng)給索尼等客戶。這一制程技術(shù)在當(dāng)前半導(dǎo)體市場(chǎng)中具有廣泛的應(yīng)用前景,對(duì)于提升日本半導(dǎo)體產(chǎn)業(yè)的競(jìng)爭(zhēng)力具有重要意義。 臺(tái)
    的頭像 發(fā)表于 12-30 10:19 ?807次閱讀

    uvled光固化3d打印技術(shù)

    說(shuō)到UVLED光固化3D打印技術(shù),那可是當(dāng)下3D打印領(lǐng)域的一股清流?。∵@項(xiàng)技術(shù)利用紫外線和光固化樹(shù)脂來(lái)制造3D打印模型,原理簡(jiǎn)單又高效。UV
    的頭像 發(fā)表于 12-24 13:13 ?1165次閱讀
    uvled光固化<b class='flag-5'>3d</b>打印<b class='flag-5'>技術(shù)</b>

    臺(tái)CoWoS封裝A1技術(shù)介紹

    進(jìn)步,先進(jìn)封裝行業(yè)的未來(lái)非?;钴S。簡(jiǎn)要回顧一下,目前有四大類先進(jìn)封裝。 3D = 有源硅堆疊在有源硅上——最著名的形式是利用臺(tái)的 SoIC CoW 的 AMD
    的頭像 發(fā)表于 12-21 15:33 ?4367次閱讀
    <b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>CoWoS封裝A1<b class='flag-5'>技術(shù)</b>介紹

    TechWiz LCD 3D應(yīng)用:撓曲效用仿真

    完成后在TechWiz LCD 3D中加載并進(jìn)行相關(guān)參數(shù)設(shè)置 2.2在TechWiz LCD 3D軟件中開(kāi)啟應(yīng)用撓曲效應(yīng)的功能 2.3其它設(shè)置 液晶設(shè)置 電壓條件設(shè)置 光學(xué)分析部分,添加偏振片 結(jié)果查看 3.1 V-T
    發(fā)表于 12-10 13:43