chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片那么小,封裝基板走線損耗能大到哪去?

edadoc ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2022-12-15 11:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一博高速先生成員:黃剛

相比于一塊PCB的載板,芯片封裝基板的大小放在PCB板里面,可能只占其中的一小部分,然后去對(duì)比在封裝基板上的走線和在PCB板上的走線,可能至少是幾倍的長(zhǎng)度關(guān)系。那么大家會(huì)不會(huì)覺得,封裝基板上走線那么短,損耗幾乎可以忽略不計(jì)呢?尤其是去問只接觸過PCB板設(shè)計(jì)的工程師小伙伴們,大部分人的回答都是,封裝的損耗應(yīng)該是很小的吧。

本文就通過一個(gè)具體的仿真案例來回答這個(gè)問題哈。高速先生團(tuán)隊(duì)最近在仿真一個(gè)PCIE4.0板卡的項(xiàng)目,包括主控芯片的封裝基板和PCB載板的協(xié)同仿真。其中PCB載板上的PCIE走線是從主控芯片到金手指位置,長(zhǎng)度從2-3inch不等。

pYYBAGQv2H6Ab3-EAAMcPVuodPs792.png

作為需要進(jìn)行仿真的對(duì)象,我們肯定是需要知道該P(yáng)CIE4.0鏈路的損耗標(biāo)準(zhǔn)。于是高速先生立馬查閱了相關(guān)的PCIE協(xié)議標(biāo)準(zhǔn),發(fā)現(xiàn)它對(duì)金手指鏈路的損耗定義如下,協(xié)議上說得很清楚,就是從主控芯片的die出發(fā)一直到載板上的PCIE金手指位置的損耗不超過8db@8GHz,也就是說這個(gè)8db是包括了封裝基板上的走線鏈路和載板到金手指端的走線鏈路的和。

poYBAGQv2H-ALtDhAAEF1DwsoIc011.png

這個(gè)協(xié)議說的貌似很清楚,但是其實(shí)又不那么清楚,因?yàn)樗]有很明確的區(qū)別分封裝基板上的走線和載板上走線的損耗分配,還好我們這個(gè)項(xiàng)目是封裝基板和載板文件我們都能拿到,因此能做一個(gè)聯(lián)合的仿真。

于是我們分別先看看封裝基板的走線和載板的情況長(zhǎng)度情況,我們打開封裝基板后,選取一根最長(zhǎng)的lane,然后去量下它的走線長(zhǎng)度,不量不知道。一量嚇一跳,那么短,才600mil多點(diǎn)。是的,這個(gè)長(zhǎng)度對(duì)于習(xí)慣了做板級(jí)PCB的工程師看來,的確是非常非常的短。

pYYBAGQv2IGAPxYvAAVgNIIeNT8816.png

因此對(duì)比封裝基板上的長(zhǎng)度,載板上的走線長(zhǎng)度差不多是基板長(zhǎng)度的5倍,接近3000mil。

poYBAGQv2IKABXgdAALWd4V42c4806.png

通過基板和板級(jí)走線長(zhǎng)度的對(duì)比。是不是就認(rèn)為基板的走線損耗就是板級(jí)走線損耗的僅僅5分之一呢?

當(dāng)然,其他所有條件相同的情況下,肯定就是啦。那么問題來了,哪怕基板和載板的板材用的是一樣的情況下,他們的損耗就一定會(huì)是這個(gè)比例關(guān)系嗎?當(dāng)然不會(huì),因?yàn)槌税宀南嗤@個(gè)因素之外,還需要線寬和銅厚都相同才有可能。然而有做過封裝基板的小伙伴們都知道,線寬怎么可能會(huì)相同呢?要是相同的話,封裝基板那么可能比載板做得要更小,而且更薄呢?

那么封裝基板上的走線到底能多細(xì)?我覺得只做過PCB工程師的朋友們估計(jì)想象不到,居然只有。。。20um?。?!也就是不到0.8mil!

poYBAGQv2ISAWYxYAAPWvMbr6JY978.png

通過基板連接到載板上面的走線是多少呢?那就是我們常見熟知的線寬了,超過4mil。

poYBAGQv2IaAb_R-AAJpZdtbGzg338.png

那問題來了,線寬的差距到底能帶來多大的損耗差距呢?我們分別在sigrity軟件把封裝基板和板級(jí)的疊層和線寬,銅厚,粗糙度參數(shù)一一設(shè)置,其中為了對(duì)比線寬帶來的影響,我們把粗糙度,銅厚,板材都統(tǒng)一下,板材我們統(tǒng)一選擇普通的FR4材料,其中基板上的疊層如下所示:

poYBAGQv2IaAK6kkAAHvfuW30EM578.png

然后按照封裝基板長(zhǎng)度為624mil和載板長(zhǎng)度為2774mil的長(zhǎng)度進(jìn)行損耗計(jì)算,結(jié)果會(huì)嚇你一跳!600多mil的基板走線損耗竟然超過了接近3000mil的載板走線損耗的一半。

pYYBAGQv2IeAUaILAAEFKb9gjFI932.png

這樣看可能大家覺得還是載板的大啊,不是很直觀,那我把載板同樣去走和封裝基板一樣長(zhǎng)的600多mil長(zhǎng)度,然后兩者損耗再對(duì)比下,你們就知道差距了!同樣長(zhǎng)度下,基板的走線損耗是載板的2.4倍!

poYBAGQv2IeARS0qAAEO-nyibwc983.png

而且上面的仿真對(duì)比驗(yàn)證已經(jīng)是基于銅厚都設(shè)置相同的情況下了,一般來說,基板的銅厚也會(huì)比載板的0.5Oz要小,這樣的話,這個(gè)差距還會(huì)進(jìn)一步拉大哦!

通過上面這個(gè)簡(jiǎn)單的仿真,相信大家大概會(huì)知道封裝基板和載板的損耗差異了吧,以后遇到封裝和載板的協(xié)議損耗分配的時(shí)候,千萬不要認(rèn)為只是看芯片大小或者封裝走線長(zhǎng)度來定哦,。封裝基板的損耗受到面積和厚度的限制,線寬必然很小,就單單是線寬這一點(diǎn)的差距可能達(dá)到2到3倍的損耗差異哦!所以小伙伴們,如果還是認(rèn)為封裝基板的損耗占比很小的話,這個(gè)觀念一定要改過來哈!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    54

    文章

    4458

    瀏覽量

    137955
  • 基板
    +關(guān)注

    關(guān)注

    2

    文章

    321

    瀏覽量

    24010
  • 走線
    +關(guān)注

    關(guān)注

    3

    文章

    120

    瀏覽量

    24598
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2291

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB板上你是普通油墨,我是低損耗油墨,能一樣嗎?

    ,這塊常用油墨的DF值是M7板材的10倍以上,你說在表層走高速損耗能小嘛。 當(dāng)然PCB油墨這玩意最初它的使用場(chǎng)景肯定也不是為了讓你損耗
    發(fā)表于 01-23 11:40

    PCB板上你是普通油墨,我是低損耗油墨,能一樣嗎?

    其實(shí)我真的不懂了:表層走高速銅厚又厚,線寬也寬,還不用打過孔,正常來說應(yīng)該比內(nèi)層損耗小很多啊,為什么高速先生老說表層
    的頭像 發(fā)表于 01-23 11:39 ?29次閱讀
    PCB板上你是普通油墨,我是低<b class='flag-5'>損耗</b>油墨,能一樣嗎?

    IPC-6921有機(jī)封裝基板國(guó)際標(biāo)準(zhǔn)即將落地

    封裝基板作為集成電路芯片的關(guān)鍵載體,在電子封裝領(lǐng)域肩負(fù)著核心使命 —— 為芯片提供支撐、散熱與保護(hù),同時(shí)通過內(nèi)部精密電路實(shí)現(xiàn)
    的頭像 發(fā)表于 01-06 10:40 ?532次閱讀
    IPC-6921有機(jī)<b class='flag-5'>封裝</b><b class='flag-5'>基板</b>國(guó)際標(biāo)準(zhǔn)即將落地

    機(jī)房布線,上、下走,哪個(gè)好?

    在數(shù)據(jù)中心布線系統(tǒng)方式時(shí),很多朋友比較關(guān)心的是上好,還是下走好?這個(gè)問題一直都有討論,尤其是剛從事機(jī)房施工的朋友,都有此一問。本期
    的頭像 發(fā)表于 12-15 11:21 ?455次閱讀
    機(jī)房布線,上<b class='flag-5'>走</b><b class='flag-5'>線</b>、下走<b class='flag-5'>線</b>,哪個(gè)好?

    到底DDR能不能參考電源層???

    ,一般來說,要去犧牲不那么高速的DDR模塊了。 沒辦法,誰叫你速率沒有高速信號(hào)那么高,關(guān)鍵是你還要用那么多層去布線,所以只能犧牲DDR
    發(fā)表于 11-11 17:46

    【EMC技術(shù)案例】芯片下方電源導(dǎo)致ESD測(cè)試Fail案例

    【EMC技術(shù)案例】芯片下方電源導(dǎo)致ESD測(cè)試Fail案例
    的頭像 發(fā)表于 10-20 17:02 ?647次閱讀
    【EMC技術(shù)案例】<b class='flag-5'>芯片</b>下方電源<b class='flag-5'>走</b><b class='flag-5'>線</b>導(dǎo)致ESD測(cè)試Fail案例

    芯片封裝之鉬銅合金基板加工工藝優(yōu)化與智凱中絲技術(shù)的應(yīng)用

    中的封裝環(huán)節(jié)(即后道工藝),具體應(yīng)用于熱管理模塊,主要功能是為高功率芯片(如CPU、GPU、IGBT等)提供高效散熱和熱膨脹匹配 鍍銅鉬散熱基板通過鉬芯(低熱膨脹系數(shù)5.1×10??/K)匹配
    的頭像 發(fā)表于 08-06 16:34 ?648次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>之鉬銅合金<b class='flag-5'>基板</b>加工工藝優(yōu)化與智凱中<b class='flag-5'>走</b>絲技術(shù)的應(yīng)用

    芯片半導(dǎo)體封裝之鉬銅合金基板加工難點(diǎn)及智凱中絲的應(yīng)用方案

    中的封裝環(huán)節(jié)(即后道工藝),具體應(yīng)用于熱管理模塊,主要功能是為高功率芯片(如CPU、GPU、IGBT等)提供高效散熱和熱膨脹匹配 鍍銅鉬散熱基板通過鉬芯(低熱膨脹系數(shù)5.1×10??/K)匹配
    的頭像 發(fā)表于 08-02 06:31 ?8753次閱讀
    <b class='flag-5'>芯片</b>半導(dǎo)體<b class='flag-5'>封裝</b>之鉬銅合金<b class='flag-5'>基板</b>加工難點(diǎn)及智凱中<b class='flag-5'>走</b>絲的應(yīng)用方案

    芯片封裝失效的典型現(xiàn)象

    本文介紹了芯片封裝失效的典型現(xiàn)象:金偏移、芯片開裂、界面開裂、基板裂紋和再流焊缺陷。
    的頭像 發(fā)表于 07-09 09:31 ?1656次閱讀

    芯片封裝中的打鍵合介紹

    鍵合就是將芯片上的電信號(hào)從芯片內(nèi)部“引出來”的關(guān)鍵步驟。我們要用極細(xì)的金屬(多為金、鋁線或銅線)將
    的頭像 發(fā)表于 06-03 18:25 ?2091次閱讀

    PEEK注塑電子封裝基板的創(chuàng)新應(yīng)用方案

    隨著電子設(shè)備向高性能、小型化和高可靠性方向發(fā)展,電子封裝基板材料的選擇變得尤為關(guān)鍵。傳統(tǒng)陶瓷基板(如氧化鋁、氮化鋁)因其優(yōu)異的絕緣性和耐熱性長(zhǎng)期占據(jù)主導(dǎo)地位,但聚醚醚酮(PEEK)作為高性能工程塑料
    的頭像 發(fā)表于 05-22 13:38 ?772次閱讀

    機(jī)柜配線架的方式

    機(jī)柜配線架的方式是網(wǎng)絡(luò)布線工程中的關(guān)鍵環(huán)節(jié),直接影響機(jī)房管理效率、設(shè)備散熱性能和后期維護(hù)便利性。合理的設(shè)計(jì)需要兼顧功能性、美觀性和可擴(kuò)展性,以下從規(guī)劃原則、
    的頭像 發(fā)表于 04-28 10:44 ?1849次閱讀
    機(jī)柜配線架的<b class='flag-5'>走</b><b class='flag-5'>線</b>方式

    PCB單層板LAYOUT,QFN封裝的中間接地焊盤出不來怎么辦?

    PAD為懸空狀態(tài),不能和外部接地網(wǎng)絡(luò)連接?,F(xiàn)有的封裝不能滿足布局需求,就只能修改封裝設(shè)計(jì)。下面介紹幾種修改方案提供參考。1、芯片的4個(gè)邊角的管腳進(jìn)行切角,這樣中間接地焊盤就可以從4個(gè)邊角位置
    發(fā)表于 04-27 15:08

    PCB Layout中的三種策略

    ,也幾乎成為衡量布線好壞的標(biāo)準(zhǔn)之一,那么直角究竟會(huì)對(duì)信號(hào)傳輸產(chǎn)生多大的影響呢?從原理上說,直角會(huì)使傳輸
    發(fā)表于 03-13 11:35

    封裝基板設(shè)計(jì)的詳細(xì)步驟

    封裝基板設(shè)計(jì)是集成電路封裝工程中的核心步驟之一,涉及將芯片與外部電路連接的基板(substrate)設(shè)計(jì)工作。
    的頭像 發(fā)表于 03-12 17:30 ?2017次閱讀