曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

雅特力AT32F415時鐘配置

0739hhbb ? 來源:AT32 MCU 雅特力科技 ? 2023-05-11 12:27 ? 次閱讀

時鐘是芯片正確高效運行的基礎(chǔ),正確的時鐘配置是芯片能正確運行的必要條件,其重要性不言而喻。 AT32各系列產(chǎn)品的時鐘配置部分可能存在細(xì)微的差異和需要注意的事項,本文檔就著重針對各系列的情況來詳細(xì)介紹如何結(jié)合雅特力提供的 V2.x.x 的板級支持包(BSP)來配置時鐘。

以下介紹時鐘配置的方法主要分兩種:

1、 以手動編寫代碼調(diào)用BSP中提供的驅(qū)動函數(shù)接口來進(jìn)行時鐘配置。

2、 采用時鐘工具來配置并生成相應(yīng)的源碼文件。

時鐘樹

在進(jìn)行時鐘配置之前,應(yīng)充分了解對應(yīng)芯片的時鐘樹結(jié)構(gòu),這樣在進(jìn)行時鐘配置時才會游刃有余。 對于系統(tǒng)時鐘頻率及路徑的配置我們需要關(guān)注時鐘源、倍頻及系統(tǒng)時鐘部分。 類似如下圖:

圖1. 時鐘框圖

5260f54c-efb3-11ed-90ce-dac502259ad0.png

可由圖中得到以下幾個關(guān)鍵信息:

SCLKSEL:系統(tǒng)時鐘可以由HEXT、PLLCLK、HICK三大時鐘源提供。

HEXT:HEXT是外部高速時鐘,其可以外接范圍是4~25 MHz的晶振或時鐘源。

HICK:HICK RC是內(nèi)部高速振蕩器,頻率為48 MHz。 HICK時鐘由內(nèi)部振蕩器給出,但在初始情況下由HICKDIV控制并默認(rèn)6分頻后為8 MHz,亦可配置為不分頻,保持48 MHz的頻率。

PLLCLK:PLL時鐘=PLL輸入時鐘*PLL倍頻系數(shù)。

PLL輸入時鐘:PLL的輸入時鐘由PLLRCS及PLLHEXTDIV共同決定,其細(xì)分可分為三個來源:HICK 4 MHz、HEXT和HEXTDIV,HEXTDIV由HEXT時鐘2分頻。

代碼配置解析

以下將以庫函數(shù)接口為核心來對時鐘配置流程和方法進(jìn)行說明。

函數(shù)接口

各系列產(chǎn)品對應(yīng)提供的BSP中對硬件的時鐘設(shè)置部分已封裝好接口函數(shù)以供調(diào)用,以下羅列出時鐘配置常用的函數(shù)接口,各函數(shù)的具體參數(shù)及返回值類型等請參考at32f415_crm.c/.h文件。

5273b984-efb3-11ed-90ce-dac502259ad0.png

時鐘配置流程

按常規(guī)應(yīng)用來講解時鐘配置流程,其內(nèi)容可大致分為如下步驟:

圖2. 時鐘配置流程圖

528b670a-efb3-11ed-90ce-dac502259ad0.png

復(fù)位(CRM Reset

首先按規(guī)范流程應(yīng)復(fù)位CRM配置參數(shù),其主要是將系統(tǒng)時鐘切換到HICK,其余的系統(tǒng)時鐘配置寄存器寫入默認(rèn)值,待后續(xù)進(jìn)行新配置參數(shù)的寫入。 函數(shù)調(diào)用的代碼實現(xiàn)如下:

5296138a-efb3-11ed-90ce-dac502259ad0.png

Flash等待周期(Set Flash Wait Cycle

AT32F415片上采用的是嵌入式Flash,當(dāng)運行在不同的主頻下時需對應(yīng)設(shè)定Flash等待周期。 flash等待周期與運行主頻關(guān)系如下:

529dfd3e-efb3-11ed-90ce-dac502259ad0.png

函數(shù)調(diào)用的代碼實現(xiàn)如下:

52aebec6-efb3-11ed-90ce-dac502259ad0.png

時鐘源配置(Clock Source Configuration

與系統(tǒng)時鐘相關(guān)的高速時鐘源主要包括HEXT和HICK,PLL也是使用以上時鐘源來進(jìn)行倍頻。 需要在配置使能PLL前將所使用的PLL參考時鐘源開啟并等待其穩(wěn)定。

十六進(jìn)制

外部高速時鐘如采用外接有源時鐘的方式時,可開啟旁路模式來進(jìn)行使用,采用晶振時,不能開啟旁路模式,旁路模式應(yīng)在外部高速時鐘源使能前進(jìn)行設(shè)定,其默認(rèn)情況為關(guān)閉。 旁路模式使能代碼實現(xiàn)如下:

52bc8268-efb3-11ed-90ce-dac502259ad0.png

使能HEXT時鐘源并等待HEXT時鐘穩(wěn)定,代碼實現(xiàn)如下:

52c9f1a0-efb3-11ed-90ce-dac502259ad0.png

鄉(xiāng)巴佬

內(nèi)部高速時鐘是由芯片內(nèi)部振蕩器提供,使能HICK時鐘源并等待HICK時鐘穩(wěn)定,代碼實現(xiàn)如下:

52d67470-efb3-11ed-90ce-dac502259ad0.png

PLL配置(PLL Configuration

PLL配置主要包括:PLL時鐘源、PLL倍頻系數(shù)、PLL倍頻頻率范圍等的設(shè)置。 倍頻時鐘公式為:PLLCLK=PLL輸入時鐘*PLL倍頻系數(shù)。

PLL時鐘源

PLL時鐘源細(xì)分有三個來源:1、HICK(4 MHz),2、HEXT,3、HEXT分頻時鐘,PLL時鐘源應(yīng)在PLL配置使能前開啟并等待穩(wěn)定。 以上PLL時鐘源在crm_pll_config函數(shù)中對應(yīng)的參數(shù)定義如下:

52e5b444-efb3-11ed-90ce-dac502259ad0.png

當(dāng)選擇PLL時鐘源為CRM_PLL_SOURCE_HEXT_DIV時,HEXT的分頻系數(shù)默認(rèn)為2分頻。

PLL倍頻系數(shù)

倍頻系數(shù)為2~64倍可選,但應(yīng)該注意最高主頻限制,以此按實際情況來合適選擇倍頻系數(shù),如8倍頻使用參數(shù)CRM_PLL_MULT_8。

當(dāng)PLL參數(shù)設(shè)置完成后,即可開啟PLL并等待PLL穩(wěn)定。示例:外部時鐘晶振8 MHz,采用HEXT 2分頻時鐘作為PLL時鐘源,PLLCLK倍頻到144 MHz的代碼實現(xiàn)如下:

52f1e1c4-efb3-11ed-90ce-dac502259ad0.png

總線分頻(Set Bus Frequency Division

總線分頻包含SCLK到AHBCLK分頻、AHBCLK到APB1CLK分頻、AHBCLK到APB2CLK分頻。AHB總線1分頻、APB1/APB2總線2分頻的代碼實現(xiàn)如下:

53007d56-efb3-11ed-90ce-dac502259ad0.png

切換系統(tǒng)時鐘(Switch System Clock

系統(tǒng)時鐘來源主要有三個:HICK、HEXT、PLLCLK。在切換系統(tǒng)時鐘到如上時鐘源時應(yīng)提前確保對應(yīng)時鐘源已穩(wěn)定。

順滑模式

時鐘順滑模式是為了確保整個系統(tǒng)時鐘切換過程的穩(wěn)定而設(shè)計,當(dāng)即將切換為系統(tǒng)時鐘的目標(biāo)時鐘頻率大于108 MHz時應(yīng)開啟時鐘順滑模式,所以其主要應(yīng)用對象為PLLCLK用作系統(tǒng)時鐘時的場景。

通常使用方法是在系統(tǒng)時鐘切換前開始,切換成功后關(guān)閉。代碼實現(xiàn)如下:

530fd404-efb3-11ed-90ce-dac502259ad0.png

HICK系統(tǒng)時鐘

內(nèi)部高速時鐘在系統(tǒng)復(fù)位重新運行時默認(rèn)作為系統(tǒng)時鐘,后期代碼進(jìn)行設(shè)定時,可有兩種頻率值來進(jìn)行設(shè)定(8 MHz和48 MHz)。如圖1所述HICK默認(rèn)情況下用的是8 MHz,可配置為48 MHz。

HICK 8 MHz用作系統(tǒng)時鐘的代碼實現(xiàn)如下:

531d267c-efb3-11ed-90ce-dac502259ad0.png

HICK 48 MHz用作系統(tǒng)時鐘的代碼實現(xiàn)如下:

5330d06e-efb3-11ed-90ce-dac502259ad0.png

HEXT系統(tǒng)時鐘

外部高速時鐘用作系統(tǒng)時鐘時,其系統(tǒng)時鐘頻率以實際使用的外部時鐘頻率為準(zhǔn),范圍為4~25 MHz。HEXT用作系統(tǒng)時鐘的代碼實現(xiàn)如下:

533f2eac-efb3-11ed-90ce-dac502259ad0.png

PLLCLK系統(tǒng)時鐘

PLLCLK用作系統(tǒng)時鐘時,其系統(tǒng)時鐘頻率以實際的PLL倍頻結(jié)果為準(zhǔn)。 其最高頻率應(yīng)滿足芯片規(guī)格為基礎(chǔ)。 PLLCLK用作系統(tǒng)時鐘的代碼實現(xiàn)如下:

534ba61e-efb3-11ed-90ce-dac502259ad0.png

更新核心頻率(Update Core Frequency

提供的BSP中,其代碼框架內(nèi)保留了一個表示系統(tǒng)核心頻率的參數(shù)值system_core_clock,其保存的是CPU核心的運行頻率值,應(yīng)該在每次系統(tǒng)時鐘配置完成后來進(jìn)行更新。 為的是在整個代碼框架下,各外設(shè)驅(qū)動的頻率配置能很快獲取到當(dāng)前核心運行頻率值并使用。 代碼實現(xiàn)如下:

535a84ea-efb3-11ed-90ce-dac502259ad0.png

時鐘配置示例

以下將以完整的時鐘配置流程來進(jìn)行說明,示例:由8 MHz外部時鐘晶振作為時鐘源,其2分頻路徑經(jīng)PLL倍頻到144 MHz并用做系統(tǒng)時鐘,AHB采用1分頻,APB1/APB2采用2分頻。 函數(shù)system_clock_config代碼實現(xiàn)如下:

536acf80-efb3-11ed-90ce-dac502259ad0.png

時鐘工具

時鐘配置工具是雅特力科技為方便對AT32系列MCU進(jìn)行時鐘配置而開發(fā)的一個圖形化配置工具,其主旨是使用戶清晰了解時鐘路徑和配置出期望的時鐘頻率并生成源碼文件。

環(huán)境要求

軟件要求

需要Windows7及以上操作系統(tǒng)支持。

安裝

軟件安裝

本軟件不需要安裝,只需直接運行可執(zhí)行程序AT32_New_Clock_Configuration.exe。

功能介紹

本章節(jié)將介紹此工具的基本操作,其主要的啟動界面和配置界面如下所示

圖3. 啟動界面

537f6558-efb3-11ed-90ce-dac502259ad0.png

圖4. 配置界面

538cd5bc-efb3-11ed-90ce-dac502259ad0.png

菜單欄

菜單欄內(nèi)容如圖所示:

圖5. 菜單欄

53a45ab6-efb3-11ed-90ce-dac502259ad0.png

“項目”(Project)菜單:

新建:新建時鐘配置項目

打開:打開已存在的配置項目

保存:保存已打開的配置項目

“語言”(Language)菜單:

English:選擇English作為顯示語言

簡體中文:選擇簡體中文作為顯示語言

“生成代碼”(General code)菜單:

當(dāng)在對應(yīng)型號的操作配置界面將所期望的時鐘路徑和時鐘頻率配置完成之后,可點擊“生成代碼”菜單來選擇源碼文件的存儲路徑并生成相應(yīng)的源碼文件。

“幫助”(Help)菜單:

新版本下載:聯(lián)網(wǎng)進(jìn)行新版本下載

版本:查看當(dāng)前版本

新建配置項目

雙擊打開時鐘配置工具,可看到圖示的啟動界面,可點擊“項目”菜單-->“新建”,進(jìn)行配置項目的新建,在新建配置項目的過程中需要對芯片的系列所屬進(jìn)行選擇,操作方法如下圖所示

圖6. MCU選擇界面

53b47950-efb3-11ed-90ce-dac502259ad0.png

MCU系列的選擇,可點擊下拉框來進(jìn)行選擇,當(dāng)選擇好MCU后點擊“確定”可進(jìn)入到時鐘配置界面。

配置界面使用

配置界面主要用來進(jìn)行時鐘路徑及參數(shù)的配置,以下的介紹將以AT32F415系列作為示例來展開進(jìn)行,其余系列的配置方法與此類似。

整個配置界面主要可以分為四個大塊,如下圖所示

圖7. 配置界面框架

53c231b2-efb3-11ed-90ce-dac502259ad0.png

標(biāo)題部分:用于展示當(dāng)前配置項目所選擇的MCU系列。

配置部分:用于對時鐘路徑和時鐘參數(shù)進(jìn)行選擇和配置,以達(dá)到期望的應(yīng)用需求。

輸出部分:用于時鐘輸出(CLKOUT)的配置。

在SCLK欄也可在選中PLL為系統(tǒng)時鐘時作為輸入框,可輸入期望的系統(tǒng)時鐘頻率來反向自動配置出倍頻參數(shù)。

結(jié)果部分:用于顯示當(dāng)前外設(shè)所使用的時鐘頻率及總線上的外設(shè)。

接下來就著重介紹一下配置部分的使用。 配置部分的流程界面是對應(yīng)著MCU時鐘樹來進(jìn)行的,各系列MCU的此部分可能存在著差異,但使用方式大同小異。 時鐘路徑的配置可按流程對各開關(guān)進(jìn)行點選來進(jìn)行選擇,配置部分如下圖所示,將逐個流程點的功能及其注意事項進(jìn)行介紹。

圖8. 時鐘配置框

53dceade-efb3-11ed-90ce-dac502259ad0.png

ertc使能:ertc時鐘代碼配置的使能下拉框。

ertcsel:點選框,ertc時鐘源選擇。 當(dāng)ertc使能開啟后,此點選框可配置。

lext bypass:外部低速時鐘的旁路使能。

hext:此為輸入框,8 MHz為所采用外部時鐘源的默認(rèn)頻率,用戶可根據(jù)實際使用的外部時鐘源頻率進(jìn)行修改。 (注:此8 MHz被修改為其他頻率值時,對應(yīng)的BSP中demo目錄下的inc/at32f415_conf.h文件內(nèi)的HEXT_VALUE宏定義也應(yīng)該一致修改,也可以采用工具生成的at32f415_conf.h文件來進(jìn)行使用)。

hext bypass:高速外部時鐘的旁路使能。

pllhextdiv:點選框,當(dāng)HEXT作為PLL時鐘源時,可配置輸入頻率為HEXT分頻或HEXT不分頻。

pllrcs:點選框,可配置PLL時鐘源為HEXT或HICK。

pll_mode:下拉框,可選擇PLL的配置模式(normal或flexible)

倍頻系數(shù):選擇normal模式時使用PLL_MULT參數(shù)進(jìn)行倍頻,計算公式為:PLLCLK=PLL輸入時鐘*PLL_MULT,選擇flexible模式時使用PLL_MS、PLL_NS和PLL_FR參數(shù)進(jìn)行倍頻,計算公式為:PLLCLK=PLL輸入時鐘/PLL_MS*PLL_NS/PLL_FR。 為了用戶的使用方便,在選定PLL輸入時鐘源后,結(jié)果部分的sclk框中輸入目標(biāo)時鐘并按下鍵盤“Enter”鍵,會自動計算一組倍頻參數(shù)以滿足用戶期望或相近的時鐘頻率sclk select:點選框,可配置HEXT、PLL或HICK作為系統(tǒng)時鐘。

sclk select:點選框,可配置HEXT、PLL或HICK作為系統(tǒng)時鐘。

sclk頻率:當(dāng)采用正向配置時,此作為系統(tǒng)時鐘頻率的配置結(jié)果顯示,當(dāng)將其用作輸入框時,輸入期望的頻率后點擊回車鍵,會根據(jù)此輸入值反向計算一組合適的或最接近期望值的PLL配置參數(shù)。

hick to sclk:點選框,當(dāng)sclk select選擇HICK作為系統(tǒng)時鐘時,可配置HICK的8 MHz或48 MHz到系統(tǒng)時鐘(注:當(dāng)選擇48 MHz HICK到系統(tǒng)時鐘后,CLKOUT輸出HICK時的頻率也為48 MHz)。

usbdiv:下拉框。 當(dāng)PLL時鐘被選作為USB的時鐘來源時,此處配置PLL時鐘到USB時鐘的分頻系數(shù)。

USB使能:USB時鐘代碼配置的使能下拉框。

USB時鐘頻率的顯示。 此顯示欄會實時計算USB時鐘的頻率并顯示,如果配置出來的USB時鐘不等于48 MHz時,顯示出來的USB時鐘頻率會標(biāo)注為紅色,而實際應(yīng)用中沒有用到USB時選擇disable則不會顯示。 (注:此部分只針對USB時鐘頻率的配置,USB外設(shè)時鐘使能需自行額外打開)

生成代碼

當(dāng)時鐘配置完成后,可點擊生成代碼,然后選擇代碼生成的路徑并確認(rèn),最后會在所選目錄下生成兩個文件夾inc和src,源文件存放在src文件夾下,頭文件存放在inc文件夾下。 這些文件可結(jié)合到BSP_V2.x.x內(nèi)的工程來進(jìn)行使用。 可以采用新生成的時鐘代碼文件(at32f4xx_clock.c/at32f4xx_clock.h/at32f4xx_conf.h)將原BSP demo中的對應(yīng)文件替換,在main函數(shù)中進(jìn)行system_clock_config函數(shù)調(diào)用即可。

注意事項

外部時鐘源(HEXT)修改

因本文檔所示例的demo和配置工具都默認(rèn)采用的8 MHz外部時鐘頻率,當(dāng)實際硬件使用的外部時鐘源是非8 MHz頻率時需注意以下幾點。

代碼修改

1、以實際的外部時鐘頻率按文中時鐘配置流程章節(jié)所描述的時鐘配置流程及方法來編寫相應(yīng)的代碼,配置出期望的時鐘配置及時鐘路徑。

2、修改對應(yīng)demo工程中at32f4xx_conf.h文件的HEXT_VALUE值,以實際使用的外部時鐘源頻率值來進(jìn)行修改。 如實際外部高速時鐘使用12.288 MHz的晶振或時鐘源時,at32f4xx_conf.h

文件應(yīng)修改如下:

53f074fa-efb3-11ed-90ce-dac502259ad0.png

工具修改

1、在時鐘配置工具中的HEXT輸入框內(nèi)填入外部時鐘源實際頻率值并按“Enter”鍵確認(rèn)。

2、配置好所需的時鐘路徑及時鐘頻率,生成代碼。 采用新生成的時鐘代碼文件(at32f4xx_clock.c/at32f4xx_clock.h/at32f4xx_conf.h)將原BSP demo中的對應(yīng)文件替換或取其中函數(shù)內(nèi)容進(jìn)行替換,在main函數(shù)中進(jìn)行system_clock_config函數(shù)調(diào)用即可。

工具使用

在使用本時鐘配置工具時需注意:

此工具生成的時鐘配置源碼文件需結(jié)合雅特力科技提供的BSP_V2.x.x進(jìn)行使用。

不同系列所生成的時鐘配置源碼文件不能型號混用,只能在相對應(yīng)的工程項目中進(jìn)行調(diào)用。

配置工具中各輸入框參數(shù)修改后,請以“Enter”鍵結(jié)束。

關(guān)于雅特力

雅特力科技于2016年成立,是一家致力于推動全球市場32位微控制器(MCU)創(chuàng)新趨勢的芯片設(shè)計公司,擁有領(lǐng)先高端芯片研發(fā)技術(shù)、完整的硅智財庫及專業(yè)靈活的整合經(jīng)驗,分別在重慶、深圳、蘇州、上海、臺灣設(shè)有研發(fā)、銷售及技術(shù)支持分部。

雅特力堅持自主研發(fā),以科技創(chuàng)新引領(lǐng)智慧未來,專注于ARM Cortex-M4/M0+的32位微控制器研發(fā)與創(chuàng)新,提供高效能、高可靠性且具有競爭力的產(chǎn)品。 全系列產(chǎn)品采用55nm先進(jìn)工藝,通過ISO 9001質(zhì)量管理體系認(rèn)證,締造M4業(yè)界最高主頻288MHz運算效能。 自2018年正式對外銷售至今,累積了相當(dāng)多元的終端產(chǎn)品成功案例,廣泛地覆蓋工控、電機、車載、消費、商務(wù)、5G物聯(lián)網(wǎng)等領(lǐng)域,助力客戶實現(xiàn)產(chǎn)業(yè)升級。 同時與21ic、立創(chuàng)商城等眾多第三方平臺建立合作關(guān)系,布局天貓線上零售渠道,以帶動在地研發(fā)動能,提供及時恰當(dāng)?shù)姆?wù)與技術(shù)支持,共同打造國內(nèi)一流產(chǎn)業(yè)生態(tài)系!

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8897

    瀏覽量

    153045
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1859

    瀏覽量

    132715
  • 時鐘樹
    +關(guān)注

    關(guān)注

    0

    文章

    56

    瀏覽量

    10944
  • 雅特力
    +關(guān)注

    關(guān)注

    0

    文章

    177

    瀏覽量

    8420
  • AT32
    +關(guān)注

    關(guān)注

    1

    文章

    120

    瀏覽量

    2515

原文標(biāo)題:AT32講堂054 | 雅特力AT32F415時鐘配置

文章出處:【微信號:AT32 MCU 雅特力科技,微信公眾號:AT32 MCU 雅特力科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    重磅推出USB OTG AT32F415系列MCU 拓展超值USB應(yīng)用新紀(jì)元

    -科技于今日宣布進(jìn)一步擴大通用型MCU產(chǎn)品線,推出超值型帶USB OTG接口的ARM? Cortex?-M4 AT32F415系列MCU,主頻達(dá)150MHz.
    發(fā)表于 08-16 17:31 ?5504次閱讀

    「ICCAD 2020」即將參展中國集成電路設(shè)計業(yè)2020年會

    重慶悅來國際會議中心召開,誠邀您蒞臨展位022,共同探討集成電路設(shè)計業(yè)面臨的機遇和挑戰(zhàn),助力中國集成電路產(chǎn)業(yè)發(fā)展。產(chǎn)品展示1、
    發(fā)表于 12-01 17:58

    AT32F415 AT32F421 ERTC入侵檢測的使用

    AT32F415 AT32F421 ERTC 入侵檢測的使用演示AT32F415以及AT32F421 ERTC入侵檢測功能的使用。
    發(fā)表于 10-19 08:16

    AT32F415入門使用指南

    AT32F415入門使用指南旨在讓用戶快速使用AT32F415xx 進(jìn)行項目開發(fā)。
    發(fā)表于 10-24 06:50

    AT32F415時鐘配置

    AT32F415時鐘配置本應(yīng)用入門指南主要介紹兩部分內(nèi)容:1、基于提供的V2.x.x 的板
    發(fā)表于 10-25 07:13

    AT32WB415時鐘配置入門指南

    AT32WB415時鐘配置本應(yīng)用入門指南主要介紹兩部分內(nèi)容:1、基于提供的V2.x.x 的
    發(fā)表于 10-26 06:34

    AT32F415 AT32F421 ERTC時間戳的使用

    AT32F415 AT32F421 ERTC 時間戳的使用演示AT32F415以及AT32F421 ERTC時間戳的使用。
    發(fā)表于 10-26 06:01

    AT32F425時鐘配置

    時鐘是芯片正確高效運行的基礎(chǔ),正確的時鐘配置是芯片能正確運行的必要條件,其重要性不言而喻。AT32各系列產(chǎn)品的時鐘配置部分可能存在細(xì)微的差異
    的頭像 發(fā)表于 05-23 09:34 ?969次閱讀
    <b class='flag-5'>雅</b><b class='flag-5'>特</b><b class='flag-5'>力</b>AT32<b class='flag-5'>F</b>425<b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>

    AT32講堂054 | AT32F415時鐘配置

    介紹如何結(jié)合提供的V2.x.x的板級支持包(BSP)來配置時鐘。以下介紹時鐘
    的頭像 發(fā)表于 05-11 10:56 ?3262次閱讀
    AT32講堂054 | <b class='flag-5'>雅</b><b class='flag-5'>特</b><b class='flag-5'>力</b><b class='flag-5'>AT32F415</b><b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>

    如何使用AT32F415比較器(CMP)?

    如何使用AT32F415比較器(CMP)?
    的頭像 發(fā)表于 11-01 17:17 ?1009次閱讀
    如何使用<b class='flag-5'>AT32F415</b>比較器(CMP)?

    AT32F415時鐘配置

    電子發(fā)燒友網(wǎng)站提供《AT32F415時鐘配置.pdf》資料免費下載
    發(fā)表于 09-19 16:30 ?0次下載
    <b class='flag-5'>AT32F415</b><b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>

    AT32WB415時鐘配置

    介紹如何結(jié)合提供的V2.x.x的板級支持包(BSP)來配置時鐘。以下介紹時鐘
    的頭像 發(fā)表于 12-20 08:14 ?694次閱讀
    <b class='flag-5'>雅</b><b class='flag-5'>特</b><b class='flag-5'>力</b>AT32WB<b class='flag-5'>415</b><b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>

    AT32F423時鐘配置入門指南

    電子發(fā)燒友網(wǎng)站提供《AT32F423時鐘配置入門指南.pdf》資料免費下載
    發(fā)表于 01-31 09:37 ?1次下載
    <b class='flag-5'>雅</b><b class='flag-5'>特</b><b class='flag-5'>力</b>AT32<b class='flag-5'>F</b>423<b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>入門指南

    AT32F423時鐘配置

    介紹如何結(jié)合提供的V2.x.x的板級支持包(BSP)來配置時鐘。以下介紹時鐘
    的頭像 發(fā)表于 02-19 13:26 ?813次閱讀
    <b class='flag-5'>雅</b><b class='flag-5'>特</b><b class='flag-5'>力</b>AT32<b class='flag-5'>F</b>423<b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>

    AT32F402/F405時鐘配置

    電子發(fā)燒友網(wǎng)站提供《AT32F402/F405時鐘配置
    發(fā)表于 01-15 15:24 ?0次下載
    <b class='flag-5'>雅</b><b class='flag-5'>特</b><b class='flag-5'>力</b>AT32<b class='flag-5'>F</b>402/<b class='flag-5'>F</b>405<b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>